Training courses
Kernel and Embedded Linux
Bootlin training courses
1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 27 28 29 30 31 32 33 34 35 36 37 38 39 40 41 42 43 44 45 46 47 48 49 50 51 52 53 54 55 56 57 58 59 60 61 62 63 64 65 66 67 68 69 70 71 72 73 74 75 76 77 78 79 80 81 82 83 84 85 86 87 88 89 90 91 92 93 94 95 96 97 98
/* SPDX-License-Identifier: GPL-2.0 */ /* * This header provides constants for binding nvidia,tegra186-gpio*. * * The first cell in Tegra's GPIO specifier is the GPIO ID. The macros below * provide names for this. * * The second cell contains standard flag values specified in gpio.h. */ #ifndef _DT_BINDINGS_GPIO_TEGRA_GPIO_H #define _DT_BINDINGS_GPIO_TEGRA_GPIO_H #include <dt-bindings/gpio/gpio.h> /* GPIOs implemented by main GPIO controller */ #define TEGRA186_MAIN_GPIO_PORT_A 0 #define TEGRA186_MAIN_GPIO_PORT_B 1 #define TEGRA186_MAIN_GPIO_PORT_C 2 #define TEGRA186_MAIN_GPIO_PORT_D 3 #define TEGRA186_MAIN_GPIO_PORT_E 4 #define TEGRA186_MAIN_GPIO_PORT_F 5 #define TEGRA186_MAIN_GPIO_PORT_G 6 #define TEGRA186_MAIN_GPIO_PORT_H 7 #define TEGRA186_MAIN_GPIO_PORT_I 8 #define TEGRA186_MAIN_GPIO_PORT_J 9 #define TEGRA186_MAIN_GPIO_PORT_K 10 #define TEGRA186_MAIN_GPIO_PORT_L 11 #define TEGRA186_MAIN_GPIO_PORT_M 12 #define TEGRA186_MAIN_GPIO_PORT_N 13 #define TEGRA186_MAIN_GPIO_PORT_O 14 #define TEGRA186_MAIN_GPIO_PORT_P 15 #define TEGRA186_MAIN_GPIO_PORT_Q 16 #define TEGRA186_MAIN_GPIO_PORT_R 17 #define TEGRA186_MAIN_GPIO_PORT_T 18 #define TEGRA186_MAIN_GPIO_PORT_X 19 #define TEGRA186_MAIN_GPIO_PORT_Y 20 #define TEGRA186_MAIN_GPIO_PORT_BB 21 #define TEGRA186_MAIN_GPIO_PORT_CC 22 #define TEGRA186_MAIN_GPIO(port, offset) \ ((TEGRA186_MAIN_GPIO_PORT_##port * 8) + offset) /* need to keep these for backwards-compatibility */ #define TEGRA_MAIN_GPIO_PORT_A 0 #define TEGRA_MAIN_GPIO_PORT_B 1 #define TEGRA_MAIN_GPIO_PORT_C 2 #define TEGRA_MAIN_GPIO_PORT_D 3 #define TEGRA_MAIN_GPIO_PORT_E 4 #define TEGRA_MAIN_GPIO_PORT_F 5 #define TEGRA_MAIN_GPIO_PORT_G 6 #define TEGRA_MAIN_GPIO_PORT_H 7 #define TEGRA_MAIN_GPIO_PORT_I 8 #define TEGRA_MAIN_GPIO_PORT_J 9 #define TEGRA_MAIN_GPIO_PORT_K 10 #define TEGRA_MAIN_GPIO_PORT_L 11 #define TEGRA_MAIN_GPIO_PORT_M 12 #define TEGRA_MAIN_GPIO_PORT_N 13 #define TEGRA_MAIN_GPIO_PORT_O 14 #define TEGRA_MAIN_GPIO_PORT_P 15 #define TEGRA_MAIN_GPIO_PORT_Q 16 #define TEGRA_MAIN_GPIO_PORT_R 17 #define TEGRA_MAIN_GPIO_PORT_T 18 #define TEGRA_MAIN_GPIO_PORT_X 19 #define TEGRA_MAIN_GPIO_PORT_Y 20 #define TEGRA_MAIN_GPIO_PORT_BB 21 #define TEGRA_MAIN_GPIO_PORT_CC 22 #define TEGRA_MAIN_GPIO(port, offset) \ ((TEGRA_MAIN_GPIO_PORT_##port * 8) + offset) /* GPIOs implemented by AON GPIO controller */ #define TEGRA186_AON_GPIO_PORT_S 0 #define TEGRA186_AON_GPIO_PORT_U 1 #define TEGRA186_AON_GPIO_PORT_V 2 #define TEGRA186_AON_GPIO_PORT_W 3 #define TEGRA186_AON_GPIO_PORT_Z 4 #define TEGRA186_AON_GPIO_PORT_AA 5 #define TEGRA186_AON_GPIO_PORT_EE 6 #define TEGRA186_AON_GPIO_PORT_FF 7 #define TEGRA186_AON_GPIO(port, offset) \ ((TEGRA186_AON_GPIO_PORT_##port * 8) + offset) /* need to keep these for backwards-compatibility */ #define TEGRA_AON_GPIO_PORT_S 0 #define TEGRA_AON_GPIO_PORT_U 1 #define TEGRA_AON_GPIO_PORT_V 2 #define TEGRA_AON_GPIO_PORT_W 3 #define TEGRA_AON_GPIO_PORT_Z 4 #define TEGRA_AON_GPIO_PORT_AA 5 #define TEGRA_AON_GPIO_PORT_EE 6 #define TEGRA_AON_GPIO_PORT_FF 7 #define TEGRA_AON_GPIO(port, offset) \ ((TEGRA_AON_GPIO_PORT_##port * 8) + offset) #endif