Training courses

Kernel and Embedded Linux

Bootlin training courses

Embedded Linux, kernel,
Yocto Project, Buildroot, real-time,
graphics, boot time, debugging...

Bootlin logo

Elixir Cross Referencer

Þ•ó´¡LÐ)Ñ)JÓ)4*3S*7‡*x¿*38+™l+0,H7,t€,õ,‰†-[.Žl.Œû.[ˆ/ä/Žt0”1‰˜1/"2(R2({2(¤2/Í21ý2B/3%r3%˜31¾3.ð3?4<_4?œ4CÜ4( 5(I52r5E¥51ë5169O61‰6?»6(û6)$7.N7}7"Š7%­7/Ó7.8$28W8%u8%›8$Á8æ8"9'9
39A9M9h9ƒ99	·9	Á9Ë9	ç9ñ9::.:I:O:b:x:Œ:ž:(¼:å:ý:;(;H;h;;;®;¿;×;ì;<<,<C<Z<p<‡<G§< ï<=;/=k=„=¢=¿=Ñ==ð=&.>U>d>$>"¦>*É>ô>-?:?W?3v?#ª?Î?í?
@D@CP@+”@&À@%ç@)
A%7A!]A!A$¡AÆAÝA8ôA-B"GBjB}BB¦B¼BÒBèB!C"C'=C'eCC7¥CÝCWôC}LDPÊD4EkPEt¼EB1FtF9‘FCËF7G;GGRƒGRÖG/)HYH"tH#—H»HØH-ñH(IHI^I!xI5šI&ÐI'÷I/J)OJ/yJ©JbÇJ.*KYKqKK¨K!ºKÜKõK!L%3LYL<mLªL#ÉL2íL" M*CM+nM šM»MÚMõM3
N/>NnNˆN N»N ÔNõNO+#OOOiO%…O$«OÐO0ëO#P*@P%kP#‘P7µP!íP Q=0Q!nQ5Q"ÆQ+éQ R 6R WRxR˜R+±R2ÝR2S)CSmS†S)šS!ÄS'æS'T'6T^TvTT¨T¸TÈTàTûTU1UOUmU‹U©UºU"ÑUôU"V'VGVdV|V™V!¶VEØV'WFWbW€W1ŸW9ÑW)X:5X<pX]­X4Y8@Y?yYA¹YbûY;^Z=šZ^ØZ:7[<r[]¯[=
\;K\=‡\^Å\=$]?b]`¢];^=?^^}^;Ü^=_^V_;µ_=ñ_^/`:Ž`<É`]a9da;ža\Úa;7b=sb^±b)c#:c9^c9˜c?Òc?d3Rd9†d?Àd?e<@e>}e_¼e@fB]fc f g6%g\gug‡g ™gºgÒgïghh.hEh%ch‰hœh®hF½h2i07i+hi.”i1Ãiõij%$jJj`j(vj%Ÿj&Åjìj&k +kLkak)xk%¢kÈkåkùk&l3lOlcl&wl5žlJÔlm+m7m!Omqm;‚m¾m
Üm$çm%n+2n/^n+ŽnºnÓn&òno2-o2`o2“o4Æo,ûo
(p96pFpp4·pìp)q0q?q(^q‡q;¦q/âq&r"9r\r!xr šr»rÒrérýrs-sBsVsjs~s’s(¦s%Ïsõst"t48t!mt+t»t'Øtu u:uGuduu%uÃuÚu5òu&(v'Ovwv-—v;Åv/w	1w;wXw`wpw%€w¦w¼wÛwów#
x1x(Ax$jx"x-²x$àx y&y?y#^y"‚y"¥y Èyéyzz5z%Mzszz¯z¿zÊÎz™|=›|2Ù|E}7R}|Š}:~›B~5Þ~Ju_‘Սg€bõ€Xèbv‚Ù‚jƒ•úƒ¦„97…+q…+…+Ʌ+õ…-!†>O†*Ž†*¹†3ä†0‡AI‡B‹‡@·Tˆ,dˆ,‘ˆ.¾ˆAíˆ-/‰6]‰;”‰3Љ;Š,@Š&mŠ+”ŠÀŠ%ϊ&õŠ.‹-K‹&y‹ ‹%½‹%ã‹$	Œ.Œ'LŒ	tŒ
~Œ	ŒŒ!–Œ!¸Œ)ڌ).7D\e€'Œ ´
ՍàòŽ"Ž9Ž,YŽ†ŽžŽ®Ž%ǎ!펏(9Vj‚—±ȏڏñ 28Nk)ºäI‘L‘&i‘%‘¶‘͑Kí‘&9’`’ o’#’!´’%֒ü’0“!C“&e“CŒ“#Г ô“”
-”Z8”W“”2ë”-•.L•2{•.®•*ݕ*–-3–a–}–<––#Ӗ+÷–#—9—O—h——š—³—.Ηý—5˜5N˜„˜@¡˜â˜Oø˜H™Mș5šoLšv¼šJ3›~›<›@ڛ4œ8PœO‰œNٜ-(V%t&šÁá4ž/6žfžƒž&›ž9ž&üž'#Ÿ.KŸ)zŸB¤Ÿ#çŸi *u   ¼ Ü û &
¡1¡Q¡+n¡'š¡¡SÛ¡*/¢*Z¢<…¢,¢;ï¢'+£'S£%{£ ¡££Já£D,¤q¤¤­¤ͤ&í¤*¥?¥@Z¥$›¥À¥'ߥ&¦ .¦6O¦)†¦4°¦-å¦#§:7§+r§!ž§NÀ§2¨PB¨.“¨&¨'é¨'©'9©&a©ˆ©,§©4Ô©3	ª*=ªhª‡ª-–ª Ī(åª(«(7«`«{«—«³«Æ«Ù«$õ«¬&7¬$^¬$ƒ¬$¨¬$ͬò¬ ­'&­N­(`­+‰­*µ­à­ü­+®$G®Hl®.µ®ä® ¯"¯;A¯?}¯-½¯9ë¯=%°bc°<Æ°:±>>±B}±gÀ±:(²>c²c¢²9³=@³b~³:á³:´>W´c–´<ú´@7µexµ:Þµ<¶cV¶:º¶<õ¶c2·:–·<Ñ·c¸9r¸;¬¸bè¸8K¹:„¹a¿¹:!º>\ºc›º#ÿº#»<C»9€»<º»9÷»)1¼8[¼?”¼<Ô¼;½?M½d½?ò½C2¾hv¾!ß¾1¿3¿L¿`¿r¿‘¿¬¿É¿Ý¿÷¿À À+?ÀkÀ~ÀÀP¡À6òÀ4)Á.^Á2Á8ÀÁ#ùÁÂ%/ÂUÂkÂ)Â&«Â'ÒÂúÂ'Ã!;Ã]ÃqÃ7‡Ã+¿Ã$ëÃÄ%Ä)9ÄcÄ'‚ĪÄ,ÆÄKóÄG?ŇŖťÅ"½ÅàÅ<ðÅ%-Æ
SÆ(aÆ,ŠÆ6·Æ:îÆ3)Ç]Ç&zÇ6¡ÇØÇDîÇD3ÈDxÈ:½È6øÈ/ÉF>ÉS…ÉCÙÉÊ69ÊpÊ‚Ê*¢Ê&ÍÊCôÊ88Ë/qË2¡Ë%ÔË-úË"(ÌKÌ`Ì{̯̓ÌËÌäÌüÌÍ,ÍDÍ1\Í*ŽÍ¹Í!ÈÍêÍ>Î(EÎ/nÎ#žÎ0ÂÎ(óÎ!Ï>Ï"JÏ"mÏ!Ï+²ÏÞÏ÷Ï2Ð&FÐ&mДÐ4³ÐFèÐ,/Ñ\ÑhцэќÑ$«ÑÐÑåÑÒÒ#:Ò^Ò'rÒšÒ$¹Ò*ÞÒ	Ó(Ó@Ó$SÓ+xÓ*¤Ó*ÏÓ(úÓ #ÔDÔdÔƒÔ(¢Ô"ËÔ1îÔ Õ3ÕɲÎǀW²„;iGà&4U$`qî¯mmÖÙс”61Æ¥pL	#þ/ʱ¶]Á°ÐµïÍý¦ò ‹óFØŸ
sÙûÂ\¸,ß„aôž ¾Ԝf,-Á(9Ó>À»6'Ja¨_t@YÄуOžËV9ðn@¯RQy–öëÝu™á¹Í!—NdY€±%´Ÿ×)…£˜‡®UoLäÏäÜi‚tçP.Âs:CÊÃü¦ãoNFA5иêãz2Eønµ¶7º+gvì’#
l_JàgeXQ[Cƒ“kZ•Ú1Ì|½ÿˆ³«…¢ópPæ¬}"Œ!TÕ¢Dx¡=‹j‰ª§?OD·ŠŽ¿åM0æÞh4X¨)>hìÓcÕ§È?:÷^»°úÅ®0‚ÒçñïMŽèkÄ+bñ‘´›òð*ÈÉÃc™IHœj\TéõK[{­¥fK 3^<š]Rw̆£5ß•
ë%Ôγùâ–v‡šۘBÝØÒŠEº$BlÜeí·›z<HތªÛˆâƏG©¡~¹'3q`/}	7Å©×á;-Sb(&.2 Ö*dåy—wV=
ϼè­"rr«Ç¤¼¬u~ÀA8¾I{WÚZ‘”|˝íSé“ê’‰¤x¿8

  For the options above, the following values are supported for "%s":
   
  aliases            Do print instruction aliases.

  debug_dump         Temp switch for debug trace.

  no-aliases         Don't print instruction aliases.

  no-aliases      Disassemble only into canonical instructions, rather
                  than into pseudoinstructions.

  no-notes         Don't print instruction notes.

  no-pc		    Don't print program counter prefix.
  ctx4		    Force disassembly using 4-context mode.
  ctx8		    Force 8-context mode, takes precedence.
  notes            Do print instruction notes.

  numeric         Print numeric register names, rather than ABI names.

  priv-spec=PRIV  Print the CSR according to the chosen privilege spec
                  (1.9, 1.9.1, 1.10, 1.11).

The following AARCH64 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following ARC specific disassembler options are supported for use 
with -M switch (multiple options should be separated by commas):

The following ARM specific disassembler options are supported for use with
the -M switch:

The following MIPS specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):


The following NFP specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following PPC specific disassembler options are supported for use with
the -M switch:

The following RISC-V-specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following S/390 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following i386/x86-64 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

Warning: disassembly may be wrong due to guessed opcode class choice.
Use -M<class[,class]> to select the correct opcode class(es).
				
Warning: illegal use of double register pair.
  addr16      Assume 16bit address size
  addr32      Assume 32bit address size
  addr64      Assume 64bit address size
  amd64       Display instruction in AMD64 ISA
  att         Display instruction in AT&T syntax
  att-mnemonic
              Display instruction in AT&T mnemonic
  data16      Assume 16bit data size
  data32      Assume 32bit data size
  dpfp            Recognize FPX DP instructions.
  dsp             Recognize DSP instructions.
  fpud            Recognize double precision FPU instructions.
  fpuda           Recognize double assist FPU instructions.
  fpus            Recognize single precision FPU instructions.
  hex             Use only hexadecimal number to print immediates.
  i386        Disassemble in 32bit mode
  i8086       Disassemble in 16bit mode
  intel       Display instruction in Intel syntax
  intel-mnemonic
              Display instruction in Intel mnemonic
  intel64     Display instruction in Intel64 ISA
  nps400          Recognize NPS400 instructions.
  quarkse_em      Recognize FPU QuarkSE-EM instructions.
  spfp            Recognize FPX SP instructions.
  suffix      Always display instruction suffix in AT&T syntax
  x86-64      Disassemble in 64bit mode
# internal error, undefined modifier (%c)# internal error, undefined operand in `%s %s'$<undefined>%d unused bits in i386_cpu_flags.
%d unused bits in i386_operand_type.
%dsp16() takes a symbolic address, not a number%dsp8() takes a symbolic address, not a number%s: %d: missing `)' in bitfield: %s
%s: %d: unknown bitfield: %s
%s: %s: (base_opcode >> 16) != 0: %s
%s: %s: (base_opcode >> 24) != 0: %s
%s: %s: (base_opcode >> 8) != 0: %s
%s: %s: base_opcode != 0: %s
%s: %s: invalid opcode length: %s
%s: Error: %s: Warning: %s: error: 'LSL' operator not allowed'ROR' operator not allowed(DP) offset out of range.(SP) offset out of range.(unknown)*illegal**unknown operands type: %d**unknown*, <invalid CRC operator>, .<bad>21-bit offset out of range64-bit address is disabled<bad><function code %d><illegal instruction><illegal precision><illegal reg num><internal disassembler error><internal error in opcode table: %s %s>
<invalid CC-reg number><invalid branch>[<invalid cacheop number><invalid cmd action %d:%d:%d>[]<invalid cmd target %d:%d:%d>[]<invalid condition code><invalid flag><invalid float-CC-reg number><invalid opsize><invalid prefop number><invalid reg number><invalid register number><invalid s-reg number><invalid size><invalid v-reg number><invalid_instruction>:<unknown register %d>ABORT: unknown operandAddress 0x%s is out of bounds.
An error occurred while generating the extension instruction operationsAssume all insns are Thumb insnsAttempt to find bit index of 0BO value implies no branch hint, when using + or - modifierBad immediate expressionBad register in postincrementBad register in preincrementBad register nameBiiiig Trouble in parse_imm16!Bit number for indexing general register is out of range 0-15Byte address required. - must be even.CpuMax != %d!
Disassemble "register" namesDisassemble in ESA architecture modeDisassemble in z/Architecture modeDon't know how to specify # dependency %s
Don't understand 0x%x 
Enable CDE extensions for coprocessor N spaceError processing section %u Error: read from memory failedExamine preceding label to determine an insn's typeFile has invalid ME-Config section.File has no ME-Config section.GPR odd is illegalHmmmm 0x%xIC note %d for opcode %s (IC:%s) conflicts with resource %s note %d
IC note %d in opcode %s (IC:%s) conflicts with resource %s note %d
IC:%s [%s] has no terminals or sub-classes
IC:%s has no terminals or sub-classes
Immediate is out of range -128 to 127Immediate is out of range -32768 to 32767Immediate is out of range -512 to 511Immediate is out of range -7 to 8Immediate is out of range -8 to 7Immediate is out of range 0 to 65535Invalid NFP option: %sInvalid size specifierLP_COUNT register cannot be used as destination registerLabel conflicts with `Rx'Label conflicts with register nameMissing '#' prefixMissing '.' prefixMissing 'pag:' prefixMissing 'pof:' prefixMissing 'seg:' prefixMissing 'sof:' prefixName well-known globalsNo relocation for small immediateNot a pc-relative address.Only $sp or $15 allowed for this opcodeOnly $tp or $13 allowed for this opcodeOperand is not a symbolOperand out of range. Must be between -32768 and 32767.Please report this bugPrint CP0 register and HWR names according to specified
                  architecture.Print CP0 register names according to specified architecture.
                  Default: based on binary being disassembled.
Print FPR names according to specified ABI.
                  Default: numeric.
Print GPR and FPR names according to specified ABI.
Print GPR names according to specified ABI.
                  Default: based on binary being disassembled.
Print HWR names according to specified architecture.
                  Default: based on binary being disassembled.
Print unknown instructions according to length from first two bitsRecognize MSA instructions.
Recognize the Global INValidate (GINV) ASE instructions.
Recognize the Loongson Content Address Memory (CAM)  instructions.
Recognize the Loongson EXTensions (EXT)  instructions.
Recognize the Loongson EXTensions R2 (EXT2)  instructions.
Recognize the Loongson MultiMedia extensions Instructions (MMI) ASE instructions.
Recognize the eXtended Physical Address (XPA) ASE
                  instructions.
Recognize the virtualization ASE instructions.
Register list is not validRegister must be between r0 and r7Register must be between r8 and r15Register number is not validSR/SelID is out of rangeSVE `movprfx' compatible instruction expectedSVE instruction expected after `movprfx'SelID is out of rangeSelect raw register namesSelect register names used by GCCSelect register names used in ARM's ISA documentationSelect register names used in the APCSSelect register names used in the ATPCSSelect special register names used in the ATPCSSmall operand was not an immediate numberSpecial purpose register number is out of rangeSyntax error: No trailing ')'The following WebAssembly-specific disassembler options are supported for use
with the -M switch:
The percent-operator's operand is not a symbolUIMM = 00000 is illegalUIMM values >15 are illegalUIMM values >7 are illegalUnknown error %d
Use canonical instruction forms.
VSR overlaps ACC operandValue is not aligned enoughValue of A operand must be 0 or 1W keyword invalid in FR operand slot.W register expectedWarning: disassembly unreliable - not enough bytes availableWarning: illegal as 2-op instrWarning: illegal as emulation instrWarning: reserved use of A/L and B/W bits detectedWarning: rsrc %s (%s) has no chks
Warning: rsrc %s (%s) has no chks or regs
Warning: unrecognised CALLA addressing modeaccepted values are from -1 to 6address register in load rangeaddress writeback expectedassertion fail %s:%dattempt to set 'at' bits when using + or - modifierattempt to set y bit when using + or - modifierbad case %d (%s) in %s:%dbad instruction `%.50s'bad instruction `%.50s...'bit,base is out of rangebit,base out of range for symbolbranch operand unalignedbranch to odd offsetbranch value not in range and to odd offsetbranch value out of rangebyte relocation unsupportedcan't create i386-init.h, errno = %s
can't create i386-tbl.h, errno = %s
can't find %s for reading
can't find i386-reg.tbl for reading, errno = %s
can't find ia64-ic.tbl for reading
cannot use odd number destination registercannot use odd number source registercde coprocessor not between 0-7: %scgen_parse_address returned a symbol. Literal required.class %s is defined but not used
coproc must have an argument: %scoprocN argument takes options "generic", "cde", or "CDE": %sdisplacement value is not aligneddisplacement value is not in range and is not aligneddisplacement value is out of rangedon't know how to specify %% dependency %s
dsp:16 immediate is out of rangedsp:20 immediate is out of rangedsp:24 immediate is out of rangedsp:8 immediate is out of rangeexpected 16, 32 or 64 inexpecting got relative address: got(symbol)expecting got relative address: gotoffhi16(symbol)expecting got relative address: gotofflo16(symbol)expecting gp relative address: gp(symbol)extend operator expectedextraneous registerfirst register of the range should be r13floating-point immediate expectedfloating-point value must be 0.0 or 1.0floating-point value must be 0.5 or 1.0floating-point value must be 0.5 or 2.0illegal L operand valueillegal PL operand valueillegal WC operand valueillegal bitmaskillegal id (%d)illegal immediate valueillegal use of parenthesesimm10 is out of rangeimm:6 immediate is out of rangeimmediate is out of range 0-7immediate is out of range 1-2immediate is out of range 1-8immediate is out of range 2-9immediate offsetimmediate out of rangeimmediate too big for element sizeimmediate valueimmediate value cannot be registerimmediate value is out of rangeimmediate value out of rangeimmediate zero expectedincompatible L operand valueindex register in load rangeindex register xzr is not allowedinstruction opens new dependency sequence without ending previous oneinsufficient data to decode instructioninternal disassembler errorinternal error: bad insn unitinternal error: bad major codeinternal error: bad sparc-opcode.h: "%s" == "%s"
internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx
internal error: bad vliw->next_slot valueinternal error: bpf_cgen_cpu_open: no endianness specifiedinternal error: bpf_cgen_cpu_open: unsupported argument `%d'internal error: bpf_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: broken opcode descriptor for `%s %s'internal error: don't know how to handle parsing resultsinternal error: epiphany_cgen_cpu_open: no endianness specifiedinternal error: epiphany_cgen_cpu_open: unsupported argument `%d'internal error: epiphany_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: fr30_cgen_cpu_open: no endianness specifiedinternal error: fr30_cgen_cpu_open: unsupported argument `%d'internal error: fr30_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: frv_cgen_cpu_open: no endianness specifiedinternal error: frv_cgen_cpu_open: unsupported argument `%d'internal error: frv_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: immediate() called with invalid byte count %dinternal error: ip2k_cgen_cpu_open: no endianness specifiedinternal error: ip2k_cgen_cpu_open: unsupported argument `%d'internal error: ip2k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: iq2000_cgen_cpu_open: no endianness specifiedinternal error: iq2000_cgen_cpu_open: unsupported argument `%d'internal error: iq2000_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: lm32_cgen_cpu_open: no endianness specifiedinternal error: lm32_cgen_cpu_open: unsupported argument `%d'internal error: lm32_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32c_cgen_cpu_open: no endianness specifiedinternal error: m32c_cgen_cpu_open: unsupported argument `%d'internal error: m32c_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32r_cgen_cpu_open: no endianness specifiedinternal error: m32r_cgen_cpu_open: unsupported argument `%d'internal error: m32r_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mep_cgen_cpu_open: no endianness specifiedinternal error: mep_cgen_cpu_open: unsupported argument `%d'internal error: mep_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mt_cgen_cpu_open: no endianness specifiedinternal error: mt_cgen_cpu_open: unsupported argument `%d'internal error: mt_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: or1k_cgen_cpu_open: no endianness specifiedinternal error: or1k_cgen_cpu_open: unsupported argument `%d'internal error: or1k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: unknown hardware resourceinternal error: unknown operand, %sinternal error: unrecognized field %d while building insninternal error: unrecognized field %d while decoding insninternal error: unrecognized field %d while getting int operandinternal error: unrecognized field %d while getting vma operandinternal error: unrecognized field %d while parsinginternal error: unrecognized field %d while printing insninternal error: unrecognized field %d while setting int operandinternal error: unrecognized field %d while setting vma operandinternal error: xc16x_cgen_cpu_open: no endianness specifiedinternal error: xc16x_cgen_cpu_open: unsupported argument `%d'internal error: xc16x_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: xstormy16_cgen_cpu_open: no endianness specifiedinternal error: xstormy16_cgen_cpu_open: unsupported argument `%d'internal error: xstormy16_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal relocation type invalidinternal: non-debugged code (test-case missing): %s:%dinvalid %function() hereinvalid Ddd valueinvalid R operandinvalid address type for operandinvalid addressing modeinvalid arithmetic immediateinvalid bat numberinvalid conditional optioninvalid constantinvalid counter accessinvalid extend/shift operatorinvalid immediate, must be 1, 2, or 4invalid mask fieldinvalid mfcr maskinvalid offsetinvalid offset: must be in the range [-512, -8] and be a multiple of 8invalid operand.  type may have values 0,1,2 only.invalid position, should be 0, 16, 32, 48 or 64.invalid position, should be 0, 8, 16, or 24invalid position, should be 16, 32, 64 or 128.invalid position, should be one of: 0,4,8,...124.invalid post-increment amountinvalid registerinvalid register for stack adjustmentinvalid register listinvalid register nameinvalid register number, should be blinkinvalid register number, should be fpinvalid register number, should be pclinvalid register offsetinvalid register operand when updatinginvalid replicated MOV immediateinvalid shift amountinvalid shift operatorinvalid size value must be on range 1-64.invalid size, should be 1, 2, 4, or 8invalid size, value must be invalid sprg numberinvalid tbr numberinvalid value for CMEM ld/st immediateinvalid value for immediatejump hint unalignedjunk at end of linelast register of the range doesn't fitmerging predicate expected due to preceding `movprfx'mis-matched privilege spec set by %s=%s, the elf privilege attribute is %smissing `)'missing `]'missing extend operatormissing mnemonic in syntax stringmissing registermost recent format '%s'
appears more restrictive than '%s'
multiple note %s not handled
multipliernegative immediate value not allowednegative or unaligned offset expectedno insns mapped directly to terminal IC %s
no insns mapped directly to terminal IC %s [%s]no shift amount allowed for 8-bit constantsnot a valid r0l/r0h pairoffset(IP) is not a valid formopcode %s has no class (ops %d %d %d)
operand is not zerooperand out of range (%ld not between %ld and %ld)operand out of range (%ld not between %ld and %lu)operand out of range (%lu not between %lu and %lu)operand out of range (0x%lx not between 0 and 0x%lx)operand out of range (not between 1 and 255)out of memoryoutput register of preceding `movprfx' expected as outputoutput register of preceding `movprfx' not used in current instructionoutput register of preceding `movprfx' used as inputoverlapping field %s->%s
overwriting note %d with note %d (IC:%s)
p0-p7 expectedparse_addr16: invalid opindex.percent-operator operand is not a symbolposition value is out of rangepredicate register differs from that in preceding `movprfx'predicated instruction expected after `movprfx'previous `movprfx' sequence not closedreading from a write-only registerreg pair must be contiguousreg pair must start from even regregister R30 is a limm indicatorregister element indexregister must be BLINKregister must be GPregister must be ILINK1register must be ILINK2register must be PCLregister must be R0register must be R1register must be R2register must be R3register must be SPregister must be either r0-r3 or r12-r15register name used as immediate valueregister numberregister number must be evenregister out of rangeregister size not compatible with previous `movprfx'register source in immediate moveregister unavailable for short instructionsrelocation invalid for storerotate expected to be 0, 90, 180 or 270rotate expected to be 90 or 270rsrc %s (%s) has no regs
shift amountshift amount must be 0 or 12shift amount must be 0 or 16shift amount must be 0 or 8shift amount must be a multiple of 16shift is not permittedshift operator expectedsource and target register operands must be differentspecified register cannot be read fromspecified register cannot be written tostack pointer register expectedsyntax error (expected char `%c', found `%c')syntax error (expected char `%c', found end of instruction)unable to change directory to "%s", errno = %s
undefinedunexpected address writebackunknownunknown	0x%02lxunknown	0x%04lxunknown S/390 disassembler option: %sunknown bitfield: %s
unknown broadcast operand: %s
unknown constraint `%c'unknown operand shift: %xunknown privilege spec set by %s=%sunknown reg: %dunrecognised disassembler CPU option: %sunrecognised disassembler option: %sunrecognised register name set: %sunrecognized disassembler option with '=': %sunrecognized disassembler option: %sunrecognized form of instructionunrecognized instructionvalue must be a multiple of 16value must be in the range 0 to 240value must be in the range 0 to 28value must be in the range 0 to 31value must be in the range 1 to value must be power of 2value out of range 1 - 256vector5 is out of rangevector8 is out of rangewarning: ignoring unknown -M%s optionwidth value is out of rangewriting to a read-only registerz0-z15 expectedz0-z7 expectedProject-Id-Version: opcodes 2.35.90
Report-Msgid-Bugs-To: bug-binutils@gnu.org
PO-Revision-Date: 2021-01-09 13:10+0100
Last-Translator: Sebastian Rasmussen <sebras@gmail.com>
Language-Team: Swedish <tp-sv@listor.tp-sv.se>
Language: sv
MIME-Version: 1.0
Content-Type: text/plain; charset=UTF-8
Content-Transfer-Encoding: 8bit
Plural-Forms: nplurals=2; plural=(n != 1);
X-Bugs: Report translation errors to the Language-Team address.
X-Generator: Poedit 2.4.2


  För flaggorna ovan stöds följande värden på "%s":
   
  aliases            Skriv ut instruktionsalias.

  debug_dump         Tillfällig flagga för felsökningsspårning.

  no-aliases         Skriv inte ut instruktionsalias.

  no-aliases      Avassemblera endast till kanoniska instruktioner, snarare
                 än till pseudoinstruktioner.

  no-notes         Skriv inte ut instruktionsnoteringar.

  no-pc		    Skriv inte ut programräknarprefix.
  ctx4		    Tvinga avassemblering via 4-kontextläge.
  ctx8		    Tvinga 8-kontextläge, tar företräde.
  notes            Skriv ut instruktionsnoteringar.

  numeric         Skriv ut numeriska registernamn, snarare än ABI-namn.

  priv-spec=PRIV  Skriv ut CSR enligt till den angivna privilegiespecen
                  (1.9, 1.9.1, 1.10, 1.11).

Följande AARCH64-specifika avassemblerarflaggor stöds för användning
tillsammans med flaggan -M (flera flaggor kan skiljas åt med komman):

Följande ARC-specifika avassemblerarflaggor stöds för användning
tillsammans med flaggan -M (flera flaggor kan skiljas åt med komman):

Följande ARM-specifika avassemblerarflaggor stöds för användning
tillsammans med flaggan -M:

Följande MIPS-specifika avassemblerarflaggor stöds för användning
tillsammans med flaggan -M (flera flaggor kan skiljas åt med komman):


Följande NFP-specifika avassemblerarflaggor stöds för användning
tillsammans med flaggan -M (flera flaggor kan skiljas åt med komman):

Följande PPC-specifika avassemblerarflaggor stöds för användning
tillsammans med flaggan -M:

Följande RISC-V-specifika avassemblerarflaggor stöds för användning
tillsammans med flaggan -M (flera flaggor kan skiljas åt med komman):

Följande S/390-specifika avassemblerarflaggor stöds för användning
tillsammans med flaggan -M (flera flaggor kan skiljas åt med komman):

Följande i386/x86-64-specifika avassemblerarflaggor stöds för användning
tillsammans med flaggan -M (flera flaggor kan skiljas åt med komman):

Varning: avassemblering kan vara felaktig på grund av gissade klassval för instruktioner.
Använd -M<klass[,klass]> för att välja rätt instruktionsklasser.
				
Varning: otillåten användning av dubbelt registerpar.
  addr16      Antag 16-bitars adresstorlek
  addr32      Antag 32-bitars adresstorlek
  addr64      Antag 64-bitars adresstorlek
  amd64       Visa instruktion i AMD64 ISA
  att         Visa instruktion i AT&T-syntax
  att-mnemonic
              Visa instruktion i AT&T-mnemonic
  data16      Antag 16-bitars datastorlek
  data32      Antag 32-bitars datastorlek
  dpfp            Känn igen FPX DP-instruktioner.
  dsp             Känn igen DSP-instruktioner.
  fpud            Känn igen dubbelprecisions-FPU-instruktioner.
  fpuda           Känn igen dubbelassisterade FPU-instruktioner.
  fpus            Känn igen enkelprecisions-FPU-instruktioner.
  hex             Använd endast hexadecimala nummer för att skriva ut omedelbara.
  i386        Avassemblera i 32-bitarsläge
  i8086       Avassemblera i 16-bitarsläge
  intel       Visa instruktion i Intel-syntax
  intel-mnemonic
              Visa instruktion i Intel-mnemonic
  intel64     Visa instruktion i Intel64 ISA
  nps400             Känn igen NPS400-instruktioner.
  quarkse_em      Känn igen FPU QuarkSE-EM-instruktioner.
  spfp            Känn igen FPX SP-instruktioner.
  suffix      Visa alltid instruktionssuffix i AT&T-syntax
  x86-64      Avassemblera i 64-bitarsläge
# internt fel, okänd modifierare (%c)# internt fel, okänd operand i ”%s %s”$<odefinierad>%d oanvända bitar i i386_cpu_flags.
%d oanvända bitar i386_operand_type.
%dsp16() tar en symbolisk adress, inte ett tal%dsp8() tar en symbolisk adress, inte ett tal%s: %d: saknar ”)” i bitfält: %s
%s: %d: okänt bitfält: %s
%s: %s: (base_opcode >> 16) != 0: %s
%s: %s: (base_opcode >> 24) != 0: %s
%s: %s: (base_opcode >> 8) != 0: %s
%s: %s: base_opcode != 0: %s
%s: %s: ogiltig instruktionslängd: %s
%s: Fel: %s: Varning: %s: fel: ”LSL”-operator inte tillåten”ROR”-operator inte tillåten(DP) avståndet är utanför intervallet.(SP) avståndet är utanför intervallet.(okänd)*otillåten**okänd operandtyp: %d**okänd*, <ogiltig CRC-operator>, .<felaktig>21-bitars avstånd utanför intervallet64-bitars adress är inaktiverad<felaktig><funktionskod %d><otillåten instruktion><otillåten precision><otillåtet regnummer><internt fel i avassembleraren><internt fel i instruktionstabellen: %s %s>
<ogiltigt CC-regnummer><ogiltig gren>[<ogiltigt cacheopnummer><ogiltig kommandoåtgärd %d:%d:%d>[]<ogiltigt kommandomål %d:%d%d>[]<ogiltig villkorsflagga><ogiltig flagga><ogiltigt flyt-CC-regnummer><ogiltig opstorlek><ogiltigt prefopnummer><ogiltigt regnummer><ogiltigt registernummer><ogiltigt s-regnummer><ogiltig storlek><ogiltigt v-regnummer><otillåten instruktion>:<okänt register %d>AVBROTT: okänd operandAdressen 0x%s ligger utanför tillåtna gränser.
Ett fel inträffade vid generering av operationer för utökningsinstruktionerFörvänta att alla instr är Thumb-instrFörsök att hitta 0-bitindexBO-värde implicerar inget grentips, när modifierarna + eller - användsFelaktigt omedelbart uttryckFelaktigt register i efterhandsökningFelaktigt register i förhandsökningFelaktigt registernamnStoooort Problem i parse_imm16!Bitnummer för indexering av generella register är utanför intervall 0-15Byteadress krävs - måste vara jämn.CpuMax != %d!
Avassemblera ”register”-namnAvassemblera i ESA-arkitekturslägeAvassemblera i z/ArkitekturslägeVet inte hur #-beroende %s ska anges
Förstår inte 0x%x 
Aktivera CDE-utökningar för coprocessor-N-rymdFel vid behandling av avsnitt %u Fel: läsning från minne misslyckadesUndersök föregående etikett för att avgöra en instruktions typFil har ogiltigt ME-Config-avsnitt.Fil har inget ME-Config-avsnitt.Udda GPR är otillåtetHmmmm 0x%xIC-anteckning %d för instruktion %s (IC:%s) står i konflikt med resurs %s
anteckning %d
IC-anteckning %d i instruktion %s (IC:%s) står i konflikt med resurs %s
anteckning %d
IC:%s [%s] har inga terminaler eller underklasser
IC:%s har inga terminaler eller underklasser
Omedelbar är utanför intervall -128 till 127Omedelbar är utanför intervall -32768 till 32767Omedelbar är utanför intervall -512 till 511Omedelbar är utanför intervall -7 till 8Omedelbar är utanför intervall -8 till 7Omedelbar är utanför intervall 0 till 65535Ogiltigt NFP-alternativ: %sOgiltig storleksangivareLP_COUNT-register kan inte används som destinationsregisterEtiketten står i konflikt med "Rx"Etiketten står i konflikt med registernamn”#”-prefix saknas”.”-prefix saknas”pag:”-prefix saknas”pof:”-prefix saknas”seg:”-prefix saknas”sof:”-prefix saknasNamnge välkända globalerIngen omlokalisering för litet omedelbart talInte en pc-relativ adress.Endast $sp eller $15 tillåtet för denna instruktionEndast $tp eller $13 tillåtet för denna instruktionOperanden är inte en symbolOperand utanför intervall. Måste vara mellan -32768 och 32767.Rapportera denna buggSkriv ut CP0-register med HWR-namn enligt angiven
                  arkitektur.Skriv ut CP0-registernamn enligt angiven arkitektur.
                  Standard: baserat på den binärfil som disassembleras.
Skriv ut FPR-namn enligt angivet ABI.
                  Standard: numeriskt.
Skriv ut GPR- och FPR-namn enligt det angivna ABI:t.
Skriv ut GPR-namn enligt angivet ABI.
                  Standard: baserat på den binärfil som avassembleras.
Skriv ut HWR-namn enligt angiven arkitektur.
                  Standard: baserat på den binärfil som avassembleras.
Skriv ut okända instruktioner enligt längd från de första två bitarnaKänn igen MSA-instruktioner.
Känn igen globala invaliderings- (GINV) ASE-instruktioner.
Känn igen Loongson Content Address Memory (CAM)-instruktioner.
Känn igen Loongson EXTensions (EXT)-instruktioner.
Känn igen Loongson EXTensions R2 (EXT2)-instruktioner.
Känn igen Loongson MultiMedia extensions Instructions (MMI) ASE-instruktioner
Känn igen utökade fysiskadress- (XPA) ASE-
                  instruktioner.
Känn igen ASE-virtualiseringsinstruktioner.
Registerlista är inte giltigRegister måste vara mellan r0 och r7Register måste vara mellan r8 och r15Registernummer är inte giltigtSR/SellD är utanför intervallSVE ”movprfx”-kompatibel instruktion förväntadSVE-instruktion förväntad efter ”movprfx”SelID är utanför intervallVälj råa registernamnVälj registernamn som används av GCCVälj registernamn som används i ARM:s ISA-dokumentationVälj registernamn som används i APCSVälj registernamn som används i ATPCSVälj specialregisternamn som används i ATPCSLiten operand var inte ett omedelbart talNummer för register för specialanvändning är utanför intervalSyntaxfel: Inget eftersläpande ")"Följande WebAssembly-specifika avassemblerarflaggor stöds för användning
tillsammans med flaggan -M:
Procent-operatorns operand är inte symbolUIMM = 00000 är otillåtetUIMM-värden >15 är otillåtnaUIMM-värden >7 är otillåtnaOkänt fel %d
Använd kanoniska instruktionsformer.
VSR överlappar med ACC-operandVärde är inte justerat nogVärde för A-operand måste vara 0 eller 1W-nyckelord ogiltigt i FR-operandlucka.W-register förväntadesVarning: avassemblering otillförlitlig - inte tillräckligt med byte tillgängligaVarning: ogiltig som 2-operandsinstruktionVarning: ogiltig som emuleringsinstruktionVarning: okänd användning av A/L- och B/W-bitar detekteradVarning: resurs %s (%s) har inte kontroller
Varning: resurs %s (%s) har inga kontroller eller register
Varning: okänt CALLA-adresseringslägeaccepterade värden är från -1 till 6adressregister i inläsningsintervalladressåterskrivning förväntadförsäkran misslyckades %s:%dförsök att ställa in ”at”-bitar när + eller - modifierare användsförsök att ställa in y-biten då modifieraren + eller - användesfelaktigt fall %d (%s) i %s:%dfelaktig instruktion "%.50s"felaktig instruktion "%.50s..."bit, bas är utanför intervallbit,bas utanför intervall för symbolgrenoperanden ligger inte på jämn gränsgrening till udda avståndgrenvärdet är inte inom intervallet och till ett udda avståndgrenvärdet är utanför intervalletbyteomlokalisering stöds intekan inte skapa i386-init.h, errno = %s
kan inte skapa i386-tbl.h, errno = %s
kan inte hitta %s för läsning
kan inte hitta i386-reg.tbl för läsning, errno = %s
kan inte hitta ia64-ic.tbl för läsning
kan inte använda udda numrerat destinationsregisterkan inte använda udda numrerat källregistercde-coprocessor inte mellan 0-7: %scgen_parse_address returnerade en symbol. Litteral krävs.klassen %s är definierad men inte använd
coproc måste ha ett argument: %scoprocN-argument tar alternativen ”generic”, ”cde” eller ”CDE”: %sförskjutningsvärdet ligger inte på jämn gränsförskjutningsvärdet är inte inom intervallet och ligger inte på jämn gränsförskjutningsvärdet är utanför intervalletvet inte hur %%-beroende %s ska anges
dsp:16 omedelbar är utanför intervalldsp:20 omedelbar är utanför intervalldsp:24 omedelbar är utanför intervalldsp:8 omedelbar är utanför intervallförväntade 16, 32 eller 64 iförväntade got-relativ adress: got(symbol)förväntades got-relativ adress: gotoffhi16(symbol)förväntade got-relativ adress: gotofflo16(symbol)förväntade gp-relativ adress: gp(symbol)utökad operator förväntadesextra registerförsta register i intervallet borde vara r13omedelbart flyttal förväntadesflyttalsvärde måste vara 0.0 eller 1.0flyttalsvärde måste vara 0.5 eller 1.0flyttalsvärde måste vara 0.5 eller 2.0felaktigt L-operandsvärdefelaktigt PL-operandsvärdefelaktigt WC-operandsvärdeotillåten bitmaskotillåtet id (%d)felaktigt omedelbart värdeotillåten användning av parenteserimm10 är utanför intervallimm:6 omedelbar är utanför intervallomedelbar är utanför intervall 0-7omedelbar är utanför intervall 1-2omedelbar är utanför intervall 1-8omedelbar är utanför intervall 2-9omedelbar positionomedelbar är utanför intervallomedelbar för stor för elementstorlekomedelbart värdeomedelbart värde kan inte vara registeromedelbara värdet är utanför intervalletomedelbart värde är utanför intervalletomedelbar nolla förväntadinkompatibelt L-operandsvärdeindexregistret är i inläsningsintervalletindexregister xzr är inte tillåtetinstruktion öppnar en ny beroende sekvens utan att avsluta föregåendeotillräcklig data för att avkoda instruktioninternt fel i avassemblerareinternt fel: felaktig insn-enhetinternt fel: felaktig huvudkodinternt fel: felaktig sparc-opcode.h: ”%s” == ”%s”
internt fel: felaktig sparc-opcode.h: ”%s”, %#.8lx, %#.8lx
internt fel: felaktigt vliw->next_slot-värdeinternt fel: bpf_cgen_cpu_open: ingen byteordning angiveninternt fel: bpf_cgen_cpu_open: argument stöds inte ”%d”internt fel: bpf_cgen_rebuild_tables: insn-chunk-bitsize-värden i konflikt: ”%d” vs. ”%d”internt fel: trasig instruktionsbeskrivning för ”%s %s”internt fel: vet inte hur tolkningsresultaten ska hanterasinternt fel: epiphany_cgen_cpu_open: ingen byteordning angiveninternt fel: epiphany_cgen_cpu_open: argument stöds inte ”%d”internt fel: epiphany_cgen_rebuild_tables: insn-chunk-bitsize värden i konflikt: ”%d” vs. ”%d”internt fel: fr30_cgen_cpu_open: ingen byteordning angiveninternt fel: fr30_cgen_cpu_open: argument stöds inte ”%d”internt fel: fr30_cgen_rebuild_tables: insn-chunk-bitsize-värden i konflikt: ”%d” vs. ”%d”internt fel: frv_cgen_cpu_open: ingen byteordning angiveninternt fel: frv_cgen_cpu_open: argument stöds inte ”%d”internt fel: frv_cgen_rebuild_tables: insn-chunk-bitsize-värden i konflikt: ”%d” vs. ”%d”internt fel: immediate() anropad med ogiltigt byteantal %dinternt fel: ip2k_cgen_cpu_open: ingen byteordning angiveninternt fel: ip2k_cgen_cpu_open: argument stöds inte ”%d”internt fel: ip2k_cgen_rebuild_tables: insn-chunk-bitsize-värden i konflikt: ”%d” vs. ”%d”internt fel: iq2000_cgen_cpu_open: ingen byteordning angiveninternt fel: iq2000_cgen_cpu_open: argument stöds inte ”%d”internt fel: iq2000_cgen_rebuild_tables: insn-chunk-bitsize-värden i konflikt: ”%d” vs. ”%d”internt fel: lm32_cgen_cpu_open: ingen byteordning angiveninternt fel: lm32_cgen_cpu_open: argument stöds ej ”%d”internt fel: lm32_cgen_rebuild_tables: insn-chunk-bitsize-värden i konflikt: ”%d” vs. ”%d”internt fel: m32c_cgen_cpu_open: ingen byteordning angiveninternt fel: m32c_cgen_cpu_open: argument stöds ej ”%d”internt fel: m32c_cgen_rebuild_tables: insn-chunk-bitsize-värden i konflikt: ”%d” vs. ”%d”internt fel: m32r_cgen_cpu_open: ingen byteordning angiveninternt fel: m32r_cgen_cpu_open: argument stöds ej ”%d”internt fel: m32r_cgen_rebuild_tables: insn-chunk-bitsize-värden i konflikt: ”%d” vs. ”%d”internt fel: mep_cgen_cpu_open: ingen byteordning angiveninternt fel: mep_cgen_cpu_open: argument stöds ej ”%d”internt fel: mep_cgen_rebuild_tables: insn-chunk-bitsize-värden i konflikt: ”%d” vs. ”%d”internt fel: mt_cgen_cpu_open: ingen byteordning angiveninternt fel: mt_cgen_cpu_open: argument stöds ej ”%d”internt fel: mt_cgen_rebuild_tables: insn-chunk-bitsize-värden i konflikt: ”%d” vs. ”%d”internt fel: or1k_cgen_cpu_open: ingen byteordning angiveninternt fel: or1k_cgen_cpu_open: argument stöds inte ”%d”internt fel: or1k_cgen_rebuild_tables: insn-chunk-bitsize-värden i konflikt: ”%d” vs. ”%d”internt fel: okänd hårdvaruresursinternt fel: okänd operand, %sinternt fel: okänt fält %d vid konstruktion av instruktioninternt fel: okänt fält %d vid avkodning av instruktioninternt fel: okänt fält %d vid hämtning av heltalsoperandinternt fel: okänt fält %d vid hämtning av vma-operandinternt fel: okänt fält %d vid tolkninginternt fel: okänt fält %d vid utskrift av instruktioninternt fel: okänt fält %d vid inställning av heltalsoperandinternt fel: okänt fält %d vid inställning av vma-operandinternt fel: xc16x_cgen_cpu_open: ingen byteordning angiveninternt fel: xc16x_cgen_cpu_open: argument stöds inte ”%d”internt fel: xc16x_cgen_rebuild_tables: insn-chunk-bitsize-värden i konflikt: ”%d” vs. ”%d”internt fel: xstormy16_cgen_cpu_open: ingen byteordning angiveninternt fel: xstormy16_cgen_cpu_open: argument stöds inte ”%d”internt fel: xstormy16_cgen_rebuild_tables: insn-chunk-bitsize-värden i konflikt: ”%d” vs. ”%d”intern omlokaliseringstyp ogiltiginternt: ej felsökt kod (testfall saknas): %s:%dogiltig %funktion() härogiltigt Ddd-värdeogiltig R-operandogiltig adresstyp för operandogiltigt adresseringslägeogiltig aritmetisk omedelbarogiltigt bat-nummerogiltig villkorlig flaggaogiltig konstantogiltig räknaråtkomstogiltig utökad-/skiftoperatorogiltig omedelbar, måste vara 1, 2 eller 4ogiltigt maskfältogiltig mfcr-maskogiltig positionogiltig position: måste vara i intervallet [-512, -8] och vara en multipel av 8ogiltig operand.  typ får endast ha värdena 0, 1, 2.ogiltig position, borde vara 0, 16, 32, 48 eller 64.ogiltig position, borde vara 0, 8, 16 eller 24ogiltig position, borde vara 16, 32, 64 eller 128.ogiltig position, borde vara endera av: 0, 4, 8, …124.ogiltig efter-inkrementeringsmängdogiltigt registerogiltigt register för stackjusteringogiltig registerlistaogiltigt registernamnogiltigt registernummer, borde vara blinkogiltigt registernummer, borde vara fpogiltigt registernummer, borde vara pclogiltig registerpositionogiltig registeroperand vid uppdateringogiltig, replikerad MOV-omedelbarogiltig skiftmängdogiltig skiftoperatorogiltigt storleksvärde måste vara i intervallet 1-64.ogiltig storlek, borde vara 1, 2, 4 eller 8ogiltig storlek, värde måste vara ogiltigt sprg-nummerogiltigt tbr-nummerogiltigt värde för CMEM ld/st-omedelbarogiltigt värde för omedelbarhopptipset ligger inte på jämn gränsskräp vid slutet på radensista register i intervallet får inte platssammanslagningspredikat förväntat på grund av föregående ”movprfx”felaktig privilegie-spec satt av %s=%s, elf-privilegieattributet är %s”)” saknas”]” saknassaknar utökad operatorinstruktion saknas i syntaxsträngsaknar registerallra senaste formatet "%s"
verkar mer restriktivt än "%s"
multipel anteckning %s hanteras inte
multiplikatornegativt omedelbart värde tillåts intenegativ eller ojusterad position förväntadinga instruktioner mappade direkt till terminal-IC %s
inga instruktioner mappade direkt till terminal-IC %s [%s]ingen skiftmängd tillåten för 8-bitarskonstanterinte ett giltigt r0l/r0h-paravståndet(IP) är inte en giltig forminstruktion %s har ingen klass (operationer %d %d %d)
operand är inte nolloperanden är utanför intervallet (%ld är inte mellan %ld och %ld)operanden är utanför intervallet (%ld är inte mellan %ld och %lu)operanden är utanför intervallet (%lu är inte mellan %lu och %lu)operand utanför intervall (0x%lx inte mellan 0 och 0x%lx)operanden utanför intervallet (inte mellan 1 och 255)slut på minneutdataregister från föregående ”movprfx” förväntat som utdatautdataregister från föregående ”movprfx” används inte i aktuell instruktionutdataregister från föregående ”movprfx” används som indataöverlappande fält %s->%s
skriver över anteckning %d med anteckning %d (IC:%s)
p0-p7 förväntatparse_addr16: ogiltigt opindex.procent-operatoroperand är inte en symbolpositionsvärde är utanför intervallpredikatregister skiljer sig från det i föregående ”movprfx”instruktion med predikat förväntad efter ”movprfx”föregående ”movprfx”-sekvens inte stängdläsning från ett register som endast kan skrivasregisterpar måste vara kontinuerligtregisterpar måste börja med jämnt registerregister R30 är en limm-indikatorregisterelementindexregister måste vara BLINKregister måste vara GPregister måste vara ILINK1register måste vara ILINK2register måste vara PCLregister måste vara R0register måste vara R1register måste vara R2register måste vara R3register måste vara SPregister måste vara antingen r0-r3 eller r12-r15registernamn använt som omedelbart värderegisternummerregisternumret måste vara jämntregister utanför intervallregisterstorlek inte kompatibel med föregående ”movprfx”registerkälla i omedelbar förflyttningregister otillgänglig för korta instruktioneromlokalisering ogiltig för lagringrotation förväntades vara 0, 90, 180 eller 270rotation förväntades vara 90 eller 270resurs %s (%s) har inga register
skiftmängdskiftmängd måste vara 0 eller 12skiftmängd måste vara 0 eller 16skiftmängd måste vara 0 eller 8skiftmängden måste vara en multipel av 16skift är inte tillåtetskiftoperator förväntadeskäll- och målregisteroperander måste vara olikaangivet register kan inte läsas frånangivet register kan inte skrivas tillstackpekarregister förväntatsyntaxfel (tecknet "%c" förväntades, hittade "%c")syntaxfel (tecknet "%c" förväntades, hittade slutet på instruktion)kan inte byta katalog till "%s", errno = %s
odefinieradoväntad adressåterskrivningokändokänd	0x%02lxokänd	0x%04lxokänd S/390-avassemblerarflagga: %sokänt bitfält: %s
okänd utsändningsoperand: %s
okänd begränsning "%c"okänd operandskiftning: %xokänd privilegiespec satt av %s=%sokänt register: %dokänd avassemblerarflagga för CPU: %sokänd avassemblerarflagga: %sokänd registernamnsuppsättning: %sokänd avassemblerarflagga med ”=”: %sokänd avassemblerarflagga: %sokänd instruktionsformokänd instruktionvärde måste vara en multipel av 16värde måste vara i intervallet 0 till 240värde måste vara i intervallet 0 till 28värde måste vara i intervallet 0 till 31värde måste vara i intervallet 1 till värde måste vara en tvåpotensvärde utanför intervall 1-256vector5 är utanför intervallvector8 är utanför intervallvarning: hoppar över okänd -M%s-flaggabreddvärde är utanför intervallskrivning till ett register som endast kan läsasz0-z15 förväntatz0-z7 förväntat