Training courses

Kernel and Embedded Linux

Bootlin training courses

Embedded Linux, kernel,
Yocto Project, Buildroot, real-time,
graphics, boot time, debugging...

Bootlin logo

Elixir Cross Referencer

Þ•ú쥼P*Q*S*JX*4£*3Ø*7+xD+3½+™ñ+0‹,H¼,t-z-.[™.Žõ.Œ„/[0m0Žý0”Œ1‰!2/«2(Û2(3(-3/V31†3B¸3%û3%!4(G4(p42™4EÌ415?D5(„5)­5.×56"6%66/\6.Œ6$»6à6þ6

770$7.U7/„7)´75Þ7/8D8_8z8”8	®8	¸8Â8	Þ8è89
9%9@9F9Y9o9ƒ9•9(³9Ü9ô9::?:_:x:‡:¥:¶:Î:ã:ý:;#;:;Q;g;~;Gž; æ;<;&<b<{<™<¶<È<=ç<&%=L=[=$x="=*À=ë=->31>e>‚>3¡>#Õ>ù>?
+?D6?C{?+¿?&ë?%@)8@%b@!ˆ@!ª@$Ì@ñ@A8AXA"rA•A¨A»AÑAçAýAB!+BMB'hB'B¸B7ÐBCWC}wCPõC4FDk{DtçDB\EŸE&»EâEF F=F)\F,†F,³F9àFCG7^G;–GRÒGR%H/xH¨H"ÃH#æH
I'I-@I(nI—I­I!ÇI5éI&J'FJ/nJ)žJ/ÈJøJbK.yK¨KÀKÜK÷K!	L0+L\LuL!‘L%³LÙL<íL*M#IM2mM" M*ÃM+îM N;NZNuN3ŠN/¾NîNO O;O TOuOŽO+£OÏOéO%P$+PPP0kP#œP*ÀP%ëP#Q75Q!mQ Q=°Q!îQ5R"FR+iR •R ¶R ×RøRS+1S2]S2S)ÃSíST)T!DT'fT'ŽT'¶TÞTöTU(U8UHU`U{U‘U±UÏUíUV)V:V"QVtV"„V§VÇVäVüVW!6WEXW'žWÆWâWX1X9QX)‹X:µX<ðX]-Y4‹Y;ÀY=üY^:Z8™Z?ÒZA[bT[;·[=ó[^1\:\<Ë\]]=f];¤]=à]^^=}^?»^`û^;\_=˜_^Ö_;5`=q`^¯`;a=Ja^ˆa:ça<"b]_b9½b;÷b\3c;c=Ìc^
d)id#“d9·d9ñd?+e?ke3«e9ße?f?Yf<™f>Öf_g@ugB¶gcùg ]h6~hµhÎhàhòh i$i<iYili‡i˜i¯i%ÍióijjF'j2nj0¡j+Òj.þj1-k_k}k%Žk´kÊk(àk%	l&/lVl&nl •l¶lËl)âl%m2mOmcm&vmm¹mÍm&ám5nJ>n‰n•n¡n!¹nÛn;ìn(o
Fo$Qo%vo+œo/Èo+øo$p=p&\pƒp2—p2Êp2ýp40q,eq
’q9 qFÚq4!rVr)pršr©r(Èrñr;s/Ls&|s"£sÆs!âs t%t<tStgtt—t¬tÀtÔtètüt(u%9u_uouŒu4¢u!×u+ùu%v'BvjvŠv¤v±vÎvëv%w-wDw5\w&’w'¹wáw-x;/x/kx	›x¥xÂxÊxÚx%êxy&yEy]y$wyœy(¬y$Õy"úy-z$Kz pz‘zªz#Éz"íz"{ 3{T{m{ˆ{ {%¸{Þ{ú{|*|î9|(~*~K/~5{~@±~:ò~r-7 «Ø2„€Q·€‚	¢ŒŸ/‚fς 6ƒž×ƒfv„¡Ý„ …¦ †Ádž/‰‡4¹‡4î‡4#ˆ-Xˆ0†ˆB·ˆ0úˆ0+‰%\‰%‚‰1¨‰Eډ/ ŠAPŠ%’Š+¸Š.äŠ
‹'!‹*I‹6t‹5«‹%á‹"Œ
*Œ5Œ
AŒBLŒNŒIތ0(MY4§܍ú!Ž!:Ž\ŽkŽ%tŽšŽ©ŽƎ&Ύ'õŽ$=Rew:•Џî$!"F!i‹#£ǐڐø"‘6‘S‘g‘„‘‘»‘'ڑC’(F’'o’F—’ޒ%ü’%"“H“!c“Q…“*ד””#.”"R”,u”¢”7¶”.î”$• B•:c•.ž•(͕ö•
–X–Vo–/Ɩ*ö–+!—/M—+}—'©—'ї*ù—$˜">˜Fa˜¨˜*Ę™7™Q™k™…™*£™#Ι<ò™</šlš<‹šȚXäš}=›S»›3œnCœn²œT!v&’¹؝÷ž)3ž,]ž,Šž;·žDóž88Ÿ;qŸT­ŸT 2W $Š $¯ %Ô &ú  !¡2B¡(u¡ž¡+¼¡0è¡D¢/^¢0Ž¢:¿¢2ú¢D-£$r£m—£2¤8¤O¤m¤Š¤& ¤5Ǥý¤)¥#E¥1i¥›¥E²¥/ø¥,(¦0U¦&†¦-­¦4Û¦#§54§j§Š§9§§5᧨4¨O¨ m¨)Ž¨¸¨"ר<ú¨!7©"Y©1|©0®©-ß©C
ª6Qª?ˆª>Ȫ*«92«.l« ›«E¼«)¬C,¬-p¬-ž¬'̬'ô¬'­&D­k­1„­8¶­8ï­/(®X®w®.‰®!¸®,Ú®,¯,4¯a¯|¯˜¯´¯̯Û¯ô¯°&,°$S°$x°$°$°ç°ý°/±H±+Z±)†±)°±Ú±!ñ±3²,G²Jt²0¿²ð²$³)1³2[³:Ž³-ɳA÷³>9´`x´FÙ´B µ?cµa£µ?¶FE¶CŒ¶eжB6·?y·a¹·A¸>]¸`œ¸Dý¸BB¹?…¹aŹD'ºAlºc®ºB»?U»a•»B÷»?:¼az¼Bܼ?½a_½AÁ½>¾`B¾@£¾=ä¾_"¿B‚¿?Å¿aÀ.gÀ'–À4¾À7óÀ9+Á9eÁ4ŸÁ4ÔÁ;	Â;EÂCÂ@ÅÂbÃGiÃD±ÃföÃ&]Ä:„Ä¿ÄÚÄñÄÅ)ÅFÅbŁŚŸÅÌÅ%èÅ&Æ5ÆQÆlÆWƒÆ;ÛÆ2Ç,JÇ4wÇ6¬Ç$ãÇÈ*ÈIÈhÈ0†È-·È.åÈ"É47É lɍɫÉ;ÇÉ(Ê",ÊOÊiÊ(‚Ê«ÊÉÊãÊ*øÊ>#ËhbËËËØË åË(Ì/Ì:CÌ"~Ì
¡Ì&¯Ì*ÖÌ2Í64Í?kÍ«Í'ÊÍ@òÍ3Î;IÎ;…Î;ÁÎ=ýÎ5;ÏqÏ?‡ÏJÇÏ=ÐPÐ+iЕР¤Ð0ÅÐ*öÐ<!Ñ1^Ñ0Ñ)ÁÑëÑ/
Ò$:Ò"_҂ҝҵÒÑÒíÒÓÓ6ÓNÓfÓ%~Ó-¤ÓÒÓ#éÓ
Ô=+Ô.iÔ2˜Ô)ËÔ(õÔ Õ?Õ_Õ$sÕ$˜Õ#½Õ/áÕÖ)Ö;DÖ.€Ö1¯Ö&áÖ:×HC×<Œ×
É×!Ô×ö×ØØ--Ø[Ø*vØ¡Ø)¿Ø?éØ)Ù.FÙ'uÙ1Ù/ÏÙ'ÿÙ%'ÚMÚ!jÚ(ŒÚ'µÚ'ÝÚ%Û+ÛKÛkÛ‹Û*«Û(ÖÛ/ÿÛ/Ü?Üc¦«}GQwMç¢ê˙…çÄy0H’;|©¥Ú8y	Ö
mpcFïRhg›Òð(‘õ䕧|’ò$ƒ=ÎĨ°Tk
%ÓXù–݆ß2î‘áܵît‹}3"ö÷_m–Ï6ãud@ÒsÀàP”³{[UŸ<D^l÷È×C!ù\±zà	Ô›Ö‚½¾FJV
Oái¤_¬f·Esµ]­ݯ2ÜÎãAKÛÁÚjŸóö®7ŽÇبEtæW„hëVN×¼馜
¬ß¾ia/p*ÂlýP¡#x¸ Æð¯ñ7«Kô.ÿN誜;‰&§†roÌ-âr·xBÃL‡€“üS‹',bºÀ¤{qH1òJ)Ó>É(ÞŠÍÞ´:äˆu£þ¿Ô3Âeåa<¹QÕ1ôË”åˆʝ6ø“5šìkZe˜²…Áû`°+ I[O*@b¡\~dG¥ÅSMÈIY¶C¸¹^v?nºvžê®—ú¿Å9Ùضóæ̐Í=+AøânÊ,• žƒ4»´ÕÑл4]Ù ³)±šoí~YÇj0õ—€Ñ5Z!gRÆìŒéŽw8í"-ÉXT#$£%'B˜èÏ>­`.ª‚Léú:½W‡Š¼²/DU&ñëÛÐq™¢f9‰?z

   
  For the options above, the following values are supported for "%s":
   
  aliases            Do print instruction aliases.

  debug_dump         Temp switch for debug trace.

  no-aliases         Don't print instruction aliases.

  no-aliases      Disassemble only into canonical instructions, rather
                  than into pseudoinstructions.

  no-notes         Don't print instruction notes.

  no-pc		    Don't print program counter prefix.
  ctx4		    Force disassembly using 4-context mode.
  ctx8		    Force 8-context mode, takes precedence.
  notes            Do print instruction notes.

  numeric         Print numeric register names, rather than ABI names.

  priv-spec=PRIV  Print the CSR according to the chosen privilege spec
                  (1.9, 1.9.1, 1.10, 1.11).

The following AARCH64 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following ARC specific disassembler options are supported for use 
with the -M switch (multiple options should be separated by commas):

The following ARM specific disassembler options are supported for use with
the -M switch:

The following MIPS specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):


The following NFP specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following PPC specific disassembler options are supported for use with
the -M switch:

The following RISC-V-specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following S/390 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following i386/x86-64 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

Warning: disassembly may be wrong due to guessed opcode class choice.
Use -M<class[,class]> to select the correct opcode class(es).
				
Warning: illegal use of double register pair.
  addr16      Assume 16bit address size
  addr32      Assume 32bit address size
  addr64      Assume 64bit address size
  amd64       Display instruction in AMD64 ISA
  att         Display instruction in AT&T syntax
  att-mnemonic
              Display instruction in AT&T mnemonic
  data16      Assume 16bit data size
  data32      Assume 32bit data size
  i386        Disassemble in 32bit mode
  i8086       Disassemble in 16bit mode
  intel       Display instruction in Intel syntax
  intel-mnemonic
              Display instruction in Intel mnemonic
  intel64     Display instruction in Intel64 ISA
  suffix      Always display instruction suffix in AT&T syntax
  x86-64      Disassemble in 64bit mode
# internal error, undefined modifier (%c)# internal error, undefined operand in `%s %s'$<undefined>%d unused bits in i386_cpu_flags.
%d unused bits in i386_operand_type.
%dsp16() takes a symbolic address, not a number%dsp8() takes a symbolic address, not a number%s: %d: missing `)' in bitfield: %s
%s: %d: unknown bitfield: %s
%s: Error: %s: Warning: %s: error: %s:%d: %s: residual opcode (0x%0*llx) too large
%s:%d: %s: unrecognized opcode encoding space
%s:%d: Conflicting opcode space specifications
%s:%d: Conflicting prefix specifications
%s:%d: Warning: redundant opcode space specification
%s:%d: Warning: redundant prefix specification
'LSL' operator not allowed'ROR' operator not allowed(DP) offset out of range.(SP) offset out of range.(unknown)*illegal**unknown operands type: %d**unknown*, <invalid CRC operator>, .<bad>21-bit offset out of range64-bit address is disabled<bad><function code %d><illegal instruction><illegal precision><illegal reg num><internal disassembler error><internal error in opcode table: %s %s>
<invalid CC-reg number><invalid branch>[<invalid cacheop number><invalid cmd action %d:%d:%d>[]<invalid cmd target %d:%d:%d>[]<invalid condition code><invalid flag><invalid float-CC-reg number><invalid opsize><invalid prefop number><invalid reg number><invalid register number><invalid s-reg number><invalid size><invalid v-reg number><invalid_instruction>:<unknown register %d>ABORT: unknown operandAddress 0x%s is out of bounds.
An error occurred while generating the extension instruction operationsAssume all insns are Thumb insnsAttempt to find bit index of 0BO value implies no branch hint, when using + or - modifierBad immediate expressionBad register in postincrementBad register in preincrementBad register nameBiiiig Trouble in parse_imm16!Bit number for indexing general register is out of range 0-15Byte address required. - must be even.CpuMax != %d!
Disassemble "register" namesDisassemble in ESA architecture modeDisassemble in z/Architecture modeDon't know how to specify # dependency %s
Don't understand 0x%x 
Enable CDE extensions for coprocessor N spaceEnforce the designated architecture while decoding.Error processing section %u Error: read from memory failedExamine preceding label to determine an insn's typeFile has invalid ME-Config section.File has no ME-Config section.GPR odd is illegalHmmmm 0x%xIC note %d for opcode %s (IC:%s) conflicts with resource %s note %d
IC note %d in opcode %s (IC:%s) conflicts with resource %s note %d
IC:%s [%s] has no terminals or sub-classes
IC:%s has no terminals or sub-classes
Immediate is out of range -128 to 127Immediate is out of range -32768 to 32767Immediate is out of range -512 to 511Immediate is out of range -7 to 8Immediate is out of range -8 to 7Immediate is out of range 0 to 65535Invalid NFP option: %sInvalid size specifierLP_COUNT register cannot be used as destination registerLabel conflicts with `Rx'Label conflicts with register nameMissing '#' prefixMissing '.' prefixMissing 'pag:' prefixMissing 'pof:' prefixMissing 'seg:' prefixMissing 'sof:' prefixName well-known globalsNo relocation for small immediateNot a pc-relative address.Only $sp or $15 allowed for this opcodeOnly $tp or $13 allowed for this opcodeOperand is not a symbolOperand out of range. Must be between -32768 and 32767.Please report this bugPrint CP0 register and HWR names according to specified
                  architecture.Print CP0 register names according to specified architecture.
                  Default: based on binary being disassembled.
Print FPR names according to specified ABI.
                  Default: numeric.
Print GPR and FPR names according to specified ABI.
Print GPR names according to specified ABI.
                  Default: based on binary being disassembled.
Print HWR names according to specified architecture.
                  Default: based on binary being disassembled.
Print unknown instructions according to length from first two bitsRecognize DSP instructions.Recognize FPU QuarkSE-EM instructions.Recognize FPX DP instructions.Recognize FPX SP instructions.Recognize MSA instructions.
Recognize NPS400 instructions.Recognize double assist FPU instructions.Recognize double precision FPU instructions.Recognize single precision FPU instructions.Recognize the Global INValidate (GINV) ASE instructions.
Recognize the Loongson Content Address Memory (CAM)  instructions.
Recognize the Loongson EXTensions (EXT)  instructions.
Recognize the Loongson EXTensions R2 (EXT2)  instructions.
Recognize the Loongson MultiMedia extensions Instructions (MMI) ASE instructions.
Recognize the eXtended Physical Address (XPA) ASE
                  instructions.
Recognize the virtualization ASE instructions.
Register list is not validRegister must be between r0 and r7Register must be between r8 and r15Register number is not validSR/SelID is out of rangeSVE `movprfx' compatible instruction expectedSVE instruction expected after `movprfx'SelID is out of rangeSelect raw register namesSelect register names used by GCCSelect register names used in ARM's ISA documentationSelect register names used in the APCSSelect register names used in the ATPCSSelect special register names used in the ATPCSSmall operand was not an immediate numberSpecial purpose register number is out of rangeSyntax error: No trailing ')'The following WebAssembly-specific disassembler options are supported for use
with the -M switch:
The percent-operator's operand is not a symbolUIMM = 00000 is illegalUIMM values >15 are illegalUIMM values >7 are illegalUnknown error %d
Use canonical instruction forms.
Use only hexadecimal number to print immediates.VSR overlaps ACC operandValue is not aligned enoughValue of A operand must be 0 or 1W keyword invalid in FR operand slot.W register expectedWarning: disassembly unreliable - not enough bytes availableWarning: illegal as 2-op instrWarning: illegal as emulation instrWarning: reserved use of A/L and B/W bits detectedWarning: rsrc %s (%s) has no chks
Warning: rsrc %s (%s) has no chks or regs
Warning: unrecognised CALLA addressing modeaccepted values are from -1 to 6address register in load rangeaddress writeback expectedassertion fail %s:%dattempt to set 'at' bits when using + or - modifierattempt to set y bit when using + or - modifierbad case %d (%s) in %s:%dbad instruction `%.50s'bad instruction `%.50s...'bit,base is out of rangebit,base out of range for symbolbranch operand unalignedbranch to odd offsetbranch value not in range and to odd offsetbranch value out of rangebyte relocation unsupportedcan't create i386-init.h, errno = %s
can't create i386-tbl.h, errno = %s
can't find %s for reading
can't find i386-reg.tbl for reading, errno = %s
can't find ia64-ic.tbl for reading
cannot use odd number destination registercannot use odd number source registercde coprocessor not between 0-7: %scgen_parse_address returned a symbol. Literal required.class %s is defined but not used
coproc must have an argument: %scoprocN argument takes options "generic", "cde", or "CDE": %sdisplacement value is not aligneddisplacement value is not in range and is not aligneddisplacement value is out of rangedon't know how to specify %% dependency %s
dsp:16 immediate is out of rangedsp:20 immediate is out of rangedsp:24 immediate is out of rangedsp:8 immediate is out of rangeexpected 16, 32 or 64 inexpecting got relative address: got(symbol)expecting got relative address: gotoffhi16(symbol)expecting got relative address: gotofflo16(symbol)expecting gp relative address: gp(symbol)extend operator expectedextraneous registerfirst register of the range should be r13floating-point immediate expectedfloating-point value must be 0.0 or 1.0floating-point value must be 0.5 or 1.0floating-point value must be 0.5 or 2.0illegal L operand valueillegal PL operand valueillegal WC operand valueillegal bitmaskillegal id (%d)illegal immediate valueillegal use of parenthesesimm10 is out of rangeimm:6 immediate is out of rangeimmediate is out of range 0-7immediate is out of range 1-2immediate is out of range 1-8immediate is out of range 2-9immediate offsetimmediate out of rangeimmediate too big for element sizeimmediate valueimmediate value cannot be registerimmediate value is out of rangeimmediate value out of rangeimmediate zero expectedincompatible L operand valueindex register in load rangeindex register xzr is not allowedinstruction opens new dependency sequence without ending previous oneinsufficient data to decode instructioninternal disassembler errorinternal error: bad insn unitinternal error: bad major codeinternal error: bad sparc-opcode.h: "%s" == "%s"
internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx
internal error: bad vliw->next_slot valueinternal error: bpf_cgen_cpu_open: no endianness specifiedinternal error: bpf_cgen_cpu_open: unsupported argument `%d'internal error: bpf_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: broken opcode descriptor for `%s %s'internal error: cris_cgen_cpu_open: no endianness specifiedinternal error: cris_cgen_cpu_open: unsupported argument `%d'internal error: cris_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: don't know how to handle parsing resultsinternal error: epiphany_cgen_cpu_open: no endianness specifiedinternal error: epiphany_cgen_cpu_open: unsupported argument `%d'internal error: epiphany_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: fr30_cgen_cpu_open: no endianness specifiedinternal error: fr30_cgen_cpu_open: unsupported argument `%d'internal error: fr30_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: frv_cgen_cpu_open: no endianness specifiedinternal error: frv_cgen_cpu_open: unsupported argument `%d'internal error: frv_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: immediate() called with invalid byte count %dinternal error: ip2k_cgen_cpu_open: no endianness specifiedinternal error: ip2k_cgen_cpu_open: unsupported argument `%d'internal error: ip2k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: iq2000_cgen_cpu_open: no endianness specifiedinternal error: iq2000_cgen_cpu_open: unsupported argument `%d'internal error: iq2000_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: lm32_cgen_cpu_open: no endianness specifiedinternal error: lm32_cgen_cpu_open: unsupported argument `%d'internal error: lm32_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32c_cgen_cpu_open: no endianness specifiedinternal error: m32c_cgen_cpu_open: unsupported argument `%d'internal error: m32c_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32r_cgen_cpu_open: no endianness specifiedinternal error: m32r_cgen_cpu_open: unsupported argument `%d'internal error: m32r_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mep_cgen_cpu_open: no endianness specifiedinternal error: mep_cgen_cpu_open: unsupported argument `%d'internal error: mep_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mt_cgen_cpu_open: no endianness specifiedinternal error: mt_cgen_cpu_open: unsupported argument `%d'internal error: mt_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: or1k_cgen_cpu_open: no endianness specifiedinternal error: or1k_cgen_cpu_open: unsupported argument `%d'internal error: or1k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: unknown hardware resourceinternal error: unknown operand, %sinternal error: unrecognized field %d while building insninternal error: unrecognized field %d while decoding insninternal error: unrecognized field %d while getting int operandinternal error: unrecognized field %d while getting vma operandinternal error: unrecognized field %d while parsinginternal error: unrecognized field %d while printing insninternal error: unrecognized field %d while setting int operandinternal error: unrecognized field %d while setting vma operandinternal error: xc16x_cgen_cpu_open: no endianness specifiedinternal error: xc16x_cgen_cpu_open: unsupported argument `%d'internal error: xc16x_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: xstormy16_cgen_cpu_open: no endianness specifiedinternal error: xstormy16_cgen_cpu_open: unsupported argument `%d'internal error: xstormy16_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal relocation type invalidinternal: non-debugged code (test-case missing): %s:%dinvalid %function() hereinvalid Ddd valueinvalid R operandinvalid TH valueinvalid address type for operandinvalid addressing modeinvalid arithmetic immediateinvalid bat numberinvalid conditional optioninvalid constantinvalid counter accessinvalid extend/shift operatorinvalid immediate, must be 1, 2, or 4invalid mask fieldinvalid mfcr maskinvalid offsetinvalid offset: must be in the range [-512, -8] and be a multiple of 8invalid operand.  type may have values 0,1,2 only.invalid position, should be 0, 16, 32, 48 or 64.invalid position, should be 0, 8, 16, or 24invalid position, should be 16, 32, 64 or 128.invalid position, should be one of: 0,4,8,...124.invalid post-increment amountinvalid registerinvalid register for stack adjustmentinvalid register listinvalid register nameinvalid register number, should be blinkinvalid register number, should be fpinvalid register number, should be pclinvalid register offsetinvalid register operand when updatinginvalid replicated MOV immediateinvalid shift amountinvalid shift operatorinvalid size value must be on range 1-64.invalid size, should be 1, 2, 4, or 8invalid size, value must be invalid sprg numberinvalid tbr numberinvalid value for CMEM ld/st immediateinvalid value for immediatejump hint unalignedjunk at end of linelast register of the range doesn't fitmerging predicate expected due to preceding `movprfx'mis-matched privilege spec set by %s=%s, the elf privilege attribute is %smissing `)'missing `]'missing extend operatormissing mnemonic in syntax stringmissing registermost recent format '%s'
appears more restrictive than '%s'
multiple note %s not handled
multipliernegative immediate value not allowednegative or unaligned offset expectedno insns mapped directly to terminal IC %s
no insns mapped directly to terminal IC %s [%s]no shift amount allowed for 8-bit constantsnot a valid r0l/r0h pairoffset(IP) is not a valid formopcode %s has no class (ops %d %d %d)
operand is not zerooperand out of range (%ld not between %ld and %ld)operand out of range (%ld not between %ld and %lu)operand out of range (%lu not between %lu and %lu)operand out of range (0x%lx not between 0 and 0x%lx)operand out of range (not between 1 and 255)out of memoryoutput register of preceding `movprfx' expected as outputoutput register of preceding `movprfx' not used in current instructionoutput register of preceding `movprfx' used as inputoverlapping field %s->%s
overwriting note %d with note %d (IC:%s)
p0-p7 expectedparse_addr16: invalid opindex.percent-operator operand is not a symbolposition value is out of rangepredicate register differs from that in preceding `movprfx'predicated instruction expected after `movprfx'previous `movprfx' sequence not closedreading from a write-only registerreg pair must be contiguousreg pair must start from even regregister R30 is a limm indicatorregister element indexregister must be BLINKregister must be GPregister must be ILINK1register must be ILINK2register must be PCLregister must be R0register must be R1register must be R2register must be R3register must be SPregister must be either r0-r3 or r12-r15register name used as immediate valueregister numberregister number must be evenregister out of rangeregister size not compatible with previous `movprfx'register source in immediate moveregister unavailable for short instructionsrelocation invalid for storerotate expected to be 0, 90, 180 or 270rotate expected to be 90 or 270rsrc %s (%s) has no regs
shift amountshift amount must be 0 or 12shift amount must be 0 or 16shift amount must be 0 or 8shift amount must be a multiple of 16shift is not permittedshift operator expectedsource and target register operands must be differentspecified register cannot be read fromspecified register cannot be written tostack pointer register expectedsyntax error (expected char `%c', found `%c')syntax error (expected char `%c', found end of instruction)unable to change directory to "%s", errno = %s
undefinedunexpected address writebackunknownunknown	0x%02lxunknown	0x%04lxunknown S/390 disassembler option: %sunknown bitfield: %s
unknown broadcast operand: %s
unknown constraint `%c'unknown operand shift: %xunknown privileged spec set by %s=%sunknown reg: %dunrecognised disassembler CPU option: %sunrecognised disassembler option: %sunrecognised register name set: %sunrecognized disassembler option with '=': %sunrecognized disassembler option: %sunrecognized form of instructionunrecognized instructionvalue must be a multiple of 16value must be in the range 0 to 240value must be in the range 0 to 28value must be in the range 0 to 31value must be in the range 1 to value must be power of 2value out of range 1 - 256vector5 is out of rangevector8 is out of rangewarning: ignoring unknown -M%s optionwidth value is out of rangewriting to a read-only registerz0-z15 expectedz0-z7 expectedProject-Id-Version: opcodes 2.36.90
Report-Msgid-Bugs-To: bug-binutils@gnu.org
PO-Revision-Date: 2021-07-04 08:16-0300
Last-Translator: Rafael Fontenelle <rafaelff@gnome.org>
Language-Team: Brazilian Portuguese <ldpbr-translation@lists.sourceforge.net>
Language: pt_BR
MIME-Version: 1.0
Content-Type: text/plain; charset=UTF-8
Content-Transfer-Encoding: 8bit
Plural-Forms: nplurals=2; plural=(n > 1)
X-Generator: Gtranslator 40.0
X-Bugs: Report translation errors to the Language-Team address.


   
  Para as opções acima, há suporte aos seguintes valores para "%s":
   
  aliases            Exibe apelidos de instrução.

  debug_dump         Opção temporária para depurar rastros.

  no-aliases         Não exibe apelidos de instrução.

  no-aliases      Desmonta apenas em instruções canônicas, em vez de
                  em pseudoinstruções.

  no-notes           Não exibe notas de instrução.

  no-pc		    Não exibe o prefixo de contador do programa.
  ctx4		    Força desmontagem usando modo de contexto 4.
  ctx8		    Força modo contexto 8, tem precedência.
  notes              Exibe notas de instrução.

  numeric         Emite nomes de registrador numérico, em vez de nomes de ABI.

  priv-spec=PRIV  Emite CSR de acordo com a especificação de privilégio
                  escolhida (1.9, 1.9.1, 1.10, 1.11).

As opções do desmontador específicas para AARCH64 a seguir não têm suporte
ao uso com a opção -M (opções múltiplas devem ser separadas por vírgulas):

As opções do desmontador específicas para ARC a seguir não têm suporte 
ao uso com a opção -M (opções múltiplas devem ser separadas por vírgulas):

As opções do desmontador específicas para ARM a seguir não têm suporte
ao uso com a opção -M:

As opções do desmontador específicas para MIPS a seguir não têm suporte
ao uso com a opção -M (opções múltiplas devem ser separadas por vírgulas):


As opções do desmontador específicas para NFP a seguir não têm suporte
ao uso com a opção -M (opções múltiplas devem ser separadas por vírgulas):

As opções do desmontador específicas para PPC a seguir não têm suporte
ao uso com a opção -M:

As opções do desmontador específicas para RISC-V a seguir não têm suporte
ao uso com a opção -M (opções múltiplas devem ser separadas por vírgulas):

As opções do desmontador específicas para S/390 a seguir não têm suporte
ao uso com a opção -M (opções múltiplas devem ser separadas por vírgulas):

As opções do desmontador específicas para i386/x86-64 a seguir não têm suporte
ao uso com a opção -M (opções múltiplas devem ser separadas por vírgulas):

Aviso: desmontagem pode estar errada por conta da escolha adivinhada de classe
de código de operação.
Use -M<classe[,classe]> para selecionar classes corretas de código de operação.
				
Aviso: uso ilegal de par de registros duplos.
  addr16      Presume tamanho de endereço de 16bit
  addr32      Presume tamanho de endereço de 32bit
  addr64      Presume tamanho de endereço de 64bit
  amd64       Exibe instrução em AMD64 ISA
  att         Exibe instrução na sintaxe AT&T
  att-mnemonic
              Exibe instrução em mnemônico AT&T
  data16      Presume tamanho de dados de 16bit
  data32      Presume tamanho de dados de 32bit
  i386        Desmonta no modo 32bit
  i8086       Desmonta no modo 16bit
  intel       Exibe instrução na sintaxe Intel
  intel-mnemonic
              Exibe instrução na mnemônico Intel
  intel64     Exibe instrução em Intel64 ISA
  suffix      Sempre exibe sufixo da instrução na sintaxe AT&T
  x86-64      Desmonta no modo 64bit
# erro interno, modificador indefinido (%c)# erro interno, operando indefinido em "%s %s"$<indefinido>%d bits não usados em i386_cpu_flags.
%d bits não usados em i386_operand_type.
%dsp16() leva um endereço simbólico, não um número%dsp8() leva um endereço simbólico, não um número%s: %d: faltando ")" em bitfield: %s
%s: %d: bitfield desconhecido: %s
%s: Erro: %s: Aviso: %s: erro: %s:%d: %s: código de operação residual (0x%0*llx) muito grande
%s:%d: %s: espaço de codificação de código de operação não reconhecido
%s:%d: especificações de espaço de código de operação conflitantes
%s:%d: Especificações de prefixo conflitantes
%s:%d: Aviso: especificação de espaço de código de operação redundante
%s:%d: Aviso: especificação de prefixo redundante
operador "LSL" não permitidooperador "ROR" não permitidoposição (DP) fora do intervalo.posição (SP) fora do intervalo.(desconhecido)*ilegal**tipo de operandos desconhecidos: %d**desconhecida*, <operador CRC inválido>, .<ruim>posição de 21 bits fora do intervaloendereço de 64 bits está desabilitado<ruim><código de função %d><instrução ilegal><precisão ilegal><núm reg ilegal><erro interno do desmontador><erro interno na tabela de códigos de operação: %s %s>
<número de CC-reg inválido><desvio inválido>[<número de cacheop inválido><ação de cmd inválida %d:%d:%d>[]<alvo de cmd inválido %d:%d:%d>[]<código de condição inválido><sinalizador inválido><número de float-CC-reg inválido><opsize inválido><número de prefop inválido><número de reg inválido><número de registrador inválido><número de s-reg inválido><tamanho inválido><número de v-reg inválido><instrução_inválida>:<registrador %d desconhecido>ABORTAR: operando desconhecidoEndereço 0x%s está fora dos limites.
Ocorreu um erro ao gerar as operações de instrução de extensãoPresume que todos insns são insns ThumbTentativa de localizar índice bit de 0Valor BO implica em nenhuma dica de desvio, ao usar modificador + ou -Expressão errada de imediatoRegistrador errado no pós-incrementoRegistrador errado no pré-incrementoNome de registrador erradoGraaande problema em parse_imm16!Número de bit para registrador geral de indexação está fora do intervalo 0-15Endereço em bytes exigido - deve ser par.CpuMax != %d!
Desmonta nomes de "register"Desmonta em modo de arquitetura ESADesmonta em modo de z/ArchitectureNão sei como especificar # dependência %s
Não entendo 0x%x 
Habilita extensões CDE para espaço N de coprocessadorForça a arquitetura designada ao decodificar.Erro de processamento na seção %u Erro: leitura da memória falhouExamina rótulo anterior para determinar o tipo de um insnO arquivo tem uma seção ME-Config inválida.O arquivo tem nenhuma seção ME-Config.GPR ímpar é ilegalHmmmm 0x%xnota de IC %d para o código de operação %s (IC:%s) conflita com o recurso %s nota %d
nota de IC %d no o código de operação %s (IC:%s) conflita com o recurso %s nota %d
IC:%s [%s] possui nenhum terminal ou subclasse
IC:%s possui nenhum terminal ou subclasse
Imediato está fora do intervalo -128 a 127Imediato está fora do intervalo -32768 a 32767Imediato está fora do intervalo -512 a 511Imediato está fora do intervalo -7 a 8Imediato está fora do intervalo -8 a 7Imediato está fora do intervalo 0 a 65535Opção NFP inválida: %sEspecificador de tamanho inválidoO registrador LP_COUNT não pode ser usado como registrador de destinoO rótulo conflita com "Rx"O rótulo conflita com nome de registradorFaltando o prefixo "#"Faltando o prefixo "."Faltando o prefixo "pag:"Faltando o prefixo "pof:"Faltando o prefixo "seg:"Faltando o prefixo "sof:"Nomeia globais bem conhecidosNenhuma realocação para imediato pequenoNão é um endereço relativo a pc.Apenas $sp ou $15 permitidos para esse código de operaçãoApenas $tp ou $13 permitidos para esse código de operaçãoO operando não é um símboloOperando fora do intervalo. Deve estar entre -32768 e 32767.Por favor, relate este erroEmite registrador CP0 e nomes HWR conforme a arquitetura
                  especificada.Emite nomes de registrador CP0 conforme a arquitetura dada.
                  Padrão: baseado no binário sendo desmontado.
Emite nomes FPR conforme a ABI especificada.
                  Padrão: numérico.
Emite nomes GPR e FPR conforme a ABI especificada.
Emite nomes GPR conforme a ABI especificada.
                  Padrão: baseado no binário sendo desmontado.
Emite nomes GPR conforme a ABI especificada.
                  Padrão: baseado no binário sendo desmontado.
Emite instruções desconhecidas conforme o tamanho a partir dos primeiros dois bitsReconhece instruções DSP.Reconhece instruções FPU QuarkSE-EM.Reconhece instruções FPX DP.Reconhece instruções FPX SP.Reconhece instruções MSA.
Reconhece instruções NPS400.Reconhece instruções double assist FPU.Reconhece instruções double precision FPU.Reconhece instruções single precision FPU.Reconhece as instruções ASE de Global INValidate (GINV).
Reconhece as instruções de Loongson Content Address Memory (CAM).
Reconhece as instruções de Loongson EXTensions (EXT).
Reconhece as instruções de Loongson EXTensions R2 (EXT).
Reconhece as instruções ASE de Loongson MultiMedia extensions Instructions (MMI).
Reconhece as instruções ASE de eXtended Physical
                  Address (XPA).
Reconhece as instruções ASE de virtualização.
Lista de registrador não é válidoRegistrador deve estar entre r0 e r7Registrador deve estar entre r8 e r15Número de registrador não é válidoSR/SelID está fora do intervaloinstrução SVE compatível com "movprfx" esperadainstrução SVE esperada após "movprfx"SelID está fora do intervaloSeleciona nomes de registrador não tratadoSeleciona nomes de registradores usados pelo GCCSeleciona nomes de registradores usados em documentação ISA do ARMSeleciona nomes de registradores usados no APCSSeleciona nomes de registradores usados no ATPCSSeleciona nomes de registradores especiais usados no ATPCSO operando pequeno não era um número de imediatoNúmero de registrado de propósito especial está fora do intervaloErro de sintaxe: Nenhum ")" ao finalAs opções do desmontador específicas para WebAssembly a seguir não têm
suporte ao uso com a opção -M:
O operando do percent-operator não é um símboloUIMM = 00000 é ilegalvalores UIMM >15 são ilegaisvalores UIMM >7 são ilegaisErro %d desconhecido
Usa formas de instrução canônicas.
Usa apenas número hexadecimal para exibir imediatos.VSR se sobrepõe operando ACCValor não está suficientemente alinhadoValor do operando A deve ser 0 ou 1palavra-chave W inválida no slot de operando FR.registrador W esperadoAviso: desmontagem não confiável - bytes insuficientes disponíveisAviso: ilegal como instrução de 2 operaçõesAviso: ilegal como instrução de emulaçãoAviso: uso reservado de bits A/L e B/W detectadoAviso: rsrc %s (%s) possui nenhum chk
Aviso: rsrc %s (%s) possui nenhum chk ou reg
Aviso: modo de endereçamento CALLA não reconhecidovalores aceitos estão entre -1 e 6registrador de endereço no intervalo de carregamentowriteback de endereço esperadofalha de asserção em %s:%dtentativa de definir bits "at" ao usar modificador + ou -tentativa de definir bit y ao usar modificador + ou -case %d errado (%s) em %s:%dinstrução "%.50s" erradainstrução "%.50s…" erradabit,base está fora do intervalobit,base foram do intervalo para símbolooperando de desvio desalinhadodesvio para um deslocamento ímparvalor do desvio fora do intervalo e para deslocamento ímparvalor do desvio fora do intervalosem suporte a realocação de bytenão foi possível criar i386-init.h, errno = %s
não foi possível criar i386-tbl.h, errno = %s
não foi possível localizar %s para leitura
não foi possível localizar i386-reg.tbl para leitura, errno = %s
não foi possível localizar ia64-ic.tbl para leitura
não é possível usar registrador de destino de número ímparnão é possível usar registrador de origem de número ímparcoprocessador cde não está entre 0-7: %scgen_parse_address retornou um símbolo. Literal exigido.a classe %s está definida, mas não é usada
coproc deve ter um argumento: %so argumento coprocN recebe as opções "generic", "cde", or "CDE": %svalor do deslocamento não está alinhadovalor do deslocamento está fora do intervalo e não está alinhadovalor do deslocamento está fora do intervalonão sei como especificar %% dependência %s
imediato dsp:16 está fora do intervaloimediato dsp:20 está fora do intervaloimediato dsp:24 está fora do intervaloimediato dsp:8 está fora do intervaloesperado 16, 32 ou 64 emesperando endereço relativo a got: got(símbolo)esperando endereço relativo a got: gotoffhi16(símbolo)esperando endereço relativo a got: gotofflo16(símbolo)esperando endereço relativo a gp: gp(símbolo)operador de extensão esperadoregistro estranhoprimeiro registrador do intervalo deve ser r13imediato ponto flutuante esperadovalor de ponto flutuante deve ser 0.0 ou 1.0valor de ponto flutuante deve ser 0.5 ou 1.0valor de ponto flutuante deve ser 0.5 ou 2.0valor ilegal de operando Lvalor ilegal de operando PLvalor ilegal de operando WCmáscara de bits ilegalid ilegal (%d)valor de imediato ilegaluso ilegal de parêntesesimm10 está fora do intervaloimediato imm:6 está fora do intervaloimediato está fora do intervalo 0-7imediato está fora do intervalo 1-2imediato está fora do intervalo 1-8imediato está fora do intervalo 2-9posição de imediatoimediato fora do intervaloimediato grande demais para tamanho de elementovalor de imediatovalor de imediato não pode ser registradorvalor de imediato está fora do intervalovalor de imediato está fora do intervalozero imediato esperadovalor incompatível de operando Lregistrador de índice no intervalo de carregamentoregistrador de índice xzr não é permitidoa instrução abre nova sequência de dependência sem terminar a anteriordados insuficientes para decodificar instruçãoerro interno do desmontadorerro interno: unidade insn inválidaerro interno: código principal inválidoerro interno: sparc-opcode.h errado: "%s" == "%s"
erro interno: sparc-opcode.h errado: "%s", %#.8lx, %#.8lx
erro interno: valor vliw->next_slot inválidoerro interno: bpf_cgen_cpu_open: nenhuma extremidade especificadaerro interno: bpf_cgen_cpu_open: sem suporte ao argumento "%d"erro interno: bpf_cgen_rebuild_tables: valores de insn-chunk-bitsize conflitantes: "%d" vs. "%d"erro interno: descritor quebrado de código de operação para "%s %s"erro interno: cris_cgen_cpu_open: nenhuma extremidade especificadaerro interno: cris_cgen_cpu_open: sem suporte ao argumento "%d"erro interno: cris_cgen_rebuild_tables: valores de insn-chunk-bitsize conflitantes: "%d" vs. "%d"erro interno: não sei como lidar com os resultados da análiseerro interno: epiphany_cgen_cpu_open: nenhuma extremidade especificadaerro interno: epiphany_cgen_cpu_open: sem suporte ao argumento "%d"erro interno: epiphany_cgen_rebuild_tables: valores de insn-chunk-bitsize conflitantes: "%d" vs. "%d"erro interno: fr30_cgen_cpu_open: nenhuma extremidade especificadaerro interno: fr30_cgen_cpu_open: sem suporte ao argumento "%d"erro interno: fr30_cgen_rebuild_tables: valores de insn-chunk-bitsize conflitantes: "%d" vs. "%d"erro interno: frv_cgen_cpu_open: nenhuma extremidade especificadaerro interno: frv_cgen_cpu_open: sem suporte ao argumento "%d"erro interno: frv_cgen_rebuild_tables: valores de insn-chunk-bitsize conflitantes: "%d" vs. "%d"erro interno: immediate() chamado com contagem de bytes inválida %derro interno: ip2k_cgen_cpu_open: nenhuma extremidade especificadaerro interno: ip2k_cgen_cpu_open: sem suporte ao argumento "%d"erro interno: ip2k_cgen_rebuild_tables: valores de insn-chunk-bitsize conflitantes: "%d" vs. "%d"erro interno: iq2000_cgen_cpu_open: nenhuma extremidade especificadaerro interno: iq2000_cgen_cpu_open: sem suporte ao argumento "%d"erro interno: iq2000_cgen_rebuild_tables: valores de insn-chunk-bitsize conflitantes: "%d" vs. "%d"erro interno: lm32_cgen_cpu_open: nenhuma extremidade especificadaerro interno: lm32_cgen_cpu_open: sem suporte ao argumento "%d"erro interno: lm32_cgen_rebuild_tables: valores de insn-chunk-bitsize conflitantes: "%d" vs. "%d"erro interno: m32c_cgen_cpu_open: nenhuma extremidade especificadaerro interno: m32c_cgen_cpu_open: sem suporte ao argumento "%d"erro interno: m32c_cgen_rebuild_tables: valores de insn-chunk-bitsize conflitantes: "%d" vs. "%d"erro interno: m32r_cgen_cpu_open: nenhuma extremidade especificadaerro interno: m32r_cgen_cpu_open: sem suporte ao argumento "%d"erro interno: m32r_cgen_rebuild_tables: valores de insn-chunk-bitsize conflitantes: "%d" vs. "%d"erro interno: mep_cgen_cpu_open: nenhuma extremidade especificadaerro interno: mep_cgen_cpu_open: sem suporte ao argumento "%d"erro interno: mep_cgen_rebuild_tables: valores de insn-chunk-bitsize conflitantes: "%d" vs. "%d"erro interno: mt_cgen_cpu_open: nenhuma extremidade especificadaerro interno: mt_cgen_cpu_open: sem suporte ao argumento "%d"erro interno: mt_cgen_rebuild_tables: valores de insn-chunk-bitsize conflitantes: "%d" vs. "%d"erro interno: or1k_cgen_cpu_open: nenhuma extremidade especificadaerro interno: or1k_cgen_cpu_open: sem suporte ao argumento "%d"erro interno: or1k_cgen_rebuild_tables: valores de insn-chunk-bitsize conflitantes: "%d" vs. "%d"erro interno: recurso de hardware desconhecidoerro interno: operando desconhecido, %serro interno: campo %d desconhecido ao compilar insnerro interno: campo %d desconhecido ao decodificar insnerro interno: campo %d desconhecido ao obter operando interro interno: campo %d desconhecido ao obter operando vmaerro interno: campo %d desconhecido durante análiseerro interno: campo %d desconhecido ao imprimir insnerro interno: campo %d desconhecido ao definir operando interro interno: campo %d desconhecido ao definir operando vmaerro interno: xc16x_cgen_cpu_open: nenhuma extremidade especificadaerro interno: xc16x_cgen_cpu_open: sem suporte ao argumento "%d"erro interno: xc16x_cgen_rebuild_tables: valores de insn-chunk-bitsize conflitantes: "%d" vs. "%d"erro interno: xstormy16_cgen_cpu_open: nenhuma extremidade especificadaerro interno: xstormy16_cgen_cpu_open: sem suporte ao argumento "%d"erro interno: xstormy16_cgen_rebuild_tables: valores de insn-chunk-bitsize conflitantes: "%d" vs. "%d"tipo de realocação interna inválidointerno: código não depurado (test-case faltando): %s:%d%function() inválida aquivalor de Ddd inválidooperando R inválidovalor de TH inválidotipo de endereço inválido para operandomodo de endereço inválidoimediato aritmético inválidonúmero de bat inválidoopção condicional inválidaconstante inválidaacesso a contador inválidooperador de extensão/troca inválidoimediato inválido, deve ser 1, 2 ou 4campo de máscara inválidomáscara de mfcr inválidadeslocamento inválidoposição inválida: deve estar no intervalo de [-512, -8] e deve ser um múltiplo de 8operando inválido; tipo pode ter somente os valores 0,1,2.posição inválida, deve ser 0, 16, 32, 48 ou 64.posição inválida, deve ser 0, 8, 16 ou 24posição inválida, deve ser 16, 32, 48, 64 ou 128.posição inválida, deve ser um dentre: 0,4,8,...124.quantidade pós-incremento inválidaregistrador inválidoregistrador inválido para ajuste da pilhalista de registrador inválidanome de registrador inválidonúmero de registrador inválido, deve ser blinknúmero de registrador inválido, deve ser fpnúmero de registrador inválido, deve ser pclposição de registrador inválidaoperando de registro inválido durante atualizaçãoimediato MOV replicado inválidoquantidade de troca inválidaoperador de troca inválidovalor de tamanho inválido deve estar no intervalo de 1-64.tamanho inválido, deve ser 1, 2, 4 ou 8tamanho inválido, valor deve ser número de sprg inválidonúmero de tbr inválidovalor inválido para imediato ld/st CMEMvalor inválido para imediatodica de salto desalinhadalixo no fim da linhaúltimo registrador do intervalo não cabepredicado de mesclagem esperado devido ao "movprfx" precedenteespecificação de privilégio mau correspondido definido por %s=%s, o atributo de privilégio elf é %sfaltando ")"faltando "]"faltando o operador de extensãomnemônico faltando na string de sintaxefaltando o registroformato mais recente "%s"
parece mais restritiva que "%s"
múltiplas notas %s não tratadas
multiplicadorvalor negativo imediato não permitidoposição negativa ou desalinhada esperadanenhum insn mapeado diretamente ao terminal IC %s
nenhum insn mapeado diretamente ao terminal IC %s [%s]nenhuma quantidade de troca permitida para constantes de 8 bitsnão é um par r0l/r0h válidoposição(IP) não é uma forma válidao código de operação %s possui nenhuma classe (ops %d %d %d)
operando não é zerooperando fora do intervalo (%ld não está entre %ld e %ld)operando fora do intervalo (%ld não está entre %ld e %lu)operando fora do intervalo (%lu não está entre %lu e %lu)operando fora do intervalo (0x%lx não está entre 0 e 0x%lx)operando fora do intervalo (não está entre 1 e 255)memória insuficienteregistro de saída do "movprfx" precedente esperado como saídaregistro de saída do "movprfx" precedente não usado na instrução atualregistro de saída do "movprfx" precedente usado como entradasobrepondo campo %s->%s
sobrescrevendo nota %d com nota %d (IC:%s)
p0-p7 esperadoparse_addr16: opindex inválido.operando do percent-operator não é um símbolovalor da posição está fora do intervaloregistro de predicado difere daquele no "movprfx" precedenteinstrução de predicado esperada após "movprfx"a sequência anterior "movprfx" não foi fechadalendo de um registrado de somente leiturapar de regs deve ser contíguodupla de reg deve iniciar a partir do mesmo regregistrador R30 é um indicador limmíndice de elemento de registradorregistrador deve ser BLINKregistrador deve ser GPregistrador deve ser ILINK1registrador deve ser ILINK2registrador deve ser PCLregistrador deve ser R0registrador deve ser R1registrador deve ser R2registrador deve ser R3registrador deve ser SPregistrador deve ser r0-r3 ou r12-r15nome do registrador usado como valor imediatonúmero de registradornúmero de registrador deve ser parregistrador fora do intervalotamanho de registro não compatível com o "movprfx" anteriororigem de registrador no movimento de imediatoregistrador indisponível para instruções curtasrealocação inválida para armazenamentorotação esperado ser 0, 90, 180 ou 270rotação esperado ser 90 ou 270rsrc %s (%s) possui nenhum reg
quantidade de trocaquantidade de troca deve ser 0 ou 12quantidade de troca deve ser 0 ou 16quantidade de troca deve ser 0 ou 8quantidade de troca deve ser um múltiplo de 16troca não é permitidaoperador de troca esperadooperandos de registrador origem e alvo devem ser diferenteso registrador especificado não pôde ser lidoo registrador especificado não pôde ser escritoregistro de ponteiro de pilha esperadoerro de sintaxe (esperado caractere "%c", encontrado "%c")erro de sintaxe (esperado caractere "%c", encontrado fim de instrução)não foi possível alterar diretório para "%s", errno = %s
indefinidowriteback de endereço inesperadodesconhecidodesconhecido	0x%02lxdesconhecido	0x%04lxopção de desmontador S/390 desconhecida: %sbitfield desconhecido: %s
operando de transmissão desconhecido: %s
restrição "%c" desconhecidadeslocamento de operando desconhecido: %xespecificação com privilégio desconhecida definida por %s=%sregistrador desconhecido: %dopção de CPU do desmontador desconhecida: %sopção do desmontador desconhecida: %sconjunto de nomes de registrador desconhecido: %sopção do desmontador desconhecida com "=": %sopção do desmontador desconhecida: %sforma de instrução não reconhecidainstrução não reconhecidavalor deve ser um múltiplo de 16valor deve estar no intervalo de 0 a 240valor deve estar no intervalo de 0 a 28valor deve estar no intervalo de 0 a 31valor deve estar no intervalo de 1 a valor de ser uma potência de 2valor fora do intervalo 1 - 256vector5 está fora do intervalovector8 está fora do intervaloaviso: ignorando opção -M%s desconhecidavalor da largura está fora do intervaloescrevendo em um registrador de somente leituraz0-z15 esperadoz0-z7 esperado