Training courses

Kernel and Embedded Linux

Bootlin training courses

Embedded Linux, kernel,
Yocto Project, Buildroot, real-time,
graphics, boot time, debugging...

Bootlin logo

Elixir Cross Referencer

Þ•,³< +	++H+JY+4¤+3Ù+7
,3E,™y,0-D-Õ-[c.‰¿.ŽI/ŒØ/[e0Á0ŽQ1”à1‰u2/ÿ2(/3(X3(3/ª31Ú3B4%O4%u4(›4(Ä42í4E 51f5?˜5(Ø5)6.+6Z6"g6%Š6/°6.à6$747R7
^7l70x7.©7/Ø7)8528/h8˜8³8Î8è8	9	99	29<9W9^9y9”9š9­9Ã9×9é9(:0:H:Z:s:“:³:Ì:Û:ù:
;";7;Q;h;w;Ž;¥;»;Ò;Gò; :<[<;z<¶<Ï<í<
===;=&y= =¯=$Ì="ñ=->*B>m>-…>3³>ç>?3#?#W?{?š?
­?D¸?Cý?+A@&m@%”@)º@%ä@!
A!,A$NAsAŠA8¡AÚA"ôAB*B=BSBiBB•B!­BÏB'êB'C:C7RCŠCW¡C}ùCPwD4ÈDkýDtiE4ÞE5FBIFŒF&¨FÏFîF
G*G)IG,sG, G9ÍGCH7KH;ƒHR¿HRI/eI•I"°I#ÓI÷IJ--J([J„JšJ!´J5ÖJ&K'3K/[K)‹K/µKåKbL.fL•L­LÉLäL!öL0MIMbM!~M% MÆM<ÚMN#6N2ZN"N*°N+ÛN O(OGObO3wO/«OÛOõO
P(P APbP{P+P¼PÖP%òP$Q=Q0XQ#‰Q*­Q%ØQ#þQ7"R!ZR |R=R7ÛR!S55S"kS+ŽS ºS ÛS üST=T!VT+xT2¤T2×T)
U4UMU)aU!‹U'­U'ÕU'ýU%V=VVVoVVV§VÂVØVøVW4WRWpWW"˜W»W"ËWîWX+XCX`X!}XEŸX'åX
Y)YGY1fY9˜Y)ÒY:üY<7Z]tZ4ÒZ;[=C[^[8à[?\AY\b›\;þ\=:]^x]:×]<^]O^=­^;ë^='_^e_=Ä_?``B`;£`=ß`^a;|a=¸a^öa;Ub=‘b^Ïb:.c<ic]¦c9d;>d\zd;×d=e^Qe)°e#Úe9þe98f?rf?²f3òf9&g?`g? g<àg>h_\h@¼hBýhc@i ¤i6Åiüij'j9j Jjkjƒj j³jÎjßjöj%k:kMk_kFnk2µk0èk+l.El1tl¦lÄl%Õlûlm('m%Pm&vmm&µm Ümýmn))n%Snyn–nªn&½nänoo&(o5OoJ…oÐoÜoèo!p"p;3pop
p$˜p%½p+ãp/q+?qkq„q&£qÊq2Þq2r2Dr4wr,¬r
Ùr9çrF!s4hss)·sásðs(t8t;Wt/“t&Ãt"êt
u!)u Kuluƒušu®uÆuÞuóuvv/vCv(Wv%€v¦v¶vÓv4év!w+@wlw'‰w±wÑwëwøwx2x%Nxtx‹x0£x5Ôx2
y&=y'dyŒy-¬y;Úy=z3Tz/ˆz	¸zÂzßzçz÷z%{-{C{b{z{$”{¹{(É{$ò{"|-:|$h| |®|Ç|#æ|"
}"-} P}q}Š}¥}½}%Õ}û}~7~G~V~k€m€‚r€eõ€N[hªS‚Ug‚½‚Pك*„ý,…ª*†ßՆÿµ‡ýµˆª³‰^Šÿ_‹_ŒeknŽVڎV1VˆKߏ\+kˆZôZO‘9ª‘9ä‘Y’lx’Må’r3“9¦“Oà“U0”†”<ž”?۔M•Li•6¶•1í•–2–K–H^–E§–Kí–B9—[|—Rؗ4+˜4`˜-•˜-Øñ˜™4™R™5g™™3©™2ݙ
šš-8š%fš0Œš8½šFöš-=›"k›-Ž›;¼›9ø›*2œ)]œ$‡œ,¬œ,ٜ)00+a'+µ.á&ž17ž3ižxžOŸ:fŸŠ¡Ÿ(, 1U 1‡ "¹ 7Ü i¡R~¡Ñ¡*à¡?¢7K¢Iƒ¢IÍ¢£Z2£c£*ñ£F¤cc¤XǤE ¥2f¥
™¥…¤¥…*¦F°¦A÷¦@9§Dz§@¿§<¨<=¨?z¨/º¨6ê¨p!©7’©IÊ©)ª)>ª,hª,•ª,ª,ïª1«DN«;“«TÏ«T$¬$y¬Xž¬+÷¬š#­â¾­¡®o1¯É¡¯Ñk°e=±k£±|²6Œ²Aò9³9?³7y³9±³bë³ZN´^©´PµYYµM³µQ¶iS¶i½¶T'·7|·8´·9í·3'¸([¸Q„¸QÖ¸#(¹3L¹H€¹nɹT8ºUºdãºGH»N»8ß»±¼@ʼ,½;8½:t½#¯½EÓ½o¾3‰¾;½¾@ù¾^:¿.™¿yÈ¿MBÀWÀwèÀA`ÁS¢ÁPöÁ9GÂ@ÂBÂÂ'Ãt-Ãm¢Ã*Ä+;Ä.gÄ,–Ä>ÃÄ3Å/6ÅYfÅ4ÀÅ9õÅI/ÆHyÆ9ÂÆVüÆBSÇ`–Ç\÷Ç<TÈ^‘ÈNðÈ=?Éo}ÉlíÉAZÊ]œÊ>úÊJ9Ë7„Ë7¼Ë7ôË6,Ì$cÌBˆÌCËÌJÍJZÍA¥Í9çÍ!ÎD?ÎQ„ÎQÖÎQ(ÏQzÏ>ÌÏ?Ð?KÐ%‹Ð±Ð<ÐÐ4
Ñ!BÑ6dÑ1›Ñ1ÍÑ1ÿÑ11Ò%cÒ-‰ÒS·Ò'ÓO3Ó@ƒÓ@ÄÓ3Ô>9ÔBxÔC»Ô†ÿÔT†Õ6ÛÕCÖ;VÖU’ÖYèÖPB×`“×`ô׎UØ\äØaAÙa£ÙÚo•ÚeÛekۓÑÛaeÜaÇ܏)Ý`¹Ý`ގ{Þ}
ßaˆßaêߏLàcÜàc@ᑤáa6âa˜âúâ`Šã`ëãŽLäaÛäa=叟å`/æ`æŽñæ_€ç_àç@èaÎèa0鏒éW"êJzêmÅêq3ë{¥ë{!ì]ìqûì}mí}ëíbiîbÌî/ïfÀïf'ð”ŽðL#ñhpñ4Ùñ/ò+>ò.jò@™ò0Úò>ó$Jó0oó' ó2ÈóEûóHAô(Šô*³ô#Þôyõg|õQäõK6öO‚öSÒö7&÷%^÷P„÷2Õ÷0øO9øL‰øMÖø4$ùZYùJ´ù,ÿù2,ú^_úK¾úJ
û&Uû$|ûR¡ûAôû36ü#jüLŽüiÛü Eýæýûý6þBGþ#Šþc®þ;ÿNÿV_ÿS¶ÿq
u|Vò.I9x@² óNNcN²PHR"›h¾ƒ'f«%C8#|C ;ä: s[\ÏA,;n:ªHåC..r.¡+Ð/ü/,	,\	+‰	+µ	+á	+
+9
Ce
`©

6$)[c…FéS0D„JÉB
-W
…
5
5Ó
4	B>$3¦jÚkEl±FBeN¨W÷nOQ¾OV`·AÌ!<FW)ž7È001^b%ÁMç:5DpNµ:2?)r;œ@Ø??Y=™1×3	&=&dU‹6á9$R#wøšrÅbh3¾ŽY¤|$üôó:Ôj3s`¦WÑ+Ä°k1
X â[§´û߅M,y	J;wfÎcoÉXΕ±KŸÆÆ9
 »kÕ/¬4HÝx_ƒØh’˜VŠ¹‹*¸"=Ù?ÛP†ûcÌDZ÷O½r“åG›«»®}ÇÏTu Féð;îÓ}½¼Ñº/ÁÀ&²JðìÀfúž•z6¥+?‘™ñ'~Eõ¢NŒ¨€òi·~BeS=
ʜé%!0çóNj‰Y×VÅ"öOõ®nU$Þ2‹Q¶Ã<mîŠ\–—ªµÙÂÖÉv³Ž¼^U—@ex–[Êþ6ƒ‡5ž7i¹&,.ö#Guav¿z|’èëÄTgãSùÐIúæÜ© ïp´:ìKäÐÔdòÃtÓÛ>n%ؓÖ8£ù©á2R(8Cސ*^”0‰†ýD!ª¶@þ¿ê£«B³#{yDsä¦È×ÿ)ˆÍ5ßËl)ÌÚ4íMgÒb-धê`šÈ¾œº¸ˆñÁREp¥PoLŒÍZ¬d뷛ïü{¯AË_HՄ‘‚ÒÝ]í÷La”\wÚµ¯Cá‚t]>²çøqlå'܏1ÏFŸôâIq¢Q­­9˜€¡¨™W
ÿæZè-…‡<àm°7(ÂA„ã.	¡ý

   
    numeric       Print numeric register names, rather than ABI names.

  For the options above, the following values are supported for "%s":
   
  aliases            Do print instruction aliases.

  debug_dump         Temp switch for debug trace.

  no-aliases         Don't print instruction aliases.

  no-notes         Don't print instruction notes.

  no-pc		    Don't print program counter prefix.
  ctx4		    Force disassembly using 4-context mode.
  ctx8		    Force 8-context mode, takes precedence.
  notes            Do print instruction notes.

The following AARCH64 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following ARC specific disassembler options are supported for use 
with the -M switch (multiple options should be separated by commas):

The following ARM specific disassembler options are supported for use with
the -M switch:

The following LoongArch disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following MIPS specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):


The following NFP specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following PPC specific disassembler options are supported for use with
the -M switch:

The following RISC-V specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following S/390 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following i386/x86-64 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

Warning: disassembly may be wrong due to guessed opcode class choice.
Use -M<class[,class]> to select the correct opcode class(es).
				
Warning: illegal use of double register pair.
  addr16      Assume 16bit address size
  addr32      Assume 32bit address size
  addr64      Assume 64bit address size
  amd64       Display instruction in AMD64 ISA
  att         Display instruction in AT&T syntax
  att-mnemonic
              Display instruction in AT&T mnemonic
  data16      Assume 16bit data size
  data32      Assume 32bit data size
  i386        Disassemble in 32bit mode
  i8086       Disassemble in 16bit mode
  intel       Display instruction in Intel syntax
  intel-mnemonic
              Display instruction in Intel mnemonic
  intel64     Display instruction in Intel64 ISA
  suffix      Always display instruction suffix in AT&T syntax
  x86-64      Disassemble in 64bit mode
# internal error, undefined modifier (%c)# internal error, undefined operand in `%s %s'$<undefined>%d unused bits in i386_cpu_flags.
%d unused bits in i386_operand_type.
%dsp16() takes a symbolic address, not a number%dsp8() takes a symbolic address, not a number%s: %d: missing `)' in bitfield: %s
%s: %d: unknown bitfield: %s
%s: Error: %s: Warning: %s: error: %s:%d: %s: residual opcode (0x%0*llx) too large
%s:%d: %s: unrecognized opcode encoding space
%s:%d: Conflicting opcode space specifications
%s:%d: Conflicting prefix specifications
%s:%d: Warning: redundant opcode space specification
%s:%d: Warning: redundant prefix specification
'LSL' operator not allowed'ROR' operator not allowed(DP) offset out of range.(SP) offset out of range.(unknown)*illegal**unknown operands type: %d**unknown*, <invalid CRC operator>, .<bad>21-bit offset out of range64-bit address is disabled<bad><function code %d><illegal instruction><illegal precision><illegal reg num><internal disassembler error><internal error in opcode table: %s %s>
<invalid CC-reg number><invalid branch>[<invalid cacheop number><invalid cmd action %d:%d:%d>[]<invalid cmd target %d:%d:%d>[]<invalid condition code><invalid flag><invalid float-CC-reg number><invalid opsize><invalid prefop number><invalid reg number><invalid register number><invalid s-reg number><invalid size><invalid v-reg number><invalid_instruction>:<unknown register %d>ABORT: unknown operandAddress 0x%s is out of bounds.
An error occurred while generating the extension instruction operationsAssume all insns are Thumb insnsAttempt to find bit index of 0BO value implies no branch hint, when using + or - modifierBad immediate expressionBad register in postincrementBad register in preincrementBad register nameBiiiig Trouble in parse_imm16!Bit number for indexing general register is out of range 0-15Byte address required. - must be even.CpuMax != %d!
Disassemble "register" namesDisassemble in ESA architecture modeDisassemble in z/Architecture modeDisassemble only into canonical instructions.Don't know how to specify # dependency %s
Don't understand 0x%x 
Enable CDE extensions for coprocessor N spaceEnforce the designated architecture while decoding.Error processing section %u Error: read from memory failedExamine preceding label to determine an insn's typeFile has invalid ME-Config section.File has no ME-Config section.GPR odd is illegalHmmmm 0x%xIC note %d for opcode %s (IC:%s) conflicts with resource %s note %d
IC note %d in opcode %s (IC:%s) conflicts with resource %s note %d
IC:%s [%s] has no terminals or sub-classes
IC:%s has no terminals or sub-classes
Immediate is out of range -128 to 127Immediate is out of range -32768 to 32767Immediate is out of range -512 to 511Immediate is out of range -7 to 8Immediate is out of range -8 to 7Immediate is out of range 0 to 65535Invalid NFP option: %sInvalid size specifierLP_COUNT register cannot be used as destination registerLabel conflicts with `Rx'Label conflicts with register nameMissing '#' prefixMissing '.' prefixMissing 'pag:' prefixMissing 'pof:' prefixMissing 'seg:' prefixMissing 'sof:' prefixName well-known globalsNo relocation for small immediateNot a pc-relative address.Only $sp or $15 allowed for this opcodeOnly $tp or $13 allowed for this opcodeOperand is not a symbolOperand out of range. Must be between -32768 and 32767.Please report this bugPrint CP0 register and HWR names according to specified
                  architecture.Print CP0 register names according to specified architecture.
                  Default: based on binary being disassembled.
Print FPR names according to specified ABI.
                  Default: numeric.
Print GPR and FPR names according to specified ABI.
Print GPR names according to specified ABI.
                  Default: based on binary being disassembled.
Print HWR names according to specified architecture.
                  Default: based on binary being disassembled.
Print numeric register names, rather than ABI names.Print the CSR according to the chosen privilege spec.Print unknown instructions according to length from first two bitsRecognize DSP instructions.Recognize FPU QuarkSE-EM instructions.Recognize FPX DP instructions.Recognize FPX SP instructions.Recognize MSA instructions.
Recognize NPS400 instructions.Recognize double assist FPU instructions.Recognize double precision FPU instructions.Recognize single precision FPU instructions.Recognize the Global INValidate (GINV) ASE instructions.
Recognize the Loongson Content Address Memory (CAM)  instructions.
Recognize the Loongson EXTensions (EXT)  instructions.
Recognize the Loongson EXTensions R2 (EXT2)  instructions.
Recognize the Loongson MultiMedia extensions Instructions (MMI) ASE instructions.
Recognize the eXtended Physical Address (XPA) ASE
                  instructions.
Recognize the virtualization ASE instructions.
Register list is not validRegister must be between r0 and r7Register must be between r8 and r15Register number is not validSR/SelID is out of rangeSVE `movprfx' compatible instruction expectedSVE instruction expected after `movprfx'SelID is out of rangeSelect raw register namesSelect register names used by GCCSelect register names used in ARM's ISA documentationSelect register names used in the APCSSelect register names used in the ATPCSSelect special register names used in the ATPCSSmall operand was not an immediate numberSpecial purpose register number is out of rangeSyntax error: No trailing ')'The following WebAssembly-specific disassembler options are supported for use
with the -M switch:
The percent-operator's operand is not a symbolUIMM = 00000 is illegalUIMM values >15 are illegalUIMM values >7 are illegalUnknown error %d
Use canonical instruction forms.
Use only hexadecimal number to print immediates.VSR overlaps ACC operandValue is not aligned enoughValue of A operand must be 0 or 1W keyword invalid in FR operand slot.W register expectedWarning: disassembly unreliable - not enough bytes availableWarning: illegal as 2-op instrWarning: illegal as emulation instrWarning: reserved use of A/L and B/W bits detectedWarning: rsrc %s (%s) has no chks
Warning: rsrc %s (%s) has no chks or regs
Warning: unrecognised CALLA addressing modeaccepted values are from -1 to 6address register in load rangeaddress writeback expectedassertion fail %s:%dattempt to set 'at' bits when using + or - modifierattempt to set y bit when using + or - modifierbad case %d (%s) in %s:%dbad instruction `%.50s'bad instruction `%.50s...'bit,base is out of rangebit,base out of range for symbolbranch operand unalignedbranch to odd offsetbranch value not in range and to odd offsetbranch value out of rangebyte relocation unsupportedcan't create i386-init.h, errno = %s
can't create i386-tbl.h, errno = %s
can't find %s for reading
can't find i386-reg.tbl for reading, errno = %s
can't find ia64-ic.tbl for reading
cannot use odd number destination registercannot use odd number source registercde coprocessor not between 0-7: %scgen_parse_address returned a symbol. Literal required.class %s is defined but not used
coproc must have an argument: %scoprocN argument takes options "generic", "cde", or "CDE": %sdestination register differs from preceding instructiondisplacement value is not aligneddisplacement value is not in range and is not aligneddisplacement value is out of rangedon't know how to specify %% dependency %s
dsp:16 immediate is out of rangedsp:20 immediate is out of rangedsp:24 immediate is out of rangedsp:8 immediate is out of rangeexpected 16, 32 or 64 inexpected `%s' after previous `%s'expecting got relative address: got(symbol)expecting got relative address: gotoffhi16(symbol)expecting got relative address: gotofflo16(symbol)expecting gp relative address: gp(symbol)extend operator expectedextraneous registerfirst register of the range should be r13floating-point immediate expectedfloating-point value must be 0.0 or 1.0floating-point value must be 0.5 or 1.0floating-point value must be 0.5 or 2.0illegal L operand valueillegal PL operand valueillegal WC operand valueillegal bitmaskillegal id (%d)illegal immediate valueillegal use of parenthesesimm10 is out of rangeimm:6 immediate is out of rangeimmediate is out of range 0-7immediate is out of range 1-2immediate is out of range 1-8immediate is out of range 2-9immediate offsetimmediate out of rangeimmediate too big for element sizeimmediate valueimmediate value cannot be registerimmediate value is out of rangeimmediate value out of rangeimmediate zero expectedincompatible L operand valueindex register in load rangeindex register xzr is not allowedinstruction opens new dependency sequence without ending previous oneinsufficient data to decode instructioninternal disassembler errorinternal error: bad insn unitinternal error: bad major codeinternal error: bad sparc-opcode.h: "%s" == "%s"
internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx
internal error: bad vliw->next_slot valueinternal error: bpf_cgen_cpu_open: no endianness specifiedinternal error: bpf_cgen_cpu_open: unsupported argument `%d'internal error: bpf_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: broken opcode descriptor for `%s %s'internal error: cris_cgen_cpu_open: no endianness specifiedinternal error: cris_cgen_cpu_open: unsupported argument `%d'internal error: cris_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: don't know how to handle parsing resultsinternal error: epiphany_cgen_cpu_open: no endianness specifiedinternal error: epiphany_cgen_cpu_open: unsupported argument `%d'internal error: epiphany_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: fr30_cgen_cpu_open: no endianness specifiedinternal error: fr30_cgen_cpu_open: unsupported argument `%d'internal error: fr30_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: frv_cgen_cpu_open: no endianness specifiedinternal error: frv_cgen_cpu_open: unsupported argument `%d'internal error: frv_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: immediate() called with invalid byte count %dinternal error: ip2k_cgen_cpu_open: no endianness specifiedinternal error: ip2k_cgen_cpu_open: unsupported argument `%d'internal error: ip2k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: iq2000_cgen_cpu_open: no endianness specifiedinternal error: iq2000_cgen_cpu_open: unsupported argument `%d'internal error: iq2000_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: lm32_cgen_cpu_open: no endianness specifiedinternal error: lm32_cgen_cpu_open: unsupported argument `%d'internal error: lm32_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32c_cgen_cpu_open: no endianness specifiedinternal error: m32c_cgen_cpu_open: unsupported argument `%d'internal error: m32c_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32r_cgen_cpu_open: no endianness specifiedinternal error: m32r_cgen_cpu_open: unsupported argument `%d'internal error: m32r_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mep_cgen_cpu_open: no endianness specifiedinternal error: mep_cgen_cpu_open: unsupported argument `%d'internal error: mep_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mt_cgen_cpu_open: no endianness specifiedinternal error: mt_cgen_cpu_open: unsupported argument `%d'internal error: mt_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: or1k_cgen_cpu_open: no endianness specifiedinternal error: or1k_cgen_cpu_open: unsupported argument `%d'internal error: or1k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: unknown hardware resourceinternal error: unknown operand, %sinternal error: unrecognized field %d while building insninternal error: unrecognized field %d while decoding insninternal error: unrecognized field %d while getting int operandinternal error: unrecognized field %d while getting vma operandinternal error: unrecognized field %d while parsinginternal error: unrecognized field %d while printing insninternal error: unrecognized field %d while setting int operandinternal error: unrecognized field %d while setting vma operandinternal error: xc16x_cgen_cpu_open: no endianness specifiedinternal error: xc16x_cgen_cpu_open: unsupported argument `%d'internal error: xc16x_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: xstormy16_cgen_cpu_open: no endianness specifiedinternal error: xstormy16_cgen_cpu_open: unsupported argument `%d'internal error: xstormy16_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal relocation type invalidinternal: non-debugged code (test-case missing): %s:%dinvalid %function() hereinvalid Ddd valueinvalid R operandinvalid TH valueinvalid address type for operandinvalid addressing modeinvalid arithmetic immediateinvalid bat numberinvalid conditional optioninvalid constantinvalid counter accessinvalid extend/shift operatorinvalid immediate, must be 1, 2, or 4invalid mask fieldinvalid mfcr maskinvalid offsetinvalid offset: must be in the range [-512, -8] and be a multiple of 8invalid operand.  type may have values 0,1,2 only.invalid position, should be 0, 16, 32, 48 or 64.invalid position, should be 0, 8, 16, or 24invalid position, should be 16, 32, 64 or 128.invalid position, should be one of: 0,4,8,...124.invalid post-increment amountinvalid registerinvalid register for stack adjustmentinvalid register listinvalid register nameinvalid register number, should be blinkinvalid register number, should be fpinvalid register number, should be pclinvalid register offsetinvalid register operand when updatinginvalid replicated MOV immediateinvalid shift amountinvalid shift operatorinvalid size value must be on range 1-64.invalid size, should be 1, 2, 4, or 8invalid size, value must be invalid sprg numberinvalid tbr numberinvalid value for CMEM ld/st immediateinvalid value for immediatejump hint unalignedjunk at end of linelast register of the range doesn't fitmerging predicate expected due to preceding `movprfx'mis-matched privilege spec set by %s=%s, the elf privilege attribute is %smissing `)'missing `]'missing extend operatormissing mnemonic in syntax stringmissing registermost recent format '%s'
appears more restrictive than '%s'
multiple note %s not handled
multipliernegative immediate value not allowednegative or unaligned offset expectedno insns mapped directly to terminal IC %s
no insns mapped directly to terminal IC %s [%s]no shift amount allowed for 8-bit constantsnot a valid r0l/r0h pairoffset(IP) is not a valid formopcode %s has no class (ops %d %d %d)
operand is not zerooperand out of range (%ld not between %ld and %ld)operand out of range (%ld not between %ld and %lu)operand out of range (%lu not between %lu and %lu)operand out of range (0x%lx not between 0 and 0x%lx)operand out of range (not between 1 and 255)out of memoryoutput register of preceding `movprfx' expected as outputoutput register of preceding `movprfx' not used in current instructionoutput register of preceding `movprfx' used as inputoverlapping field %s->%s
overwriting note %d with note %d (IC:%s)
p0-p7 expectedparse_addr16: invalid opindex.percent-operator operand is not a symbolposition value is out of rangepredicate register differs from that in preceding `movprfx'predicated instruction expected after `movprfx'previous `movprfx' sequence not closedreading from a write-only registerreg pair must be contiguousreg pair must start from even regregister R30 is a limm indicatorregister element indexregister must be BLINKregister must be GPregister must be ILINK1register must be ILINK2register must be PCLregister must be R0register must be R1register must be R2register must be R3register must be SPregister must be either r0-r3 or r12-r15register name used as immediate valueregister numberregister number must be evenregister out of rangeregister size not compatible with previous `movprfx'register source in immediate moveregister unavailable for short instructionsrelocation invalid for storerotate expected to be 0, 90, 180 or 270rotate expected to be 90 or 270rsrc %s (%s) has no regs
shift amountshift amount must be 0 or 12shift amount must be 0 or 16shift amount must be 0 or 8shift amount must be a multiple of 16shift is not permittedshift operator expectedsize register differs from preceding instructionsource and target register operands must be differentsource register differs from preceding instructionspecified register cannot be read fromspecified register cannot be written tostack pointer register expectedsyntax error (expected char `%c', found `%c')syntax error (expected char `%c', found end of instruction)the three register operands must be distinct from one anotherthis `%s' should have an immediately preceding `%s'unable to change directory to "%s", errno = %s
undefinedunexpected address writebackunknownunknown	0x%02lxunknown	0x%04lxunknown S/390 disassembler option: %sunknown bitfield: %s
unknown broadcast operand: %s
unknown constraint `%c'unknown operand shift: %xunknown privileged spec set by %s=%sunknown reg: %dunrecognised disassembler CPU option: %sunrecognised disassembler option: %sunrecognised register name set: %sunrecognized disassembler option with '=': %sunrecognized disassembler option: %sunrecognized form of instructionunrecognized instructionvalue must be a multiple of 16value must be in the range 0 to 240value must be in the range 0 to 28value must be in the range 0 to 31value must be in the range 1 to value must be power of 2value out of range 1 - 256vector5 is out of rangevector8 is out of rangewarning: ignoring unknown -M%s optionwidth value is out of rangewriting to a read-only registerz0-z15 expectedz0-z7 expectedProject-Id-Version: opcodes-2.37.90
Report-Msgid-Bugs-To: https://sourceware.org/bugzilla/
PO-Revision-Date: 2022-02-15 21:04+0200
Last-Translator: Мирослав Николић <miroslavnikolic@rocketmail.com>
Language-Team: Serbian <(nothing)>
Language: sr
MIME-Version: 1.0
Content-Type: text/plain; charset=UTF-8
Content-Transfer-Encoding: 8bit
Plural-Forms: nplurals=3; plural=(n%10==1 && n%100!=11 ? 0 : n%10>=2 && n%10<=4 && (n%100<10 || n%100>=20) ? 1 : 2);
X-Bugs: Report translation errors to the Language-Team address.


   
  numeric         Исписује бројчане називе регистра, радије него „ABI“ називе.

  За опције изнад, следеће опције су подржане за „%s“:
   
  aliases            Исписује алијасе инструкције.

  debug_dump         Временски прекидач за праћење прочишћавања.

  no-aliases         Не исписује алијасе инструкције.

  no-notes           Не исписује напомене инструкције.

  no-pc		    Не исписује префикс бројача прогама.
  ctx4		    Приморава разложитеља да користи 4-контекстни режим.
  ctx8		    Приморава 8-контекстни режим, таје предност.
  notes              Исписује напомене инструкције.

Следеће опције разложитеља специфичне за „AARCH64“ су подржане за коришћење
са прекидачем „-M“ (више опција треба да се раздвајају зарезима):

Следеће опције разложитеља специфичне за „ARC“ су подржане за коришћење
са прекидачем „-M“ (више опција треба да се раздвајају зарезима):

Следеће опције разложитеља специфичне за „ARM“ су подржане за коришћење са
прекидачем „-M“:

Следеће опције разложитеља „LoongArch“ су подржане за коришћење
са прекидачем „-M“ (више опција треба раздвојити зарезима):

Следеће опције разложитеља специфичне за „MIPS“ су подржане за коришћење
са прекидачем „-M“ (више опција треба да се раздвајају зарезима):


Следеће опције разложитеља специфичне за „NFP“ су подржане за коришћење
са прекидачем „-M“ (више опција треба да се раздвајају зарезима):

Следеће опције разложитеља специфичне за „PPC“ су подржане за коришћење са
прекидачем „-M“:

Следеће опције разложитеља специфичне за „RISC-V“ су подржане за коришћење
са прекидачем „-M“ (више опција треба да се раздвајају зарезима):

Следеће опције разложитеља специфичне за „S/390“ су подржане за коришћење
са прекидачем „-M“ (више опција треба да се раздвајају зарезима):

Следеће опције разложитеља специфичне за „i386/x86-64“ су подржане за коришћење
са прекидачем „-M“ (више опција треба да се раздвајају зарезима):

Упозорење: рашчлањивање може бити погрешно услед погођеног избора класе опкода.
Користите „-M<class[,class]>“ да изаберете исправан разред опкода.
				
Упозорење: неисправна употреба двоструког пара регистра.
  addr16      Претпоставља величину адресе од 16 бита
  addr32      Претпоставља величину адресе од 32 бита
  addr64      Претпоставља величину адресе од 64 бита
  amd64       Приказује инструкцију у „AMD64 ISA“
  att         Приказује инструкцију у синтакси „AT&T“-ја
  att-mnemonic
              Приказује инструкцију у мнемонику „AT&T“-а
  data16      Претпоставља величину података од 16 бита
  data32      Претпоставља величину података од 32 бита
  i386        Разлаже у режиму 32-бита
  i8086       Разлаже у режиму 16-бита
  intel       Приказује инструкцију у синтакси Интела
  intel-mnemonic
              Приказује инструкцију у мнемонику Интела
  intel64     Приказује инструкције у „Intel64 ISA“
  suffix      Увек приказује суфикс инструкције у синтакси „AT&T“-ја
  x86-64      Разлаже у режиму 64-бита
# унутрашња грешка, неодређени измењивач (%c)# унутрашња грешка, неодређени операнд у „%s %s“$<неодређено>%d некоришћена бита у „i386_cpu_flags“.
%d некоришћена бита у „i386_operand_type“.
„%dsp16()“ узима симболичку адресу, а не број„%dsp8()“ узима симболичку адресу, а не број%s: %d: недостаје ) у пољу бита: %s
%s: %d: непознато поље бита: %s
%s: Грешка: %s: Упозорење: %s: грешка: %s:%d: %s: заостали опкод (0x%0*llx) је превелик
%s:%d: %s: непознат размак опкод кодирања
%s:%d: Сукобљавајуће одредбе опкод размака
%s:%d: Сукобљавајуће одредбе префикса
%s:%d: Упозорење: понављајућа одредба опкод размака
%s:%d: Упозорење: понављајућа одредба префикса
„LSL“ оператор није допуштен„ROR“ оператор није допуштен(DP) померај је ван опсега.(SP) померај је ван опсега.(непознато)*неисправно**непозната врста операнда: %d**непознато*, <неисправан „CRC“ оператор>, .<лоше>Померај 21 бита је ван опсега64-битна адреса је искључена<лоше><код функције %d><неисправна инструкција><неисправна тачност><неисправан број регистра><унутрашња грешка разложитеља><унутрашња грешка у табели опкода: %s %s>
<неисправан „CC--reg“ број><неисправна грана>[<неисправан „casheop“ број><неисправна радња наредбе %d:%d:%d>[]<неисправна мета наредбе %d:%d:%d>[]<неисправан код услова><неисправн азаставица><neispravan „float-CC-reg“ broj><неисправна оп_величина><неисправан „prefop“ број><неисправан „reg“ број><неисправан број регистра><неисправан „s-reg“ број><неисправна величина><неисправан „v-reg“ број><неисправна_инструкција>:<непознат регистар %d>ПРЕКИДАМ: непознат операндАдреса 0х%s је изван граница.
Дошло је до грешке приликом стварања радњи инструкција проширењаПретпоставља да су сви инснси „Thumb“ инснсиПокушавам да нађем индекс бита 0„BO“ вредност подразумева без поготка гране, када користим + или - измењивачЛош израз непосредногЛош регистар у постувећањуЛош регистар у предувећањуЛош назив регистраВеееелики проблем у „parse_imm16“!Број бита за индексирање општег регистра је ван опсега 0-15Затражена је адреса бајта. — мора бити парна.CpuMax != %d!
Разлаже „register“ називеРазлаже у режиму „ESA“ архитектуреРазлаже у режиму z/АрхитектуреРашчлањује само у канонске инструкције.Не знам како да наведем # зависност „%s“
Не разумем 0x%x 
Укључује „CDE“ проширења за N простор копроцесораПриморава осмишљену архитектуру приликом декодирања.Грешка обраде одељка %u Грешка: читање из меморије није успелоПроиспитује претходећи натпис да одреди врсту „insn“-аДатотека има неисправан одељак „ME“-Подешавања.Датотека нема одељак „ME“-Подешавања.непарно „GPR“ је неисправноHmmmm 0x%xИЦ белешка %d за опкод „%s“ (IC:%s) се сукобљава са извориштем „%s“ белешка %d
ИЦ белешка %d у опкоду „%s“ (IC:%s) се сукобљава са извориштем „%s“ белешка %d
„IC:%s“ [%s] нема терминале или под-класе
„IC:%s“ нема терминале или под-класе
Непосредни је ван опсега од -128 до 127Непосредни је ван опсега од -32768 до 32767Непосредни је ван опсега од -512 до 511Непосредни је ван опсега од -7 до 8Непосредни је ван опсега од -8 до 7Непосредни је ван опсега од 0 до 65535Неисправна „NFP“ опција: %sНеисправан одредник величине„LP_COUNT“ регистар се не може користити као регистар одредиштаНатпис се сукобљава са „Rx“-омНатпис се сукобљава са називом регистраНедостаје префикс „#“Недостаје префикс „.“Недостаје префикс „pag:“Недостаје префикс „pof:“Недостаје префикс „seg:“Недостаје префикс „sof:“Називу добро познати општиНема премештања за малог непосредногНије адреса која се односи на пц.Само „$sp“ или „$15“ је дозвољено за овај опкодСамо „$tp“ или „$13“ је дозвољено за овај опкодОперанд није симболОперанд је ван опсега. Мора бити између -32768 и 32767.Известите о овој грешциИсписује „CP0“ регистар и „HWR“ називе у складу са наведеном
                   архитектуром.Исписује „CP0“ називе регистра у складу са наведеном архитектуром.
                   Основно: у зависности од разложеног бинарног.
Исписује „FPR“ називе у складу са наведеним „ABI“-јем.
                   Основно: број.
Исписује „GPR“ и „FPR“ називе у складу са наведеним „ABI“-јем.
Исписује „GPR“ називе у складу са наведеним „ABI“-јем.
                   Основно: у зависности од разложеног бинарног.
Исписује „HWR“ називе у складу са наведеном архитектуром.
                   Основно: у зависности од разложеног бинарног.
Исписује бројчане називе регистра, уместо „ABI“ називе.Исписује „CSR“ у складу са изабраном одредбом привилегије.Исписује непознате инструкције у складу са дужином из прва два битаПрепознаје „DSP“ инструкције.Препознаје „FPU QuarkSE-EM“ инструкције.Препознаје „FPX DP“ инструкције.Препознаје „FPX SP“ инструкције.Препознаје „MSA“ инструкције.
Препознаје „NPS400“ инструкције.Препознаје двоструко припомогнуте „FPU“ инструкције.Препознаје „FPU“ инструкције двоструке тачности.Препознаје „FPU“ инструкције једноструке тачности.Препознаје „Global INValidate (GINV) ASE“ инструкције.
Препознаје „Loongson Content Address Memory (CAM)“ инструкције.
Препознаје „Loongson EXTensions (EXT)“ инструкције.
Препознаје „Loongson EXTensions R2 (EXT2)“ инструкције.
Препознаје „Loongson MultiMedia extensions Instructions (MMI) ASE“ инструкције.
Препознаје „eXtended Physical Address (XPA) ASE“
                  инструкције.
Препознаје „ASE“ инструкције виртуелизације.
Списак регистра није исправанРегистар мора бити између r0 и r7Регистар мора бити између r8 и r15Број регистра није исправанСР/СелИД је ван опсегаочекивана је „SVE movprfx“ сагласна инструкцијаинструкција „SVE“ је очекивана након „movprfx“СелИД је ван опсегаБира сирове називе регистраБира називе регистра које користи „GCC“Бира називе регистра коришћене у „ISA“ документацији „ARM“-аБира називе регистра који се користе у „APCS“-уБира називе регистра који се користе у „ATPCS“-уБира посебне називе регистра који се користе у „ATPCS“-уМали операнд није био број непосредногБрој регистра посебне намене је ван опсегаГрешка синтаксе: Нема пратеће )Следеће опције разложитеља специфичне за „WebAssembly“ су подржане за коришћење са
прекидачем „-M“:
„percent-operator“-ов операнд није симбол„UIMM = 00000“ је неисправно„UIMM“ вредности >15 су неисправне„UIMM“ вредности >7 су неисправнеНепозната грешка %d
Користи облике прописне инструкције.
Користи само хексадецимални број за исписивање непосредних.„VSR“ преклапа „ACC“ операндВредност није довољно поравнатаВредност операнда A мора бити 0 или 1„W“ кључна реч је неисправна у урезу „FR“ операнда.„W“ регистар је очекиванУпозорење: разложитељ је непоуздан – недовољно доступних бајтоваУпозорење: неисправно као 2-оп инструкцијаУпозорењ: неисправно као инструкција емулацијеУпозорење: откривена је резервисана употреба „A/L“ и „B/W“ битоваУпозорење: „rsrc“ „%s“ (%s) нема „chks“
Упозорење: „rsrc“ „%s“ (%s) нема „chks“ или „regs“
Упозорење: непознат режим „CALLA“ адресирањаочекиване вредности су од -1 до 6регистар адресе у опсегу учитавањаочекивано је повратно писање адресенеуспех тврдње „%s:%d“покуђавам да подесим „at“ битове када користим + или - измењивачпокуђавам да подесим „y“ бит када користим + или - измењивачлош случај %d (%s) у „%s:%d“лоша инструкција „%.50s“лоша инструкција „%.50s...“бит,основа је ван опсегабит,основа је ван опсега за симболоперанд гране није поравнатграна у непарном померајувредност гране није у опсегу и непарном померајувредност гране је ван опсегапремештање бајта није подржаноне могу да направим „i386-init.h“, грешка = %s
не могу да направим „i386-tbl.h“, грешка = %s
не могу да нађем „%s“ за читање
не могу да нађем „i386-reg.tbl“ за читање, грешка = %s
не могу да нађем „ia64-ic.tbl“ за читање
не могу користити одредишни регистар непарног бројане могу користити изворни регистар непарног броја„cde“ копроцесор није између 0-7: %s„cgen_parse_address“ је дао симбол. Потребна је дословност.класа „%s“ је дефинисана али се не користи
копроцесор мора имати аргумент: %sаргумент копроцN може да има опције „generic“, „cde“, или „CDE“: %sрегистар одредишта се разликује од претходеће инструкцијевредност размештања није поравнатавредност размештања није у опсегу и није поравнатавредност размештања је ван опсегане знам како да наведем %% зависност „%s“
дсп:16 непосредни је ван опсегадсп:20 непосредни је ван опсегадсп:24 непосредни је ван опсегадсп:8 непосредни је ван опсегаочекивах 16, 32 или 64 уочекивах „%s“ након претходног „%s“очекујем „got“ односну адресу: got(symbol)очекујем „got“ односну адресу: gotoffhi16(symbol)очекујем „got“ односну адресу: gotofflo16(symbol)очекујем „gp“ односну адресу: gp(symbol)очекиван је проширени операторстрани регистарпрви регистар опсега треба бити „r13“очекиван је непосредни са покретним зарезомвредност покретног зареза мора бити 0.0 или 1.0вредност покретног зареза мора бити 0.5 или 1.0вредност покретног зареза мора бити 0.5 или 2.0неисправна вредност „L“ операнданеисправна вредност „PL“ операнданеисправна вредност „WC“ операнданеисправна битмасканеисправан иб (%d)неисправна вредност непосредногнеисправна употреба заградаимм10 је ван опсегаимм:6 непосредни је ван опсеганепосредни је ван опсега 0-7непосредни је ван опсега 1-2непосредни је ван опсега 1-8непосредни је ван опсега 2-9померај непосредногнепосредни је ван опсеганепосредни је превелик за величину елемментавредност непосредногвредност непосредног не може бити регистарвредност непосредног је ван опсегавредност непосредног је ван опсегаочекиван је непосредни нуланесагласна вредност „L“ операндарегистар индекса у опсегу учитавањарегистар индекса „xzr“ није допуштенинструкција је отворила нови низ зависности а да није завршила претходнинедовољно података за декодирање инструкцијеунутрашња грешка разложитељаунутрашња грешка: лоша инсн јединицаунутрашња грешка: лош главни кодунутрашња грешка: лоше „sparc-opcode.h“: „%s“ == „%s“
унутрашња грешка: лоше „sparc-opcode.h“: „%s“, %#.8lx, %#.8lx
унутрашња грешка: лоша „vliw->next_slot“ вредностунутрашња грешка: bpf_cgen_cpu_open: нису наведене крајњостиунутрашња грешка: bpf_cgen_cpu_open: неподржан аргумент „%d“унутрашња грешка: bpf_cgen_rebuild_tables: сукобљене „insn-chunk-bitsize“ вредности: %d наспрам %dунутрашња грешка: оштећен описник опкода за „%s %s“унутрашња грешка: cris_cgen_cpu_open: нису наведене крајњостиунутрашња грешка: cris_cgen_cpu_open: неподржан аргумент „%d“унутрашња грешка: cris_cgen_rebuild_tables: сукобљене „insn-chunk-bitsize“ вредности: %d наспрам %dунутрашња грешка: немам појма шта даље са резултатима обрадеунутрашња грешка: epiphany_cgen_cpu_open: нису наведене крајњостиунутрашња грешка: epiphany_cgen_cpu_open: неподржан аргумент „%d“унутрашња грешка: epiphany_cgen_rebuild_tables: сукобљене „insn-chunk-bitsize“ вредности: %d наспрам %dунутрашња грешка: fr30_cgen_cpu_open: нису наведене крајњостиунутрашња грешка: fr30_cgen_cpu_open: неподржан аргумент „%d“унутрашња грешка: fr30_cgen_rebuild_tables: сукобљене „insn-chunk-bitsize“ вредности: %d наспрам %dунутрашња грешка: frv_cgen_cpu_open: нису наведене крајњостиунутрашња грешка: frv_cgen_cpu_open: неподржан аргумент „%d“унутрашња грешка: frv_cgen_rebuild_tables: сукобљене „insn-chunk-bitsize“ вредности: %d наспрам %dунутрашња грешка: „immediate()“ је позвано са неисправним бројем бајта %dунутрашња грешка: ip2k_cgen_cpu_open: нису наведене крајњостиунутрашња грешка: ip2k_cgen_cpu_open: неподржан аргумент „%d“унутрашња грешка: ip2k_cgen_rebuild_tables: сукобљене „insn-chunk-bitsize“ вредности: %d наспрам %dунутрашња грешка: iq2000_cgen_cpu_open: нису наведене крајњостиунутрашња грешка: iq2000_cgen_cpu_open: неподржан аргумент „%d“унутрашња грешка: iq2000_cgen_rebuild_tables: сукобљене „insn-chunk-bitsize“ вредности: %d наспрам %dунутрашња грешка: lm32_cgen_cpu_open: нису наведене крајњостиунутрашња грешка: lm32_cgen_cpu_open: неподржан аргумент „%d“унутрашња грешка: lm32_cgen_rebuild_tables: сукобљене „insn-chunk-bitsize“ вредности: %d наспрам %dунутрашња грешка: m32_cgen_cpu_open: нису наведене крајњостиунутрашња грешка: m32_cgen_cpu_open: неподржан аргумент „%d“унутрашња грешка: m32_cgen_rebuild_tables: сукобљене „insn-chunk-bitsize“ вредности: %d наспрам %dунутрашња грешка: m32r_cgen_cpu_open: нису наведене крајњостиунутрашња грешка: m32r_cgen_cpu_open: неподржан аргумент „%d“унутрашња грешка: m32r_cgen_rebuild_tables: сукобљене „insn-chunk-bitsize“ вредности: %d наспрам %dунутрашња грешка: mep_cgen_cpu_open: нису наведене крајњостиунутрашња грешка: mep_cgen_cpu_open: неподржан аргумент „%d“унутрашња грешка: mep_cgen_rebuild_tables: сукобљене „insn-chunk-bitsize“ вредности: %d наспрам %dунутрашња грешка: mt_cgen_cpu_open: нису наведене крајњостиунутрашња грешка: mt_cgen_cpu_open: неподржан аргумент „%d“унутрашња грешка: mt_cgen_rebuild_tables: сукобљене „insn-chunk-bitsize“ вредности: %d наспрам %dунутрашња грешка: or1k_cgen_cpu_open: нису наведене крајњостиунутрашња грешка: or1k_cgen_cpu_open: неподржан аргумент „%d“унутрашња грешка: or1k_cgen_rebuild_tables: сукобљене „insn-chunk-bitsize“ вредности: %d наспрам %dунутрашња грешка: непознати хардверски ресурсиунутрашња грешка: непознат операнд, „%s“унутрашња грешка: непознато поље %d приликом изградње инсн-аунутрашња грешка: непознато поље %d приликом декодирања инсн-аунутрашња грешка: непознато поље %d приликом добављања инт операндаунутрашња грешка: непознато поље %d приликом добављања вма операндаунутрашња грешка: непознато поље %d приликом обрадеунутрашња грешка: непознато поље %d приликом исписивања инсн-аунутрашња грешка: непознато поље %d приликом подешавања инт операндаунутрашња грешка: непознато поље %d приликом подешавања вма операндаунутрашња грешка: xc16x_cgen_cpu_open: нису наведене крајњостиунутрашња грешка: xc16x_cgen_cpu_open: неподржан аргумент „%d“унутрашња грешка: xc16x_cgen_rebuild_tables: сукобљене „insn-chunk-bitsize“ вредности: %d наспрам %dунутрашња грешка: xstormy16_cgen_cpu_open: нису наведене крајњостиунутрашња грешка: xstormy16_cgen_cpu_open: неподржан аргумент „%d“унутрашња грешка: xstormy16_cgen_rebuild_tables: сукобљене „insn-chunk-bitsize“ вредности: %d наспрам %dунутрашња врста премештаја је неисправнаунутрашње: не-прочишћени код (недостаје случај теста): %s:%dнеисправна је „%function()“ овденеисправна „Ddd“ вредностнеисправан „R“ операнднеисправна „TH“ вредностнеисправна врста адресе за операнднепознат режим адресирањанеисправан непосредни аритметикенеисправан бат бројнеисправна условна опцијанеисправна константанеисправан приступ бројачанеисправан оператор проширења/помаканеисправан непосредни, мора бит 1, 2 или 4неисправно поље маскенеисправна „mfcr“ масканеисправан померајнеисправан померај: мора бити у опсегу [-512, -8] и мора бити производ 8неисправан операнд.  врста може имати само вредности 0,1,2.неисправан положај, треба бити 0, 16, 32, 48 или 64.неисправан положај, треба бити 0, 8, 16 или 24неисправан положај, треба бити 16, 32, 64 или 128.неисправан положај, треба да буде: 0,4,8,...или 124.неисправан износ пост-увећањанеисправан регистарнеисправан регистар за поравнање спремниканеисправан списак регистранеисправан назив регистранеисправан број регистра, треба бити „blink“неисправан број регистра, треба бити „fp“неисправан број регистра, треба бити „pcl“неисправан померај регистранеисправан операнд регистра приликом освежавањанеисправан реплицирани „MOV“ непосреднинеисправан износ помаканеисправан оператор помаканеисправна вредност величине мора бити у опсегу 1-64.неисправна величина, треба бити 1, 2, 4 или 8неисправна величина, вредност мора бити неисправан спрг бројнеисправан тбр бројнеисправна вредност за „CMEM ld/st“ непосредногнеисправна вредност за непосредногпогодак скока није поравнатђубре на крају редапоследњи регистар опсега не може да станестапање предиката је очекивано услед претходећег „movprfx“неодговарајућу одредбу привилегије је поставио „%s=%s“, атрибут елф привилегије је „%s“недостаје )недостаје ]недостаје проширени операторнедостаје мнемоник у нисци синтаксенедостаје регистарнајновији формат „%s“
изгледа ограниченији него „%s“
нисам одрадио више белешки „%s“
множилацнегативна вредност непосредног није дозвољенаочекиван је негативан или непоравнат померајниједна инструкција није мапирана директно у терминал „IC %s“
ниједна инструкција није мапирана директно у терминал „IC %s“ [%s]износ помака није допуштен за 8-битне константеније исправан пар „r0l/r0h“померај(ИП) није исправан обликопкод „%s“ нема класу (опције %d %d %d)
операнд није нулаоперанд је ван опсега (%ld није између %ld и %ld)операнд је ван опсега (%ld није између %ld и %lu)операнд је ван опсега (%lu није између %lu и %lu)операнд је ван опсега (0x%lx није између 0 и 0x%lx)операнд је ван опсега (није између 1 и 255)нема више меморијерегистар излаза претходеће „movprfx“ је очекиван као излазрегистар излаза претходеће „movprfx“ није коришћен у текућој инструкцијирегистар излаза претходеће „movprfx“ је коришћен као улазпреклапам поље %s—>%s
преписујем белешку %d белешком %d (IC:%s)
очекивано је „p0-p7“„parse_addr16“: неисправан индекс опције.„percent-operator“ операнд није симболвредност положаја је ван опсегарегистрар предиката се разликује од оног у претходећем „movprfx“предвиђена инструкција је очекивана након „movprfx“претходни „movprfx“ низ није затворенчитам из регистра само за писањепар израза мора бити непрекиданпар израза мора почети на парном изразурегистр „R30“ је указивач ограничењаиндекс елемента регистрарегистар мора бити „BLINK“регистар мора бити „GP“регистар мора бити „ILINK1“регистар мора бити „ILINK2“регистар мора бити „PCL“регистар мора бити „R0“регистар мора бити „R1“регистар мора бити „R2“регистар мора бити „R3“регистар мора бити „SP“регистар мора бити „r0-r3“ или „r12-r15“назив регистра је коришћен као вредност непосредногброј регистраброј регистра мора бити паранрегистар је ван опсегавеличина регистра није сагласна са претходним „movprfx“извор регистра у померају непосредногрегистар није доступан за кратке инструкцијепремештај је неисправан за спремиштеочекивано је да заокрет буде 0, 90, 180 или 270очекивано је да заокрет буде 90 или 270„rsrc“ „%s“ (%s) нема „regs“
износ помакаизнос помака мора бити 0 или 12износ помака мора бити 0 или 16износ помака мора бити 0 или 8износ помака мора бити множилац од 16помак није допуштеночекиван је оператор помакарегистар величине се разликује од претходеће инструкцијеоперанди изворног и циљног регистра морају бити различитирегистар изворишта се разликује од претходеће инструкцијене могу да читам из наведеног регистране могу да пишем у наведени регистарочекиван је регистар показивача спремникагрешка синтаксе (очекивах знак „%c“, нађох „%c“)грешка синтаксе (очекивах знак „%c“, нађох крај инструкције)операнди три регистра морају бити различитиово „%s“ треба да има одмах претходеће „%s“не могу да пређем у директоријум „%s“, гршка = %s
неодређенонеочекивано повратно писање адресенепознатонепознато 0x%02lxнепознато 0x%04lxнепозната опција „S/390“ разложитеља: %sнепознато поље бита: %s
непознат операнд емитовања: %s
непознато ограничење „%c“непознат помак операнда: %xнепозната одредба привилегије постављена са „%s=%s“непознат регистар: %dнепозната опција процесора разложитеља: %sнепозната опција разложитеља: %sнепознат назив регистра је подешен: %sнепозната опција разложитеља са знаком =: %sнепозната опција разложитеља: %sнепознат облик инструкцијенепозната инструкцијавредност мора бити множилац од 16вредност мор бити у опсегу од 0 до 240вредност мор бити у опсегу од 0 до 28вредност мор бити у опсегу од 0 до 31вредност мор бити у опсегу од 1 до величина мора бити степен 2вредност је ван опсега 1 – 256вектор5 је ван опсегавектор8 је ван опсегаупозорење: занемарујем непознату опцију „-M%s“вредност ширине је ван опсегапишем у регистар само за читањеочекивано је „z0-z15“очекивано је „z0-z7“