Training courses

Kernel and Embedded Linux

Bootlin training courses

Embedded Linux, kernel,
Yocto Project, Buildroot, real-time,
graphics, boot time, debugging...

Bootlin logo

Elixir Cross Referencer

   1
   2
   3
   4
   5
   6
   7
   8
   9
  10
  11
  12
  13
  14
  15
  16
  17
  18
  19
  20
  21
  22
  23
  24
  25
  26
  27
  28
  29
  30
  31
  32
  33
  34
  35
  36
  37
  38
  39
  40
  41
  42
  43
  44
  45
  46
  47
  48
  49
  50
  51
  52
  53
  54
  55
  56
  57
  58
  59
  60
  61
  62
  63
  64
  65
  66
  67
  68
  69
  70
  71
  72
  73
  74
  75
  76
  77
  78
  79
  80
  81
  82
  83
  84
  85
  86
  87
  88
  89
  90
  91
  92
  93
  94
  95
  96
  97
  98
  99
 100
 101
 102
 103
 104
 105
 106
 107
 108
 109
 110
 111
 112
 113
 114
 115
 116
 117
 118
 119
 120
 121
 122
 123
 124
 125
 126
 127
 128
 129
 130
 131
 132
 133
 134
 135
 136
 137
 138
 139
 140
 141
 142
 143
 144
 145
 146
 147
 148
 149
 150
 151
 152
 153
 154
 155
 156
 157
 158
 159
 160
 161
 162
 163
 164
 165
 166
 167
 168
 169
 170
 171
 172
 173
 174
 175
 176
 177
 178
 179
 180
 181
 182
 183
 184
 185
 186
 187
 188
 189
 190
 191
 192
 193
 194
 195
 196
 197
 198
 199
 200
 201
 202
 203
 204
 205
 206
 207
 208
 209
 210
 211
 212
 213
 214
 215
 216
 217
 218
 219
 220
 221
 222
 223
 224
 225
 226
 227
 228
 229
 230
 231
 232
 233
 234
 235
 236
 237
 238
 239
 240
 241
 242
 243
 244
 245
 246
 247
 248
 249
 250
 251
 252
 253
 254
 255
 256
 257
 258
 259
 260
 261
 262
 263
 264
 265
 266
 267
 268
 269
 270
 271
 272
 273
 274
 275
 276
 277
 278
 279
 280
 281
 282
 283
 284
 285
 286
 287
 288
 289
 290
 291
 292
 293
 294
 295
 296
 297
 298
 299
 300
 301
 302
 303
 304
 305
 306
 307
 308
 309
 310
 311
 312
 313
 314
 315
 316
 317
 318
 319
 320
 321
 322
 323
 324
 325
 326
 327
 328
 329
 330
 331
 332
 333
 334
 335
 336
 337
 338
 339
 340
 341
 342
 343
 344
 345
 346
 347
 348
 349
 350
 351
 352
 353
 354
 355
 356
 357
 358
 359
 360
 361
 362
 363
 364
 365
 366
 367
 368
 369
 370
 371
 372
 373
 374
 375
 376
 377
 378
 379
 380
 381
 382
 383
 384
 385
 386
 387
 388
 389
 390
 391
 392
 393
 394
 395
 396
 397
 398
 399
 400
 401
 402
 403
 404
 405
 406
 407
 408
 409
 410
 411
 412
 413
 414
 415
 416
 417
 418
 419
 420
 421
 422
 423
 424
 425
 426
 427
 428
 429
 430
 431
 432
 433
 434
 435
 436
 437
 438
 439
 440
 441
 442
 443
 444
 445
 446
 447
 448
 449
 450
 451
 452
 453
 454
 455
 456
 457
 458
 459
 460
 461
 462
 463
 464
 465
 466
 467
 468
 469
 470
 471
 472
 473
 474
 475
 476
 477
 478
 479
 480
 481
 482
 483
 484
 485
 486
 487
 488
 489
 490
 491
 492
 493
 494
 495
 496
 497
 498
 499
 500
 501
 502
 503
 504
 505
 506
 507
 508
 509
 510
 511
 512
 513
 514
 515
 516
 517
 518
 519
 520
 521
 522
 523
 524
 525
 526
 527
 528
 529
 530
 531
 532
 533
 534
 535
 536
 537
 538
 539
 540
 541
 542
 543
 544
 545
 546
 547
 548
 549
 550
 551
 552
 553
 554
 555
 556
 557
 558
 559
 560
 561
 562
 563
 564
 565
 566
 567
 568
 569
 570
 571
 572
 573
 574
 575
 576
 577
 578
 579
 580
 581
 582
 583
 584
 585
 586
 587
 588
 589
 590
 591
 592
 593
 594
 595
 596
 597
 598
 599
 600
 601
 602
 603
 604
 605
 606
 607
 608
 609
 610
 611
 612
 613
 614
 615
 616
 617
 618
 619
 620
 621
 622
 623
 624
 625
 626
 627
 628
 629
 630
 631
 632
 633
 634
 635
 636
 637
 638
 639
 640
 641
 642
 643
 644
 645
 646
 647
 648
 649
 650
 651
 652
 653
 654
 655
 656
 657
 658
 659
 660
 661
 662
 663
 664
 665
 666
 667
 668
 669
 670
 671
 672
 673
 674
 675
 676
 677
 678
 679
 680
 681
 682
 683
 684
 685
 686
 687
 688
 689
 690
 691
 692
 693
 694
 695
 696
 697
 698
 699
 700
 701
 702
 703
 704
 705
 706
 707
 708
 709
 710
 711
 712
 713
 714
 715
 716
 717
 718
 719
 720
 721
 722
 723
 724
 725
 726
 727
 728
 729
 730
 731
 732
 733
 734
 735
 736
 737
 738
 739
 740
 741
 742
 743
 744
 745
 746
 747
 748
 749
 750
 751
 752
 753
 754
 755
 756
 757
 758
 759
 760
 761
 762
 763
 764
 765
 766
 767
 768
 769
 770
 771
 772
 773
 774
 775
 776
 777
 778
 779
 780
 781
 782
 783
 784
 785
 786
 787
 788
 789
 790
 791
 792
 793
 794
 795
 796
 797
 798
 799
 800
 801
 802
 803
 804
 805
 806
 807
 808
 809
 810
 811
 812
 813
 814
 815
 816
 817
 818
 819
 820
 821
 822
 823
 824
 825
 826
 827
 828
 829
 830
 831
 832
 833
 834
 835
 836
 837
 838
 839
 840
 841
 842
 843
 844
 845
 846
 847
 848
 849
 850
 851
 852
 853
 854
 855
 856
 857
 858
 859
 860
 861
 862
 863
 864
 865
 866
 867
 868
 869
 870
 871
 872
 873
 874
 875
 876
 877
 878
 879
 880
 881
 882
 883
 884
 885
 886
 887
 888
 889
 890
 891
 892
 893
 894
 895
 896
 897
 898
 899
 900
 901
 902
 903
 904
 905
 906
 907
 908
 909
 910
 911
 912
 913
 914
 915
 916
 917
 918
 919
 920
 921
 922
 923
 924
 925
 926
 927
 928
 929
 930
 931
 932
 933
 934
 935
 936
 937
 938
 939
 940
 941
 942
 943
 944
 945
 946
 947
 948
 949
 950
 951
 952
 953
 954
 955
 956
 957
 958
 959
 960
 961
 962
 963
 964
 965
 966
 967
 968
 969
 970
 971
 972
 973
 974
 975
 976
 977
 978
 979
 980
 981
 982
 983
 984
 985
 986
 987
 988
 989
 990
 991
 992
 993
 994
 995
 996
 997
 998
 999
1000
1001
1002
1003
1004
1005
1006
1007
1008
1009
1010
1011
1012
1013
1014
1015
1016
1017
1018
1019
1020
1021
1022
1023
1024
1025
1026
1027
1028
1029
1030
1031
1032
1033
1034
1035
1036
1037
1038
1039
1040
1041
1042
1043
1044
1045
1046
1047
1048
1049
1050
1051
1052
1053
1054
1055
1056
1057
1058
1059
1060
1061
1062
1063
1064
1065
1066
1067
1068
1069
1070
1071
1072
1073
1074
1075
1076
1077
1078
1079
1080
1081
1082
1083
1084
1085
1086
1087
1088
1089
1090
1091
1092
1093
1094
1095
1096
1097
1098
1099
1100
1101
1102
1103
1104
1105
1106
1107
1108
1109
1110
1111
1112
1113
1114
1115
1116
1117
1118
1119
1120
1121
1122
1123
1124
1125
1126
1127
1128
1129
1130
1131
1132
1133
1134
1135
1136
1137
1138
1139
1140
1141
1142
1143
1144
1145
1146
1147
1148
1149
1150
1151
1152
1153
1154
1155
1156
1157
1158
1159
1160
1161
1162
1163
1164
1165
1166
1167
1168
1169
1170
1171
1172
1173
1174
1175
1176
1177
1178
1179
1180
1181
1182
1183
1184
1185
1186
1187
1188
1189
1190
1191
1192
1193
1194
1195
1196
1197
1198
1199
1200
1201
1202
1203
1204
1205
1206
1207
1208
1209
1210
1211
1212
1213
1214
1215
1216
1217
1218
1219
1220
1221
1222
1223
1224
1225
1226
1227
1228
1229
1230
1231
1232
1233
1234
1235
1236
1237
1238
1239
1240
1241
1242
1243
1244
1245
1246
1247
1248
1249
1250
1251
1252
1253
1254
1255
1256
1257
1258
1259
1260
1261
1262
1263
1264
1265
1266
1267
1268
1269
1270
1271
1272
1273
1274
1275
1276
1277
1278
1279
1280
1281
1282
1283
1284
1285
1286
1287
1288
1289
1290
1291
1292
1293
1294
1295
1296
1297
1298
1299
1300
1301
1302
1303
1304
1305
1306
1307
1308
1309
1310
1311
1312
1313
1314
1315
1316
1317
1318
1319
1320
1321
1322
1323
1324
1325
1326
1327
1328
1329
1330
1331
1332
1333
1334
1335
1336
1337
1338
1339
1340
1341
1342
1343
1344
1345
1346
1347
1348
1349
1350
1351
1352
1353
1354
1355
1356
1357
1358
1359
1360
1361
1362
1363
1364
1365
1366
1367
1368
1369
1370
1371
1372
1373
1374
1375
1376
1377
1378
1379
1380
1381
1382
1383
1384
1385
1386
1387
1388
1389
1390
1391
1392
1393
1394
1395
1396
1397
1398
1399
1400
1401
1402
1403
1404
1405
1406
1407
1408
1409
1410
1411
1412
1413
1414
1415
1416
1417
1418
1419
1420
1421
1422
1423
1424
1425
1426
1427
1428
1429
1430
1431
1432
1433
1434
1435
1436
1437
1438
1439
1440
1441
1442
1443
1444
1445
1446
1447
1448
1449
1450
1451
1452
1453
1454
1455
1456
1457
1458
1459
1460
1461
1462
1463
1464
1465
1466
1467
1468
1469
1470
1471
1472
1473
1474
1475
1476
1477
1478
1479
1480
1481
1482
1483
1484
1485
1486
1487
1488
1489
1490
1491
1492
1493
1494
1495
1496
1497
1498
1499
1500
1501
1502
1503
1504
1505
1506
1507
1508
1509
1510
1511
1512
1513
1514
1515
1516
1517
1518
1519
1520
1521
1522
1523
1524
1525
1526
1527
1528
1529
1530
1531
1532
1533
1534
1535
1536
1537
1538
1539
1540
1541
1542
1543
1544
1545
1546
1547
1548
1549
1550
1551
1552
1553
1554
1555
1556
1557
1558
1559
1560
1561
1562
1563
1564
1565
1566
1567
1568
1569
1570
1571
1572
1573
1574
1575
1576
1577
1578
1579
1580
1581
1582
1583
1584
1585
1586
1587
1588
1589
1590
1591
1592
1593
1594
1595
1596
1597
1598
1599
1600
1601
1602
1603
1604
1605
1606
1607
1608
1609
1610
1611
1612
1613
1614
1615
1616
1617
1618
1619
1620
1621
1622
1623
1624
1625
1626
1627
1628
1629
1630
1631
1632
1633
1634
1635
1636
1637
1638
1639
1640
1641
1642
1643
1644
1645
1646
1647
1648
1649
1650
1651
1652
1653
1654
1655
1656
1657
1658
1659
1660
1661
1662
1663
1664
1665
1666
1667
1668
1669
1670
1671
1672
1673
1674
1675
1676
1677
1678
1679
1680
1681
1682
1683
1684
1685
1686
1687
1688
1689
1690
1691
1692
1693
1694
1695
1696
1697
1698
1699
1700
1701
1702
1703
1704
1705
1706
1707
1708
1709
1710
1711
1712
1713
1714
1715
1716
1717
1718
1719
1720
1721
1722
1723
1724
1725
1726
1727
1728
1729
1730
1731
1732
1733
1734
1735
1736
1737
1738
1739
1740
1741
1742
1743
1744
1745
1746
1747
1748
1749
1750
1751
1752
1753
1754
1755
1756
1757
1758
1759
1760
1761
1762
1763
1764
1765
1766
1767
1768
1769
1770
1771
1772
1773
1774
1775
1776
1777
1778
1779
1780
1781
1782
1783
1784
1785
1786
1787
1788
1789
1790
1791
1792
1793
1794
1795
1796
1797
1798
1799
1800
1801
1802
1803
1804
1805
1806
1807
1808
1809
1810
1811
1812
1813
1814
1815
1816
1817
1818
1819
1820
1821
1822
1823
1824
1825
1826
1827
1828
1829
1830
1831
1832
1833
1834
1835
1836
1837
1838
1839
1840
1841
1842
1843
1844
1845
1846
1847
1848
1849
1850
1851
1852
1853
1854
1855
1856
1857
1858
1859
1860
1861
1862
1863
1864
1865
1866
1867
1868
1869
1870
1871
1872
1873
1874
1875
1876
1877
1878
1879
1880
1881
1882
1883
1884
1885
1886
1887
1888
1889
1890
1891
1892
1893
1894
1895
1896
1897
1898
1899
1900
1901
1902
1903
1904
1905
1906
1907
1908
1909
1910
1911
1912
1913
1914
1915
1916
1917
1918
1919
1920
1921
1922
1923
1924
1925
1926
1927
1928
1929
1930
1931
1932
1933
1934
1935
1936
1937
1938
1939
1940
1941
1942
1943
1944
1945
1946
1947
1948
1949
1950
1951
1952
1953
1954
1955
1956
1957
1958
1959
1960
1961
1962
1963
1964
1965
1966
1967
1968
1969
1970
1971
1972
1973
1974
1975
1976
1977
1978
1979
1980
1981
1982
1983
1984
1985
1986
1987
1988
1989
1990
1991
1992
1993
1994
1995
1996
1997
1998
1999
2000
2001
2002
2003
2004
2005
2006
2007
2008
2009
2010
2011
2012
2013
2014
2015
2016
2017
2018
2019
2020
2021
2022
2023
2024
2025
2026
2027
2028
2029
2030
2031
2032
2033
2034
2035
2036
2037
2038
2039
2040
2041
2042
2043
2044
2045
2046
2047
2048
2049
2050
2051
2052
2053
2054
2055
2056
2057
2058
2059
2060
2061
2062
2063
2064
2065
2066
2067
2068
2069
2070
2071
2072
2073
2074
2075
2076
2077
2078
2079
2080
2081
2082
2083
2084
2085
2086
2087
2088
2089
2090
2091
2092
2093
2094
2095
2096
2097
2098
2099
2100
2101
2102
2103
2104
2105
2106
2107
2108
2109
2110
2111
2112
2113
2114
2115
2116
2117
2118
2119
2120
2121
2122
2123
2124
2125
2126
2127
2128
2129
2130
2131
2132
2133
2134
2135
2136
2137
2138
2139
2140
2141
2142
2143
2144
2145
2146
2147
2148
2149
2150
2151
2152
2153
2154
2155
2156
2157
2158
2159
2160
2161
2162
2163
2164
2165
2166
2167
2168
2169
2170
2171
2172
2173
2174
2175
2176
2177
2178
2179
2180
2181
2182
2183
2184
2185
2186
2187
2188
2189
2190
2191
2192
2193
2194
2195
2196
2197
2198
2199
2200
2201
2202
2203
2204
2205
2206
2207
2208
2209
2210
2211
2212
2213
2214
2215
2216
2217
2218
2219
2220
2221
2222
2223
2224
2225
2226
2227
2228
2229
2230
2231
2232
2233
2234
2235
2236
2237
2238
2239
2240
2241
2242
2243
2244
2245
2246
2247
2248
2249
2250
2251
2252
2253
2254
2255
2256
2257
2258
2259
2260
2261
2262
2263
2264
2265
2266
2267
2268
2269
2270
2271
2272
2273
2274
2275
2276
2277
2278
2279
2280
2281
2282
2283
2284
2285
2286
2287
2288
2289
2290
2291
2292
2293
2294
2295
2296
2297
2298
2299
2300
2301
2302
2303
2304
2305
2306
2307
2308
2309
2310
2311
2312
2313
2314
2315
2316
2317
2318
2319
2320
2321
2322
2323
2324
2325
2326
2327
2328
2329
2330
2331
2332
2333
2334
2335
2336
2337
2338
2339
2340
2341
2342
2343
2344
2345
2346
2347
2348
2349
2350
2351
2352
2353
2354
2355
2356
2357
2358
2359
2360
2361
2362
2363
2364
2365
2366
2367
2368
2369
2370
2371
2372
2373
2374
2375
2376
2377
2378
2379
2380
2381
2382
2383
2384
2385
2386
2387
2388
2389
2390
2391
2392
2393
2394
2395
2396
2397
2398
2399
2400
2401
2402
2403
2404
2405
2406
2407
2408
2409
2410
2411
2412
2413
2414
2415
2416
2417
2418
2419
2420
2421
2422
2423
2424
2425
2426
2427
2428
2429
2430
2431
2432
2433
2434
2435
2436
2437
2438
2439
2440
2441
2442
2443
2444
2445
2446
2447
2448
2449
2450
2451
2452
2453
2454
2455
2456
2457
2458
2459
2460
2461
2462
2463
2464
2465
2466
2467
2468
2469
2470
2471
2472
2473
2474
2475
2476
2477
2478
2479
2480
2481
2482
2483
2484
2485
2486
2487
2488
2489
2490
2491
2492
2493
2494
2495
2496
2497
2498
2499
2500
2501
2502
2503
2504
2505
2506
2507
2508
2509
2510
2511
2512
2513
2514
2515
2516
2517
2518
2519
2520
2521
2522
2523
2524
2525
2526
2527
2528
2529
2530
2531
2532
2533
2534
2535
2536
2537
2538
2539
2540
2541
2542
2543
2544
2545
2546
2547
2548
2549
2550
2551
2552
2553
2554
2555
2556
2557
2558
2559
2560
2561
2562
2563
2564
2565
2566
2567
2568
2569
2570
2571
2572
2573
2574
2575
2576
2577
2578
2579
2580
2581
2582
2583
2584
2585
2586
2587
2588
2589
2590
2591
2592
2593
2594
2595
2596
Þ•æL‡“|Èh5Éhÿhi'i)i
CjQk$Wk|k’k¦k¼kÒk(êkvlŠm?šqCÚqPrCor7³r>ër?*s6js$¡s0Æs3÷s&+tFRt™tK¶t.u11u1cu2•u;ÈuRv%Wv[}v6Ùv@wLQwžx­x³xÉx8äxNyCly€°yŠ1z[¼z;{WT{M¬{Bú{"=|g`|CÈ|3}1@}@r}Y³}?
~HM~C–~5Ú~—¨t9€ή€v}ô‚1‚4E‚sz‚î‚(ƒ3-ƒ*aƒ3ŒƒÀƒ"ۃþƒ	„#„0/„%`„†„$„)„?ì„\,…f‰…Ið…::†u†E‡[L‡K¨‡7ô‡7,ˆLdˆO±ˆB‰2D‰?w‰=·‰ƒõ‰;yŠµŠ@ʋ>ŒIJŒA”Œ;֌O'bFŠ=эDŽCTŽA˜Ž"ڎ[ýŽÐY}*>¨>ç,&‘KS‘>Ÿ‘Hޑ;'’"c’A†’@ȒD	“jN“9¹“3ó“@'”Lh”<µ”Kò”–>•	ՕHߕE(–En–P´–F—.L—?{˜]»˜A™ [™|™/
š0=œEnœk´œD :e: 4۝pž3ž4µž>êž4)Ÿq^Ÿ¨ÐŸy <¡6D¡“{¡E¢9U¢2¢3¢5ö¢ ,£6M£2„£/·£Bç£5*¤<`¤+¤@ɤ4
¥A?¥i¥B륉.¦Š¸¦GC§.‹§,º§Tç§M<¨FŠ¨TѨB&©0i©;š©=Ö©>ª?Sª?“ªAÓª1«AG«E‰«GÏ«i¬D¬OƬ|­H“­LÜ­Q)®,{®…¨®B.¯?q¯"±¯<Ô¯N°B`°8£°"Ü°"ÿ°H"±Ok±	»±eŲ1+´]´$b´%‡´!­´&Ï´%ö´6µ#Sµ%wµ%µ%õ%éµ%¶#5¶#Y¶}¶&¶*´¶«ß¶2‹·3¾·1ò·"$¸2G¸'z¸¢¸Á¸ Ù¸ú¸4¹F¹V¹i¹¹Š¹’¹'š¹&¹(é¹'º0:º)kº"•º)¸º-âº1»7B»$z»+Ÿ»Ë»ç»ú»¼
¼ ¼=¼!M¼o¼Œ¼¥¼¾¼ʼ*â¼(
½6½&P½8w½#°½Ô½ò½¾.¾"H¾-k¾.™¾-Ⱦ3ö¾#*¿JN¿J™¿1ä¿À8)ÀbÀ#qÀ
•À#£ÀÇÀ%çÀ3
ÁAÁ`UÁ`¶Á& >Â_ Â1 Â5ÒÂ1Ã3:Ã5nÃ8¤ÃNÝÃ8,Ä*eÄ0Ä!ÁÄDãÄ(Å5Å!BÅdÅ1sÅ+¥ÅÑÅéÅBøÅ;ÆDXÆÆªÆÊÆêÆ÷Æ-ÇCÇ XÇyÇ%—ǽÇ,ÑÇ%þÇ$È5ÈB=ȀȔȗ«ÈECÊ+‰ÊµÊ(ÑÊ1úÊ",Ë$OËktËàË7ÿË47Ì,lÌ™Ì'¹Ì.áÌ@ÍmQÍÝ¿Í/Î%ÍÎ óÎ;Ï&PÏŠwÏ÷Ñ'úÒe"Ó-ˆÓ$¶ÓÛÓWîÓ—FÖMÞÖ6,׶c×1ÛBLÛ2Û>ÂÛGÜMIÜW—ÜWïÜFGÝ4ŽÝÃÝ2àÝ+Þ¿?Þ:ÿà9:á:tá9¯áOéág9亡äW\è&´èUÛèM1é9éd¹é'êMFêJ”êIßêF)ë7pë@¨ë0éëMìuhìpÞïdOò9´ò)îò7óePó…¶ó/<ô:lô‰§ô41õfõxõ"|õ"Ÿõ)Âõìõ$ö"'öJö#`ö6„ö"»ö3Þö2÷E÷X÷s÷0’÷3Ã÷4÷÷2,ø"_ø$‚ø2§ø3Úøù ù3ù3OùKƒù,Ïù-üù.*ú1Yú.‹ú2ºú1íú)û0Iû7zû4²û0çû#ü <ü3]ü2‘ü4Äü3ùü-ýMýjý(…ý/®ý#Þý1þ24þ2gþ$šþ¿þ&Øþ'ÿþ''ÿOÿlÿŒÿ*ªÿ6Õÿ##0To$Œ!±"Óö'/I-_¦!½ß.ö+%;Q"°Ï!ã,826k1¢4Ô*	4F+\?ˆ9È**-3X)Œ¶Îç 6.S*‚­+Ë÷/ C$d,‰#¶Ú7ø100b6“Êä1ø4*	3_	“	²	Í	7â	5
4P
,…
(²
$Û
#-$)R|E•&Û49N6ˆ4¿3ô(
F
a
y
5‹
4Á
3ö
'*Ro:Œ&ÇAî60g4†3»/ï7(W)€ª1Ä,ö1#FUEœ0â$'=eG‚8Ê#!'&Ip§Ç%äG
&R!yD›#à$'A,i>–)Õ!ÿ'!8I'‚%ª+Ðü7Wi+†²ËÞó )D&a ˆ"©Ìë)")L$v"›)¾è)#-)Q'{M£-ñ|%3¢RÖ()5R5ˆ¼¾{„7Œ	Ä(Î%÷ 4>'s%›5Á*÷O"4r0§2Ø% 1 E 3I %} +£  Ï ð !£!#¾&Dâ&8''%`'.†'4µ'1ê'i(C†(Ê($ç(D)&Q)x)—)µ)Ô) ô)!*Z7*7’+ Ê+!ë+
,6),(`,;‰,Å,"ß,-!-"9-(\-*…-.°-%ß-!.6'.1^.'.C¸.0ü.-/B/^/!|/'ž/Æ/ Û/ ü/0610h0~0“0³0Ñ0ç0ý0A1V1"l1%1µ1#Ï15ó1)2(52)^2ˆ2!ž2À2Ò2ç2ú23!53W3r30Ž3¿3Û3:û364L4>l4'«4Ó4ë4+5-.5#\5€5)œ5Æ5ß5$ñ546$K6+p6 œ6/½6í6!74'7\7-|7)ª7=Ô7!8481R8(„8:­8è839:;9=v9-´93â9#:&::a:s:ˆ:&§:Î:å:ÿ:;,+; X;"y;œ; ¸; Ù; ú;2<6N<…<%™<-¿<$í<#=16=2h=0›=5Ì=>>31>2e>˜>§>!·>$Ù>!þ>  ?EA?-‡?Fµ?Mü?.J@-y@1§@=Ù@2A2JA&}A'¤A/ÌA?üAB<B0BW°B-D%6D,\D%‰D¯DTÂD E%8E%^E<„E#ÁE9åE9F<YF!–F¸FØF&öFG'9G4aGO–GæG'ÿG$'HLH"iHŒH"©H(ÌHõHI+I=CII'‘I¹IÍIêI J%J#-J1QJƒJ5£J3ÙJ*
K"8K[KhKuK‚KK"œK¿KÙK øK7LQLoL†L£LºLÒLíLM%M.CMrM(ŽM)·M/áMN'+N0SN*„N ¯NÐN6èNO*'ORO#eO+‰OµO2ÍO.P/PEPVP#gP,‹P#¸PÜP'ëP%Q*9Q
dQ%rQ!˜Q%ºQ?àQ( R#IR)mR3—R+ËR<÷R44S%iS+S:»S:öS?1T+qT3T7ÑT8	U,BU%oU-•U(ÃU<ìU)V1CV uV3–V%ÊVðV<
W
JWUYtY3†YºYÖYöY4ZGZ$gZŒZ©ZÅZ+âZ)[,8[@e[.¦[Õ["ì[+\$;\)`\Š\Ù™\$s_.˜_/Ç_$÷_'`*D`.o`*ž`É`?è`)(aRaga7†a1¾a9ða+*bVb7sb.«bÚbóbc#c#4cXcpc@ƒcOÄc/d3Dd/xd6¨d1ßd4e=FeO„eJÔe>f*^f+‰f6µf,ìf,g)Fg*pg2›g)Îg&øg+h1Kh.}h<¬h éh0
i;i2Yi(Œi/µi1åi0j0Hj'yj0¡j'Òj.új0)k#Zk+~k2ªkÝkøkl3lSl5sl7©lál"þl!m17m;im ¥mÆm0ßm3n4Dn2yn]¬n,
o7o->o1lo1žo2Ðo/p-3p.ap;p:Ìp#q++q-Wq+…q+±q-Ýq#r)/r4YrŽrR¬r(ÿrB(s.ksAšs5Üs,t.?tsntkâtNuku„u¡u+ºuæuv"v+=v!iv&‹v+²v2Þv%w/7w1gw™w¯wIÉwx!3xUx(ux7žx,Öx0y$4yFYy) y'Êy(òy*z(Fz.oz&žz"Åzèz{"{:{U{k{ …{#¦{Ê{#â{$|"+|&N|%u|›| ¸|Ù|ø|&}&;}b}&‚}©}Å}Ý}(ô}#~#A~#e~‰~!§~ É~ê~$	$.%Sy–(´&Ý"€'€/F€+v€+¢€2΀2747l¤/À=ð.‚L‚*^‚‰‚¢‚"‚傃&ƒ(?ƒhƒ †ƒ§ƒ/ƃ/öƒ&„ @„0a„’„©„(¼„å„……*…9…1Q… ƒ…¤…¿…1؅6
†A†R†f†~†š†=¸†ö†‡"3‡!V‡!x‡!š‡!¼‡+އ(
ˆ83ˆ!lˆ"Žˆ!±ˆӈóˆ‰$‰B‰*U‰+€‰8¬‰å‰þ‰Š%;Š*aŠ1ŒŠ-¾Š'ìŠ3‹(H‹%q‹@—‹؋í‹;ŒBŒ&SŒ2zŒ-­Œی&ñŒ8*P7{8³9ì9&Ž2`Ž'“Ž'»ŽãŽ
ùŽ&-.3\2HÏ‘"(‘(K‘ìt‘a’$|’4¡’%֒"ü’0“P“i“ ˆ“©“ɓè“”'”.G”àv”(W—!€—¢—.½—ì—9ø—2˜>˜Y˜	k˜u˜‰˜¤˜$¶˜ۘ" ™9™K™+k™/—™"Ǚ*Ꙛ75šmšŠš š¾šΚߚ2ÿš2›2R›<…››כ í›7œ6Fœ-}œ5«œ6áœ$=?¡^¡;|¡b¸¡&¢5B¢x¢‰¢/œ¢%Ì¢1ò¢$£6£P£h£$£¦£'¿£!ç£4	¤>¤O¤!d¤†¤£¤Á¤ͤ#ã¤)¥1¥@¥^¥!w¥™¥!´¥#Ö¥ú¥¦(¦<¦M¦#a¦…¦,–¦Bæ&§2-§ `§1§2³§1æ§:¨#S¨+w¨&£¨'ʨ%ò¨'©%@©9f©$ ©Å©=ä©A"ªBdªB§ªêª&úª$!«.F«-u«£«)ë'í«&¬%<¬b¬‚¬(“¬#¼¬"ଭ1!­S­)m­*—­5­$ø­<®0Z®)‹®(µ®*Þ®.	¯.8¯,g¯”¯\³¯N²,_²+Œ²¸² زDù²9>³x³–³.¶³%å³´,+´1X´-Š´-¸´/æ´Rµ!iµ‹µ9«µ2åµ4¶
M¶[¶q¶"‰¶$¬¶Ѷ?ê¶A*·+l·0˜·,É·,ö·w#¸*›»Æ»$â»(¼*0¼[¼u¼2Ž¼Á¼7ܼ6½<K½'ˆ½°½ν-ê½.¾G¾J¾Z¾	`¾Ùj¾!D¿$f¿$‹¿"°¿Ó¿ê¿	À"À:À!NÀpÀ7ŽÀÆÀ;ÝÀÁ"6Á#YÁ!}Á?ŸÁ8ßÁ9ÂRÂDpÂ,µÂ0âÂ5à IÃ2jÝÃ2°Ã"ãÃ7Ä%>ÄdÄ }ÄížÄ-ŒÆHºÆ/Ç)3Ç2]ǐǰÇ7ÀÇøÇÈ)3È]È}ȚȷÈÐÈ;åÈ:!É9\É-–É$ÄÉ6éÉE Ê2fÊ,™Ê4ÆÊCûÊ4?ËCtËA¸Ë,úË+'ÌaSÌ%µÌ5ÛÌ$Í-6Í-dÍ’Í3°Í)äÍ6Î0EÎvΐÎ-¡ÎÏÎíÎ.Ï5ÏPÏ0kÏ!œÏ+¾ÏêÏúÏ
Ð-'Ð.UÐ=„ÐDÂÐ!Ñ))Ñ/SÑ%ƒÑ©Ñ¿ÑÜÑ*øÑ#Ò/5Ò3eÒ'™ÒÁÒ(ÞÒ(Ó%0Ó%VÓ'|Ó:¤Ó;ßÓ<Ô7XԐÔ4°Ô%åÔ8ÕODÕ4”Õ7ÉÕ*Ö),Ö)VÖ)€Ö]ªÖ-×.6×,eצ’×%9Ø,_Ø1ŒØ7¾Ø-öØ>$Ù+cÙ1Ù(ÁÙ5êÙ4 ÚUÚ0tÚ¥ÚÀÚÚÚ!òÚÛ'&ÛNÛhÛ~Û˜Û4·ÛìÛ$	Ü4.ÜcÜ3yÜ3­ÜTáÜ/6Ý<fÝ/£Ý'ÓÝûÝ2Þ+KÞ)wÞ)¡Þ,ËÞ,øÞ5%ß%[ß$ß0¦ß"×ßúß0à"Eà&hà1à6Áà3øà,,áYá%ná”á¬á!Èáêáÿáâ )âJâcâzâŽâ£â¸â*Éâ!ôâã1.ã`ã|ã!“ã/µãåãä%ä(:ä!cä…ä’ä(£äÌäæäåå#<å`å |å%åÃåàå)þå(æ Fægæ€æ3šæ"Îæñæ ç3-ç&aç&ˆç8¯ç$èç
è'è"Dè)gè‘è&«è'Òèúèé)0éZé#yéé¼éÒéíé-ê01ê#bê4†ê»êÛê&øêSëJsë¾ë5Ûë2ì2Dì1wì7©ì=áì@í@`í¡íºífÒí9î0Xî&‰î;°îìî+	ï5ï!Hïjï¿Šï>Jð+‰ñ-µñ9ãñ8ò2Vò1‰ò1»ò/íò.óLó<jó§ó%Æó&ìó&ô:ô&Xôô$ôÂôÝô÷ôõ+õiFõk°õ;öXö	qö3{ö3¯ö7ãö.÷(J÷s÷‰÷¨÷Á÷;á÷(ø)Fø-pø$žø6Ãø)úø,$ùQù*cù*Žù7¹ù4ñù!&ú Húiú#‡ú«ú(Êúóúû/0û+`û3Œû3Àû-ôû""üEü_üxü"–ü¹ü ×üøü$ý7ý!Tý>vý$µýÚýúý,þ%Eþkþ&‡þ'®þ'Öþ&þþ%ÿ:>ÿ%yÿ*Ÿÿ+Êÿöÿ<<MŠ¡Ààÿ)Hg$†-«(Ù%I(3r'¦/Îþ+#D#hŒ*©%Ôú#9Oc/x¨)Ãí
+&7"^ŸºØöfx˜¸ Ø!ùA]<|&¹àM@N-®/ÜD	Q	n	‚	š	µ	3Ò	
-
,J
)w
!¡
Ã
'ã
'`3,”*Á(ì40J.{ª É#ê0
*?
j
…
*¥
&Ð
1÷
/)*YC„#Èì-BVq„,–8Ã6ü836l2£4Ö3R
q)#©!Íï *Ka!u—)ª Ôõ$:.S2‚µÐ'í,*B$m’§¾Õ å$6 N5o)¥=Ï<
Ja"z&4Ä"ù(Edw’ª%¿å&<Si6*¸ãö" Cbn%Œ)²Üð,I_{•#±Õ$ò*7b yBšAÝ!A]n ˆ©¸8Õ&359i6£"Ú#ý!!C%\+‚®&Ìó$4(Hq*‹.¶å& $+ >P   ,° &Ý '!/,!\!,{!8¨!á!ú!&"';"c")‚"¬"Ê"'å"(
#+6#3b#–#µ#È#Ù#í#$$D4$y$6‹$\Â$$%D%V%i%…%-%)Ë%õ%&&&&F&*m&1˜&Ê&è&ú&'24'g'z'*‘'+¼'è'"(3+(#_(&ƒ('ª()Ò(!ü())0)-Z)0ˆ)^¹)7*7P*'ˆ**°*Û* ø*%+9?+y+#™+ ½+-Þ+D,Q,(q,š,)·,1á,-2--`-6€-!·-3Ù-0
.1>.p.1.Á.!Ý.-ÿ.9-/:g//¢/#Ò//ö/#&01J0|0*œ0-Ç04õ0.*15Y1/10¿1*ð12+2#H2&l2 “2´2Ó2 ì2 
3.3N3a3!z3&œ3&Ã3ê3745@40v4§4 º4^Û4:5*Z54…5)º5)ä5)6%86 ^66ž6½6-Ú67%73C7.w7¦7¿7ß7(þ7'88?8)x8
¢8/°8/à8%969'M9!u9—9#¶9&Ú9":)$:#N:(r:›:»:Ñ:$à:C;I;6Y;;¨;.½;ì;-<)5<*_<%Š<°<1¼<-î<+=2H=*{=/¦=CÖ=&>A>,a>,Ž>»>?×>E?]?4|?:±?=ì?.*@'Y@@ž@-¸@#æ@"
A8-A7fA:žA:ÙABC0B#tB˜B§B"¸B<ÛB$C(=C"fC+‰CCµC@ùC&:DaDvDŒDžD »D ÜD%ýD$#EHEaEtE„E-¡EÏE&èEF"(FKF,fF4“FÈF(ßFG (G$IGnG2GÀG%àGHH)HBH^H'qH+™H)ÅH$ïH I#5I2YIŒI!›I½IÛIòIJJ#1JUJaJJ J¿JÚJ=ðJ'.KVK%fK
ŒKšK¶KÌKåKüK:L$LLqLL«LÂLÑL%ëL!M3MMM7lM1¤M$ÖM*ûM,&N"SN$vN ›N7¼N?ôN4O4MO$‚O$§O*ÌO÷OP'P4EPzP‰P*£PÎPåP*÷P"Q:9QtQ‹Q›Q=°Q
îQùQRR(&R0OR1€R#²R"ÖR+ùR%S&@S<gS5¤S#ÚS#þS+"TNT)nT(˜T)ÁTëT	U1U.NU}U‰U¨UÇUØUôU(V(7V`VxV+V"»V+ÞV 
W+W1GWyW8™W9ÒW,X99XsX‡X“X	ŸX©X½X4ÙX1Y@Y%OYuY‘Y¥YºYÙY%ùY$ZDZ$ZZ Z$ Z*ÅZðZ-
["8[/[[+‹[·[+Í[€ù[z\$€\¥\!¸\Ú\$ô\]4]T]0t]4¥]Ú]$ô]^$5^%Z^"€^!£^Å^+ã^*_":_]_&j_P‘_â_ý_#`(`?` Z`{`š`%µ`Û`7ú`32a fa‡aža¼a(Îa"÷a#b&>b)ebb'¯b×bTçb2<cocŒc1§c@ÙcAd)\d†d$£dÈdåd þd(eHefe"†e3©e5ÝeGf*[f3†f&ºf3áf;gQg*hg+“g$¿g.äg'h#;h&_h6†h/½híh,i'1i!Yi"{iži(½i'æij)j%<jbj}jjªj9ºjôj)k/kHk!bk„k œk½k#Ýklll7l1Ql(ƒl/¬lÜlül#m#9m]m,{m¨mÇmæm"n)$nNn!en.‡n ¶n×n(çn+o(<o&eoŒo¬oÉo4ço4pQp2ip'œp'Äp&ìp&q":q]q2}q;°q<ìq/)rYr#wr2›r&Îrõr)s!9s[s vs—s2¯s1âs)t+>t&jt‘t4­t%ât%u".u6Qu@ˆuFÉu#v04v8ev2žv.Ñv1w22w1ew1—w6Éw9x:x&Zx%x'§x0Ïx&y&'y-Ny0|y+­y*Ùy*z*/z!Zz)|z1¦z1Øz0
{0;{(l{1•{&Ç{&î{4|5J|#€|!¤|#Æ|)ê|}5/}#e}#‰}I­}4÷} ,~ M~n~‹~!«~Í~Bç~%*<P"!°$Ò'÷B€Db€"§€/ʀ5ú€10#b$†0«)܁*‚*1‚:\‚=—‚/Ղƒ*#ƒ)Nƒ:xƒC³ƒ%÷ƒ'„(E„/n„/ž„8΄'…3/…-c…)‘…5»…3ñ…3%†0Y†5Š†6À†2÷†A*‡1l‡9ž‡/؇>ˆ?Gˆ7‡ˆ>¿ˆ9þˆ-8‰f‰+„‰%°‰։%ó‰3Š2MŠ€ŠŠ!ºŠ܊ üŠ‹)=‹ g‹(ˆ‹%±‹)׋!Œ#ŒBŒ$_Œ„ŒŒ ¶Œ"׌úŒ.J`uŽ®ÍàðŽ(Ž@ŽZŽyŽ)“Ž+½ŽJéŽ#48X‘)¦Џç)&I p"‘´Аíÿ‘97‘q‘"‚‘!¥‘7Ǒ7ÿ‘.7’>f’>¥’Fä’J+“@v“2·“,ê“”95”"o”’”!¯”єê”6•:•%M•)s•)•Ǖ!å•–f–€– –¸–˖â–— —;5—/q—¡—¸—&З÷—˜.˜#M˜1q˜£˜&½˜ä˜1ÿ˜1™#P™t™1™™י왚š7šDšbš|ššš,´šášXðšZI›¤›1¾›'ð›œ+'œSœiœ%yœ7ŸœלîœAG^uŒ«<"ÿ."ž.Qž.€ž.¯ž.ޞ0
Ÿ/>Ÿ-nŸ/œŸ)̟(öŸ( &H (o ˜ .© @Ø "¡<¡X¡#o¡,“¡3À¡ô¡¢-¢I¢`¢#y¢¢%½¢ã¢ô¢*£3£"O£r£-ˆ£¶£Ì£&â£2	¤.<¤k¤„¤ ¤¼¤ؤô¤¥(¥A¥"_¥‚¥›¥®¥Î¥'쥦"1¦)T¦)~¦)¨¦Ò¦ã¦ù¦§.§
C§5Q§‡§ž§3·§ë§¨ ¨8¨U¨i¨x¨—¨®¨¨ Û¨ ü¨!©#?©c©€© © ¾©ß©õ©ª.ªCª%Xª%~ª¤ªÁª*ફ+«H«`«}«–«!°«Ò«4ë«$ ¬"E¬h¬ƒ¬œ¬9¼¬=ö¬4­N­Ch­#¬­Э;î­*®@®.V®…®–®$¬®#Ñ®
õ®¯¯),¯)V¯)€¯+ª¯*Ö¯°8°9L°*†°9±°;ë°;'±<c±. ±/ϱ&ÿ±J&²6q²0¨²$Ù²þ²X³u³*‹³E¶³:ü³7´@L´/´½´Ý´Hð´/9µBiµ7¬µ"äµ'¶,/¶\¶&z¶"¡¶ĶVá¶V8·5·LÅ·0¸#C¸ g¸ˆ¸!¡¸øḹ7¹9W¹‘¹"­¹й?ï¹'/ºWºuº…º-—º$źêº*ùº$»;»N»d»q»}»	‰»“» »$À»#å»+	¼
5¼
C¼	Q¼[¼m¼	ƒ¼	¼—¼2£¼Ö¼å¼ñ¼
½½*½@½R½i½‰½¨½'¹½+á½
¾ ¾4¾J¾
a¾o¾Ž¾¢¾·¾;
é¾"÷¾¿61¿h¿¿
—¿¢¿·¿Ó¿å¿+ø¿%$ÀJÀ`ÀsÀ
ÀžÀ·ÀËÀãÀðÀ)ÿÀ)Á8ÁHÁdÁ ‚Á/£Á:ÓÁ"Â,1Â^Âw£Â"¹ÂÜÂîÂÃÃ(ÃGÃVÃjÃ~ËÃ Ã­Ã
ÁÃ,ÏÃüÃ%Ä>Ä-YÄ!‡Ä"©Ä5ÌÄÅ!Å>Å+[Å ‡Å/¨Å-ØÅ$Æ+Æ@=Æ~Æ$žÆÃÆÝÆðÆÇ
 Ç.Ç0KÇ|ÇŽÇ¥ÇÄÇGÖÇÈ >È_ÈsÈ(‡È$°È3ÕÈ'	É41É!fɈÉ( É ÉÉ(êÉ Ê4Ê'RÊUzÊDÐÊ-Ë*CË"nË)‘Ë»Ë#ØËüËÌ1Ì PÌ(qÌšÌ/²Ì8âÌ Í)<Í(fÍ'Í·Í.ÏÍ*þÍ,)ÎVÎ"tÎ0—ÎÈÎ.æÎÏ!1ÏSÏ(nϗϵÏ.ÑÏÐÐB0ÐsÐ*’Ð@½Ð þÐ*Ñ#JÑ2nÑ+¡ÑÍÑ#íÑÒ,Ò@ÒYÒyÒŠÒ¤ÒÂÒÝÒõÒ$Ó :Ó [Ó3|Ó6°Ó#çÓ,Ô-8Ô*fÔ‘Ô§ÔÇÔ2ãÔ'Õ+>Õ1jÕ:œÕ9×ÕZÖ.lÖ0›Ö'ÌÖôÖ)	×.3×/b×%’×9¸×Jò×==ØA{Ø>½Ø;üØ8Ù@Ù^Ù*~Ù©ÙÅÙ9ßÙ)Ú.CÚrÚŠÚ(£ÚÌÚ!êÚ"Û6/Û1fÛ8˜Û!ÑÛ"óÛ!Ü8ÜPÜ#k܏ܫÜÁÜÚÜ%õÜÝ;Ý3[Ý1Ý2ÁÝôÝÞ2!Þ1TÞ(†Þ*¯ÞÚÞôÞß*ß7;ß0sß)¤ßÎß1äß&à=àSà*sàžà*µà6ààá,)á0Vá5‡á½áÜá ÷á&â	?â
IâWâdâ‚âD‹âÐâ!ïâ!ã$3ã/Xã
ˆã–ã6ŸãÖãêã"öãä'&ä(Nä$wä)œä&Æä%íäå-3å.aå
åžå%¾åäåæ$æ Cæ:dæ2Ÿæ%Òæ"øæç57çmç3‹ç¿ç4Ûç!è2è%Rè4xè)­è)×è&é"(é4Ké€éœé¸é%×é!ýé'ê"Gê0jê,›êÈêÝêAòê4ëIëeë0zë,«ë1Øë
ì"ì'Bìjìzì“ì(©ìÒì%òìí,í=íNí!`í‚í¢í$»í%àí#î(*î>Sî)’î$¼îEáî-'ï.Uï5„ï!ºïÜï&ùï: ð)[ð…ð@£ðäðþðñ&8ñ%_ñ…ñ ñ»ñØñóñò +ò)Lò&vòò¼òDÛò ó7ó!Wóyó—ó°óÈóâóôô-6ôdô'~ô,¦ô(Óô8üô05õ2fõ™õµõÌõæõþõ$ö7ö#Qö:uö8°öéö÷÷7÷O÷5g÷÷-²÷,à÷+
ø9ø$Pø/uø1¥ø×ø0êø0ùLùkù‰ù£ù½ù,ÑùIþù,HúuúDŠúÏú1Öúûû'8û5`û3–û!Êû,ìû(ü@Bü>ƒü"Âü'åü'
ý)5ýJ_ýFªý@ñýJ2þ/}þ1­þ:ßþ6ÿ1Qÿ(ƒÿ4¬ÿ6áÿ84QF†=Í#%/&U
|0‡&¸"ß2+5%a#‡5«!á+/;Us'Š²Ê,ÝC
%Nt¬<ÅM j‹ž0»5ì%"H:f#¡ÅDÌ0(B:k-¦%Ô+ú&'A'i(‘&º0á.	A	GU	'	 Å	æ	0ø	*)
5T
+Š
%¶
6Ü
+$G	l5v.¬Û%ö,;+h#”#¸-Ü

')
Q
+m
™
,¸
*å
% 6W=k1©Û'ä3)4]’%Ÿ%Åë,)K'u(#Æ*ê7*M"x(›Ä'ß,-4+bŽ(¨ÑDå*'G>o4®9ã7'U2}r°'#8K+„"°#Ó,÷+$@P5‘4Çü%7B)z-¤ÒØ>÷568l/¥-Õ*0.6_2–;É &&3M’¯Å*Ü$3,3`”§'·"ß#+&,R#£,µ â*=hz1’Ä%ä
$?Yr%¥%Ë*ñ0M%b,ˆ1µ:ç!" <D < .¾ !í !,!I!=b! !*¼!7ç!"!;"]"p""‹"%®"Ô"á"+ñ"!#?#%Z#.€# ¯#Ð# ä#$!!$"C$f$ƒ$! $Â$Ü$!ù$#%)?%-i%+—%+Ã%5ï%4%&%Z&/€&°&Ç&Ö&,ó&# 'D'^'
z'%ˆ'!®'Ð'+ê'(3(J(d(#„('¨('Ð(0ø())1)N)k)‹)¤)"µ)Ø)ë)* *?*P*b*}*$•*º*Ï*ç*+$+A+[+w+Ž+©+Á+!Ò+ô+',0., _,G€,È, Û,#ü,% -'F-n-Ž-Ÿ-F¸-ÿ-.-.K.b.q.….—.«."¿.â.õ.
//3/N/Ag/)©/$Ó/$ø/!0 ?0'`02ˆ0»0!Ò0ô01+1%?1e1{1—1¯1Ë1è1 2(2G2e2
22¦2+À2-ì23663*m3˜3³3*Ï3/ú3 *4?K4‹4:¡4Ü4 ú4.5J5\5u5‰5£5¼5"Ö5ù5616P6!o6‘6«6Ê6æ6770=71n7+ 7!Ì7î7
8"&8"I8l8€8%–8¼8.Ò8"9$9B9%\9‚9™9¸9Õ9ð9":':!>:*`:‹:"§:$Ê:ï:;.;A;W;r;Ž;'©;!Ñ;ó;<%'<M<b<y<,™<Æ<×<é<ú<==/=@=R=
e=s=‚=‘=¢=±=À=Ñ=â=ó=>>#>5>F>X>j>|>>Ÿ>±>Ã>×>ç>ø>	??+?>?M?^?m?~??¢?³?Ç?Þ?ö?@@/@
?@-M@){@¥@,·@+ä@0A0AArA2‹A1¾A&ðAB/BKBhB1oB¡B$ÁB)æBC"'C JCkC!ŠC,¬C"ÙC"üC,D3LD,€D(­D'ÖDbþDaEtEE ­E ÎE!ïEF1FJF_FtF3FÁFáF&üF.#G<RG1G0ÁG+òGAH%`H-†H'´H:ÜH%I=I!VI(xI"¡I)ÄI4îI-#JQJhJ#}JD¡J#æJ+
K6KSKîdK7SM‹M£M»Mh½ME&OlP/rP¢P¹PÏPçPüP)Q·>QˆöRFWFÆWS
XDaX=¦XIäXD.Y;sY%¯Y5ÕY8Z+DZNpZ¿ZTÚZ//[<_[:œ[;×[D\ZX\(³\oÜ\?L]JŒ]×]h_y__!•_9·_fñ_PX`©`–:anÑa?@br€bdóbGXc& cgÇcD/d8td6­dDäd~)eF¨eUïebEf9¨fÖâfÁ¹g„{h
ijj!¯jÑj<åjy"kœk(²k<Ûk,l8El~l&™lÀl	ÛlålAñl&3mZm$qm-–mKÄmgnqxnGênG2o zoMpdipPÎp@qI`qWªq[rS^r,²rIßrB)sls=ús78tEpu@¶uV÷uDNvB“v[Öv%2wSXwA¬wPîwH?xEˆx&Îxoõxåey”KzTàzR5{)ˆ{N²{A|KC|>|&Î|Bõ|I8}U‚}xØ}=Q~=~JÍ~P;iU¥ û	œ€S¦€Nú€NI]˜Rö.I‚=xƒu¶ƒJ,„#w„˜›„‡4…4¼‡Iñ‡s;ˆK¯ˆ=ûˆ=9‰7w‰¯‰41Š7fŠAžŠ?àŠ€ ‹²¡‹–TŒTëŒ9@–zSŽ=eŽ7£Ž6ێ<(O7x5°5æE;bBž-áo‘I‘Gɑp’s‚’Ðö’ÑǓ‚™”2•-O•X}•T֕N+–Zz–EՖ2—EN—D”—EٗF˜Ff˜H­˜2ö˜H)™Pr™OÙpšG„š[̚(›R¨›Tû›PPœ.¡œˆÐœJYE¤&êLžZ^žE¹žDÿž&DŸ&kŸQ’ŸmäŸ!R Èt¡3=£q£$v£2›£.Σ3ý£61¤Bh¤0«¤9ܤ9¥9P¥9Š¥6Ä¥4û¥00¦a¦7u¦;­¦¿é¦?©§@é§>*¨&i¨9¨1ʨü¨©!2©T©;g©£©"¹©Ü©ö©ÿ©ª'ª&;ª(bª'‹ª/³ª)ãª"
«)0«;Z«>–«DÕ«.¬1I¬{¬•¬©¬¼¬À¬$ͬò¬"­('­P­'l­”­£­&¿­(æ­®3/®Fc®'ª® Ò®ó®%¯"9¯-\¯1Š¯4¼¯/ñ¯5!°8W°J°JÛ°8&±_±Jp±»±*˱	ö±,²!-²O²An²°²m˲m9³*§³#Ò³)ö³" ´;C´A´CÁ´>µ5Dµ9zµP´µK¶/Q¶1¶(³¶Pܶ
-·;· H·i·y·1—·É·á·Cñ·"5¸EX¸ž¸ «¸ ̸í¸ ú¸2¹N¹*b¹¹(¨¹ѹ-ä¹)º<ºQºTYº®ºÁºìغIż-½ =½)^½7ˆ½À½+ཎ¾#›¾=¿¾:ý¾18¿&j¿,‘¿4¾¿Ló¿w@Àï¸À9¨Á/âÁ+ÂD>Â&ƒÂ{ªÂ&Ä,AÆ—nÆ.Ç)5Ç_ǬpÇ›Ê]¹Ê:ˁRË2ÔÎRÏ:ZÏ>•ÏQÔÏG&ÐQnÐSÀÐTÑ<iÑ"¦Ñ=ÉÑ.Ò6ÒBFÕF‰ÕBÐÕFÖ‰ZÖpäØÁUÙQÝ'iÝj‘ÝGüÝ@DÞ^…Þ(äÞG
ßCUß[™ßXõß?Nà@Žà<Ïà]áÿjá¤jå]èCmè2±èFäè_+éy‹é3ê89êÑrê2Dëwë‰ë+ë+¹ë3åëì.5ì'dìŒì*¨ì1Óì)í:/í3jíží±íÍí3íí2!î3TîCˆî$Ìî9ñî1+ï2]ïïªï&Åï<ìïO)ð:yð4´ðGéð21ñ1dñ0–ñ3Çñ+ûñ9'ò@aò3¢ò;Öò-ó)@óCjóE®óBôóD7ô|ôœô!ºô7Üô6õ8Kõ0„õ1µõ1çõ1ö!Kö0mö1žö(Ðöùö÷3÷?M÷D÷%Ò÷%ø÷!ø#@ø1dø(–ø+¿øëø3ýø1ùKù@`ù¡ùÀùÕùóù/ú*8ú:cú$žú%Ãúéú-û@3û=tû7²û;êû>&ü<eü¢ü¶ü8Êü;ýC?ýAƒýAÅý@þ*Hþ"sþ0–þ,Çþ,ôþ!ÿ5ÿ/Pÿ1€ÿ$²ÿ<×ÿ4/,d3‘=Å&.*9Y3“8Ç34RBgDªDï,4ax6•EÌE/X;ˆ7Ä-ü=*9h¢h·1 RCiI­F÷D>Dƒ È)é 4EEE‹,Ñ=þ#<	!`	<‚	=¿	Hý	EF
(Œ
Dµ
Dú
??B8Â5û1XH=¡4ßP
Ke
C±
õ

8*#cL‡DÔ0(J(s œ ½%Þ#5(K^$ª(ÏXø'Q'y#¡2Å@øA93{)¯&Ù=&>(e*Ž"¹#Ü)*"=0`‘­ÄÜ*õ% &F1m,Ÿ-Ì ú;*X*ƒ%®,Ô245S/‰2¹6ìW#3{¯„µ9:\t0Ñ=T@ȕ^
g>r
±-¿1í$GD3Œ3ÀOô@DY…;ß:7V2ŽÁÕIÙ(#9L*†±Ìuå-[%R‰%DÜ%-!&;O&?‹&IË&‘']§' (.&(IU(/Ÿ(&Ï( ö(!))9)(c)#Œ)‡°)<8+"u+$˜+#½+Aá+'#,@K,#Œ,!°,Ò,$í,'-):-4d-8™-4Ò-(.N0.;.(».Zä.4?/t/ ˆ/%©/%Ï//õ/%0/A0/q0¡0E¼01"10?1%p1$–1»1Ú1Mú1$H27m22¥2 Ø2Eù2Z?3š33®34â3 4484m4‹4«41È4'ú4("5)K5(u5Dž5,ã5"6E36%y6Ÿ6Q¸6=
7)H7r74‘77Æ7'þ7&&84M8.‚8±85Ç8@ý8 >9C_9+£9:Ï9
:.*:8Y:)’:?¼:;ü:\8;1•;-Ç;Nõ;?D<L„<)Ñ<Rû<WN=Z¦=A>]C>K¡>/í>?!:?/\?DŒ?!Ñ?"ó?"@19@:k@,¦@/Ó@%A4)A.^A+AG¹AEB#GB2kB?žB/ÞB,C;;C@wC4¸C@íC.DID@cD?¤DäDùD*E':E.bE'‘EK¹E8FT>F`“F3ôF5(GB^GN¡G9ðG'*H5RH6ˆH@¿H:IV;I?’ItÒI+GK,sK2 K;ÓKLY"L |L$L$ÂL@çL&(MDOMG”MGÜM.$N.SN&‚N5©NßN)ýN0'OVXO¯O,ÈO.õO$P&@P"gP#ŠP<®PëP	Q%QI?Q‰Q/™QÉQ%àQ'R0.R_R,gR7”R&ÌR=óR81SEjS2°SãSóSTT#T,3T `T'T-©TM×T$%U%JU*pU›U¸U×UôUV3+V;_V ›V0¼V4íV8"W [W8|W>µW0ôW)%XOXAnX°X6¼XóX1
Y1?Y!qY<“Y2ÐYZZ6Z*HZ2sZ4¦ZÛZ/ëZ1[3M[
[3[%Ã[<é[c&\/Š\+º\3æ\G]4b]I—]?á]3!^5U^G‹^GÓ^S_4o_9¤_BÞ_B!`Dd`4©`:Þ`2aALa"Ža;±a+ía?b?Yb.™bVÈb.c!Nepe<‡e,Äe,ñe&fHEf#Žf+²f!Þf!g!"g>Dg0ƒg/´gBäg:'hbh-€h6®h4åh2iMißai8Am5zm=°m/îm0n7OnC‡n6Ën+oJ.o-yo§o¼oAÛo2pCPp0”pÅpEåp:+qfq!q¡q²q/ÅqõqrK%rVqr5Èr6þr<5sCrs>¶s:õsS0tb„tVçtL>u.‹u2ºuAíu//v4_v/”v?ÄvHw1Mw/w:¯w:êw7%xY]x ·x5Øx-y8<y8uyB®yBñyA4zAvz7¸zAðz72{Aj{A¬{-î{6|7S|‹|©|)È|(ò|(};D}:€}»}%Û}~@~C[~'Ÿ~Ç~>æ~6%A\?žfÞ)E€	o€7y€;±€Ií€S7K‹9ׁE‚NW‚@¦‚2ç‚:ƒ5Uƒ3‹ƒ6¿ƒ?öƒ%6„,\„;‰„%ńkë„,W…C„…1ȅWú…;R†3Ž†;†Ÿþ†ž‡!,ˆNˆ!gˆ‰ˆ,¢ˆψëˆ,‰J0‰+{‰2§‰5ډ@Š.QŠ9€Š5ºŠðŠ‹\‹{‹+š‹#Ƌ.ê‹CŒ9]ŒO—Œ0çŒL?e+¥,э1þ00Ž2aŽ6”Ž&ˎ òŽ$8 Vw$0µ0提)44^1“5Ő+û'‘.G‘%v‘œ‘/¼‘4ì‘(!’-J’x’–’±’1͒*ÿ’0*“*[“†“&¥“(̓'õ“-”-K”+y”!¥”"ǔ-ê”+•%D•0j•:›•.֕.–54–5j–: –:ۖ—>6—Au—·—ӗ3è—(˜!E˜%g˜ ˜®˜,Ř.ò˜"!™*D™"o™7’™7ʙš,šALšŽš©š7Ě$üš!›=›Q›(c›=Œ›'ʛ ò›œ=2œBpœ³œȜàœ!ýœ!JA%Œ%².؝-ž-5ž-cž-‘ž2¿ž,òž?Ÿ,_Ÿ+ŒŸ&¸Ÿ'ߟ  %5 [ 3s *§ @Ò ¡%.¡(T¡9}¡:·¡Eò¡A8¢/z¢Gª¢,ò¢/£GO£—£!¯£>Ñ£¤2'¤5Z¤=¤Τ5ê¤, ¥"M¥3p¥9¤¥:Þ¥<¦<V¦Q“¦,å¦3§"F§i§-z§4¨§NݧM,¨yz¨ô©$ª/8ªhªj«3Š«@¾«,ÿ«6,¬;c¬Ÿ¬!¸¬%Ú¬$­#%­$I­#n­$’­>·­:ö­<1± n± ±7°±è±@ô±5² B²c²	w²²•²²²)IJî²³!³0³I³+[³1‡³7¹³5ñ³1'´(Y´G‚´'Ê´ò´)
µ7µHµ)ZµC„µ*ȵ<óµQ0¶‚¶ ž¶)¿¶Gé¶=1·2o·;¢·AÞ·, ¸WM¸&¥¼̼Dë¼q0½$¢½6ǽþ½¾=+¾5i¾9Ÿ¾Ù¾#ñ¾!¿"7¿8Z¿“¿/±¿+á¿E
ÀSÀ dÀ5…À"»À'ÞÀÁ"Á09Á6jÁ!¡Á%ÃÁ éÁ(
Â3Â0QÂ(‚«ÂÀÂàÂýÂÃ*2Ã]Ã1vÃV¨Ã5ÿÃC5Ä0yÄBªÄCíÄ@1Å<rÅ/¯Å3ßÅ1Æ2EÆ0xÆ-©Æ.×ÆDÇ:KÇ,†ÇZ³Ç`È_oÈ_ÏÈ/É7LÉ)„É2®É4áÉ%Ê8<Ê%uÊ$›Ê/ÀÊ$ðÊË*0Ë,[Ë+ˆË"´Ë@×ËÌ.7Ì/fÌ>–Ì)ÕÌLÿÌ>LÍ>‹Í/ÊÍ2úÍ6-Î6dÎ4›Î ÐΑñÎcƒÑ3çÑ2Ò-NÒ'|Ò\¤Ò9Ó!;Ó&]Ó6„Ó3»Ó4ïÓ5$Ô9ZÔJ”ÔJßÔA*ÕXlÕ%ÅÕ#ëÕKÖ<[ÖA˜ÖÚÖõÖ×#×*C×n×V×Tä×49Ø8nØ5§Ø5ÝØ“Ù3§Ü$ÛÜ*Ý2+Ý4^Ý“Ý!±Ý8ÓÝÞB*ÞAmÞ;¯Þ(ëÞ$ß#9ß4]ß6’ßÉßÌßÜß	âßïìß-Üà#
á#.áARá”á$´á%Ùáÿáâ,3â `âJâ!ÌâIîâ#8ã*\ã.‡ã0¶ãNçã>6ä?uä!µäW×ä:/åBjå;­å'éå2æDæM\æ(ªæKÓæ/çOç'nçç–ç:~éU¹é1ê%Aê3gê,›êÈêAÙê!ë,=ë%jë!ë!²ë"Ôë0÷ë(ìKDìKìIÜì3&í.Zí=‰íNÇí;î6Rî;‰îLÅî;ïLNïU›ï5ñï,'ðpTð6ÅðFüð4Cñ6xñ@¯ñðñ3ò/@òIpò7ºòòòó9óSópó5‰ó(¿ó*èó?ô%Sô?yô¹ôÑô"ãô<õICõLõPÚõ"+ö.NöJ}ö1Èöúö÷!.÷7P÷!ˆ÷Bª÷3í÷&!øHø*`ø'‹ø&³ø&Úø&ù?(ù;hù<¤ù@áù("ú2Kú~ú;žú`Úú8;û<tû-±û,ßû,ü,9üjfü)Ñü<ûü18ý³jýþ)=þ0gþ:˜þ,Óþ>ÿ-?ÿ5mÿ,£ÿ:Ðÿ<*H=s"±Ôô-@/U"…¨Á.áA!R5tJªõ66FW}9ÕJ5Z:"ËEî441i7›4Ó3S<)(º5ã'AB^)¡0Ë7üH4;}2¹ì,		6	%Q	&w	ž	µ	Ô	/é	
%9
$_
%„
'ª
Ò
2ç
($C8h!¡Ã,Þ:)F)pš1·$é

17
"i
(Œ
!µ
%×
$ý
"-@1n# %Ä5ê$ 7E)},§FÔ6!V2x-«-ÙC/K{#™-½4ë 4>-s¡(¾;ç'#,K*x£½Ü0ö@'0h=™"×ú+WE`þA8`8™7Ò@
JKQ–Qè:Y„v'û8#0\KÙ4ô).<+kߗ¶w3.3bE–DÜC!JeB°6ó5*!`C‚.Æ8õ7. 7f -ž 7Ì -!72!"j!"! °!"Ñ!ô!…
"Ž“"L"#o##4‡#8¼#4õ#;*$1f$˜$*µ$à$)%C*%=n%5¬%<â%'&>G&4†&;»&÷&-'-<'=j':¨':ã' (&?(:f(¡(/Á(!ñ(")>6)6u)?¬)?ì)8,*+e*‘* ¯*(Ð*!ù*+"6+$Y+.~+!­+&Ï+Pö+%G,m,‹,3©,(Ý,&-7--5e-+›-+Ç-ó-<..I.,x.-¥.
Ó.
á.Sï.SC/—/$¯/#Ô/%ø/%00D0(u0(ž0/Ç07÷01/1,a1eŽ1?ô1-420b2“2;³2%ï2 363;U36‘3È3à3ù34-4E4C^4!¢4AÄ4)5(05Y56e5)œ5'Æ5"î56 16'R6tz6(ï6&7*?7*j7+•7PÁ7'8H:80ƒ8'´8SÜ8H09!y93›9WÏ9k': “:´:Ë:å:;T;t;;;5É;6ÿ;)6<,`<3<3Á<õ<.w=/¦=.Ö=;>9A>={>#¹>(Ý>"?7)?3a? •?'¶?-Þ?7@:D@?@6¿@Sö@7JA‚A¡A½AÙAùA!B6BPB;mBG©BEñBG7CECAÅCCDKDgD+…D2±DäD?üD2<E.oE+žE%ÊE7ðE(FGF&dF‹F6©F+àF/G<G!RG'tGCœGFàG#'H*KH1vH6¨H@ßH7 IXI"wI)šIÄI7áI-JGJ%fJ+ŒJI¸J<KT?KS”K+èK L05L,fL;“L0ÏL1M(2M![M+}M!©MËM.èM(N@NZN!xN$šN!¿N"áNEO9JO„O £O%ÄO1êO1PNP1bP>”P2ÓPQ%Q BQcQ*ƒQ®Q&ÌQ'óQR56RlR6ˆR/¿R.ïRS,;SGhSY°S
T)THT[TuT•T¦TDÆT>U9JU@„U=ÅU/V03V"dV‡V5¤V7ÚV0W:CW*~W>©WèWCX%KX8qX=ªX-èX3Y3JYO~Y#ÎY/òY)"Z.LZ7{Z$³Z2ØZA[M[i[)…[)¯[ Ù[;ú[-6\"d\5‡\8½\9ö\=0].n]]·]Ñ]ê]	^ %^YF^" ^YÃ^r_7_,È_-õ_4#`#X`@|`7½`,õ`"a-<a7ja=¢aNàa%/bUb'nb2–bKÉbc0c4Kc/€c+°c'Üc@d5Ed8{d;´d=ðd2.eae6{e:²eCíet1fF¦fCíf-1g,_g,Œg%¹g(ßgNh*Wh-‚h2°h>ãh["i0~i;¯i$ëi8jAIj3‹jM¿j!
kD/k1tk=¦k?äkD$l&il=l)Îl0øl6)mL`mI­mC÷m,;n8hn-¡nDÏn.o7Co>{oEºo4pK5p<pF¾p5q;q-Kq1yq*«q/Öq(r/r4Nr4ƒr¸rÖrër.s*3s9^s'˜sAÀs?t=Bt€t'›tnÃt*2u6]u@”u5Õu5v2Av)tv$žv&Ãvêv$w=+w$iwŽw8®w8çw" x(Cx.lx>›xÚx?ùx69y
pyC~yCÂy3z:z2Tz+‡z(³z,Üz5	{-?{5m{,£{8Ð{%	|/|H|)W|I|Ë|CÛ|}6}5J}€}D}@â}*#~*N~y~5~0·~2è~=1Y7‹WÃ*€F€:c€.ž€̀_è€GH!D²J÷EB‚Cˆ‚8̂ƒ"ƒ8Aƒ,zƒ+§ƒIӃE„Gc„E«„ñ„P…&`…‡…œ…'¯…Mׅ%%†(K†t†9”†MΆ_‡8|‡µ‡ʇއî‡ ˆ ,ˆ%Mˆ2sˆ¦ˆÀˆӈ"äˆ9‰A‰.Y‰ ˆ‰-©‰$׉4ü‰A1Š!sŠ6•Š'̊+ôŠ1 ‹)R‹J|‹%Nj4í‹"Œ;ŒHŒ`ŒŒ6ŽŒ.Ō?ôŒ540j+›FǍŽ& Ž!GŽiŽ€ŽœŽ¸Ž'ΎöŽ$#*$N s”N®2ý0*Cn)©ߐùA‘*V‘&‘%¨‘%Αô‘ 	’1*’.\’ ‹’'¬’9Ԓ=“+L“1x“3ª“ ޓ'ÿ“-'”LU”[¢”þ”=•(W•+€•0¬•ݕø•&–?>–~–#–0³–%ä–
—."—"Q—Bt—·—՗ í—O˜
^˜l˜
…˜
“˜/¡˜3ј6™&<™*c™6Ž™řã™Nš7Pš'ˆš'°š1ؚ)
›94›0n›4Ÿ›&ԛû›Aœ1Sœ…œ‘œ¬œǜ ۜ!üœ66U"Œ¯7͝+ž31ž+ež‘ž.±ž,àžE
ŸESŸ9™ŸBӟ - 
@ K [ ,p 9 J× "¡02¡#c¡‡¡£¡'À¡(è¡2¢,D¢q¢4Œ¢,Á¢-î¢7£T£*j£7•£>Í£B¤O¤Ci¤ž­¤L¥-S¥¥" ¥ Ã¥8䥦9%¦._¦FŽ¦GÕ¦§-<§0j§3›§*ϧHú§+C¨"o¨1’¨5Ĩ%ú¨
 ©=.©rl©"ß©ª0	ª:ªSª/pª- ª(Ϊ2÷ª(*«@S«A”«9Ö«¬)-¬W¬7j¬/¢¬0Ò¬6­0:­"k­MŽ­Ü­`ð­2Q®„®¤®/®Fò®G9¯F¯(ȯ0ñ¯!"°D°)[°1…°'·°&ß°/±?6±Av±^¸±/²>G²0†²4·²Sì²&@³6g³<ž³.Û³:
´3E´3y´0­´AÞ´A µbµ9‚µ+¼µ%èµ%¶%4¶.Z¶'‰¶±¶˶(ݶ·"·,1·^·Qn·À·0Ó·¸¸*3¸^¸,y¸*¦¸6Ѹ¹
¹% ¹F¹<e¹,¢¹?Ϲ#º3º7Oº7‡º2¿º,òº»&>»e»#‚»1¦»Ø»&ó»?¼.Z¼‰¼+™¼8ż5þ¼$4½)Y½ ƒ½!¤½@ƽ@¾H¾7`¾7˜¾:о1¿,=¿-j¿%˜¿9¾¿@ø¿@9À9zÀ,´À+áÀ5
Á2CÁ(vÁ9ŸÁ/ÙÁ'	Â$1ÂVÂQkÂS½ÂFÃBXÃE›ÃáÃCÄ7EÄ7}Ä'µÄKÝÄ[)ÅP…Å$ÖÅ1ûÅ:-Æ:hÆ+£Æ2ÏÆ:Ç2=Ç9pÇ9ªÇ:äÇÈ+;È/gÈ*—È8ÂÈ-ûÈ-)É2WÉ/ŠÉ4ºÉ3ïÉ3#Ê3WÊ(‹Ê-´Ê6âÊ6Ë7PË6ˆË0¿Ë6ðË%'Ì)MÌ;wÌ<³Ì(ðÌ+Í-EÍ,sÍ ÍD¿Í-Î/2ÎWbÎ8ºÎóÎÏ 3ÏTÏrÏ’ÏJ«Ï#öÏ>Ð+YÐ)…Ð.¯Ð=ÞÐPÑmmÑ,ÛÑ5ÒK>ÒAŠÒ/ÌÒ0üÒ<-Ó8jÓF£ÓFêÓT1ÔB†Ô?ÉÔ	Õ0(Õ?YÕA™ÕTÛÕ)0Ö3ZÖ/ŽÖ2¾Ö2ñÖC$×$h×8×5Æ×-ü×9*Ø7dØ7œØ4ÔØ;	Ù=EÙ3ƒÙB·Ù5úÙU0ÚI†ÚYÐÚZ*ÛR…ÛSØÛR,ÜGÜ)ÇÜ:ñÜ-,Ý"ZÝ)}Ý3§ÝKÛÝ!'Þ"IÞ'lÞ$”Þ$¹Þ%ÞÞ/ß&4ß.[ß,Šß0·ß'èß$à"5à2Xà‹à©à#Åà&éàá*á!Iáká…á á#ºá"Þáââ"4â%Wâ}â˜â!µâ×â4ôâ2)ãh\ã&Åã=ìã*ä;Eä#ä.¥ä#Ôä6øä*/å'Zå%‚å#¨å Ìåíå$æ)(æSRæ¦æ-»æ1éæKçKgç8³çRìçL?èZŒè^çèTFéF›é<âé'êRGê&šêÁê(ÛêëëH;ë„ë.›ë0Êë.ûë!*ì&Lìsìzì$í-íGíbí%|í¢í'¶íGÞí@&îgîƒî/îÍî*èî'ï*;ï9fï ï3¾ïòï<ð)Oð,yð ¦ðCÇðñ'ñ"Bñeñ&„ñ«ñ#ºñÞñ#úñò::òuò]‡ò^åò'DóHló:µóðóFô&Uô|ô,ôA¼ôþôõL2õõ™õ³õ-ÍõûõEö9^ö:˜ö:Óö:÷:I÷:„÷:¿÷9ú÷94ø9nø0¨ø/Ùø/	ù*9ù0dù•ù4ªùIßù1)ú0[úŒú;©ú3åú:û#Tû xû ™ûºûÕû'òû%ü2@üsü…ü7›ü Óü)ôüý;<ýxý˜ý/µý<åý6"þYþ"tþ"—þ"ºþ"Ýþ!ÿ"ÿ=ÿ[ÿ/zÿ%ªÿÐÿ%èÿ%.4%c,‰2¶2é7Ti&€§ÂÝOöF&c=ŠÈ$â# D[lŒ¦Á)ß)	'3)['…'­,Õ(*+!V"x!› ½>Þ>!\-~7¬'ä'$4Y"x›'µÝDý+B.n ¾!ÚDüMA	$	$´	UÙ	)/
&Y
L€
Í
ç
46I8a7šÒæü.0K-|=ªGè0
8K
9„
3¾
?ò
K2K~LÊ67N+†\²J@Z-›0Éqú*l<—eÔH:ƒFž4å*ES`;´\ðBM/-À/î)*H:s®€Ì€M8Îb?j/ª#Ú)þ6()_"‰6¬:ãA/`&·CÖ;&V}U«13:Hƒ µÎÛç	óý$
)/%Y-
­
»	ÉÓí		?'gv‚œ¨¾Ûó((<e,z4§Üó+D)U”«Å
ä%ò H5 ~  
½ È (è !(!*<!)g!‘!®!Ë!è!ü!"-"J"Y"8p"©"Å"Ö"ô"4#:I#L„#)Ñ#3û#/$#H$l$ †$&§$Î$ã$ÿ$%1%Q%a%€%Ÿ%¬%À%Ð%ç%?ø%"8&,[&"ˆ&7«&)ã&1
'D?'%„' ª' Ë'5ì'("(:K(<†('Ã(ë(Wþ('V).~)­)Ê)&à)**#0*1T*†*›*#´*Ø*Ró*"F+,i+–+¶+;Ö+7,AJ,.Œ,B»,%þ,'$-4L-<-H¾-'.)/.=Y.ƒ—.[/@w/4¸/.í/60'S0.{0ª0Ê0%ê0"1731#k1A17Ñ1+	2)520_2'2¸2.Ö2-3733&k3-’39À3%ú3> 4_4%4¥4+Ä4#ð4#5685 o55\«5'6506Wf6(¾60ç607AI7A‹7*Í71ø7#*8N8 n8$8´8!Ô8+ö8"9A9']99…9%¿9)å9G:?W:-—:8Å:/þ:=.;l;&‡;®;=Ì;=
<HH<I‘<hÛ<PD=_•=9õ=:/>>j>&©>DÐ>??;U?>‘?WÐ?e(@`Ž@bï@`RA=³AñAúA!B-<BjB‰B?¦B3æB:CUCrC+‘C"½C)àC+
D@6D=wDJµD)E1*E,\E‰E$£E%ÈEîE&
F1FPF.pF#ŸF#ÃF6çF:G7YG#‘GµG5ÏG7H,=H;jH¦HÅH äHIC I5dI.šIÉIAéIB+JnJ*ŽJ@¹J#úJ.KXMK¦K<ÁK7þK@6L)wL¡L"¾L(áL

MM%M$6M[McjM1ÎM2N23N$fN;‹NÇNÛNFäN+OHO9aO›O4ªO:ßO5P-PP.~P-­P7ÛP8Q:LQ‡Q*Q0ÈQ*ùQ*$R)OR+yRF¥R>ìR%+S'QS!ySJ›S$æSGTST3rT#¦T'ÊT2òT7%U/]U/U(½U(æU=VMVjV.‡V&¶VÝV1ýV/W>NWBWÐWçWJÿWJX-bXX:¨X=ãXC!YeY Y*¢YÍY!àYZ:Z!XZ-zZ¨Z¾ZÒZðZ+[$4[ Y[7z[=²[(ð[/\NI\/˜\2È\Lû\3H]4|];±]0í]$^2C^Hv^@¿^%_T&_{_%™_!¿_.á_4`E`d`ƒ`ž`½`Ø`5÷`7-a/ea)•a"¿aOâa2b"Rb*ub$ b#Åb"éb$c$1c!Vcxc.˜cÇc:äc:dAZd8œd*Õd:e;eXere’e°e4Ïe"f3'fF[f@¢fãf þf g@g[gIvgÀg+Ög;hE>h„h+šhOÆhNiei7viP®i.ÿi%.j Tj uj–j6¯jRæj.9khkJ~kÉkBÑkl0l1Ol9lT»l(m59m>omV®mGn'Mn8un-®n-ÜnZ
o[eoCÁoKp<Qp3Žp@Âp5q>9q(xq4¡q=Öq5r3JrL~rIËr3s+Is,us
¢sC­s9ñs(+tFTt5›t1Ñt!u>%u)du3ŽuÂu#Ûu3ÿu$3v8Xv ‘v²v?ÒvZw7mw¥wÃwÞwZ÷wRxSqx+Åxñx#y3,yG`y*¨y$ÓyHøy-AzozSvzSÊz%{:D{<{0¼{3í{!|9=|-w|.¥|*Ô|Gÿ|EG}}`¤}3~$9~^~7s~0«~GÜ~L$+qTò$€33€
g€Ar€G´€#ü€, #M6q6¨)߁.	‚68‚$o‚>”‚$ӂ?ø‚$8ƒ6]ƒ2”ƒ/ǃ2÷ƒ*„DC„:ˆ„
Ä1΄!…="…>`…Ÿ…)±…*ۅ†%†6C†7z†3²†Mæ†-4‡8b‡@›‡1܇+ˆ2:ˆmˆ6ˆ1Ĉ1öˆ:(‰&c‰7Š‰‰J܉#'Š=KŠ;‰Š>Ŋ<‹:A‹0|‹5­‹}ã‹-aŒ<Œ6̌!"%2H%{I¡<ë5(Ž0^Ž-ŽG½Ž+-1_g;‡GÏ=)I(s$œ7Á=ù:7‘Hr‘"»‘+ޑ>
’I’]’}’–’3°’,ä’<“AN““¦“4½“%ò“&”.?”/n”,ž”˔6à”'• ?•"`•9ƒ•½•.ѕK–%L–&r–$™–%¾–$ä–	—!—>—*R—3}—1±—9ã—!˜9?˜8y˜1²˜Pä˜%5™][™Z¹™Jš2_š)’š'¼šäšZ› ]›8~›>·›#ö›$œ?œ"Tœ$wœ)œœƜ՜5õœ$+ P*q8œ6՝ž &žGž!dž"†ž#©ž#͞!ñžŸ+/Ÿ#[Ÿ*Ÿ6ªŸ.áŸ5 /F 9v 3° )ä >¡M¡f¡}¡2›¡,Ρ"û¡%¢D¢-V¢1„¢$¶¢6Û¢£2£*M£x£'˜£/À£/ð£J ¤k¤!w¤™¤!¸¤!Ú¤ü¤&¥6¥$M¥r¥‰¥©¥¼¥%Ò¥ø¥)¦?¦V¦p¦Ž¦,®¦Û¦÷¦§!5§W§p§*ƒ§®§2§<õ§%2¨KX¨¤¨2À¨*ó¨-©0L©$}©¢©·©Nש&ªDª!_ªªžª&¼ª ãª$«&)«:P«!‹«'­«Õ« í«+¬:¬HZ¬.£¬+Ò¬,þ¬)+­#U­3y­C­­$ñ­9®#P®(t®®/µ®å®"¯$¯'B¯!j¯!Œ¯/®¯(Þ¯)°1°Q°c°€°/™°7É°"±C$±-h±#–±º±8ر>²#P²Ct²¸²LÖ²'#³,K³>x³·³˳!ê³)´6´S´#o´'“´»´'Û´#µ('µPµ&pµ'—µ¿µ'ݵ(¶8.¶>g¶,¦¶,Ó¶%·!&·.H·.w·¦·¾·1Û·
¸:"¸%]¸(ƒ¸(¬¸4Õ¸
¹-*¹X¹x¹˜¹'®¹Ö¹&ó¹Aº\º'{º#£º&Ǻ$,»#K»%o»!•»=·»-õ»!#¼E¼1Y¼‹¼0œ¼+ͼ<ù¼6½J½_½s½ˆ½œ½±½ŽÚ½ð½¾¾%¾9¾K¾]¾q¾…¾™¾«¾¾¾Ò¾ç¾û¾¿%¿:¿N¿c¿x¿¿¤¿·¿Ë¿ß¿ô¿ÀÀ/ÀCÀUÀiÀ}À“À§À¾ÀØÀóÀÁ"Á5ÁHÁ>YÁ%˜Á¾Á0ÓÁ-ÂM2ÂM€ÂÎÂ6èÂ5Ã*UÃ$€Ã!¥ÃÇÃ
çÃ;òÃ-.Ä/\Ä7ŒÄÄÄ!àÄÅ"Å&@Å9gÅ/¡Å/ÑÅ8Æ?:Æ8zÆ0³ÆKäÆ~0ǯÇÆÇ(ãÇ.È/;È,kÈ"˜È»È×ÈòÈÉ6É$UÉzÉ1˜É;ÊÉBÊ4IÊ4~Ê0³ÊVäÊ9;Ë4uË&ªË?ÑË4ÌFÌ+fÌ=’Ì+ÐÌ2üÌO/Í6ͶÍËÍ%èÍJÎ+YÎ/…Î$µÎÚÎ7<CÃþdª]åÌù=±nz
åµ
¢2YûÖxgL	(" 
^„<|Wìâ
ÃHfٝâÞÏÃŒR¯‰1
ï·R
çH˜ã!ý
Ñòê­™HÓwþȂÖ
À
	—€
Æ)
v”
ì	ðä…ê¬m0
çˆ
ˆrKÏQ†Z±
êèoI	“ûü
y
³ƒìZ‘ó@
"ãà>û®¤Á
€O`
iíBÇÏÍú
íÿp0Í`»Cª	À2
†ߦ(	xä?e9`¨B>	˜Ú	äš÷CÜ…	¾C“
£ˆ
bob	¥
Êâˆz
A°ÎÏS	õ¥ãV®Õ-É	‰‰&qôàé'ï
‚	gק“]6•²	ØØæÚü‘òˆÚW¢	¤B
	V	‚ ï	Á\œŠ?BW
Iõ‹ðL2
îu
Æjò	4&|gSÛw¥„õôÇãývo
*’&0	ê6:á
¼Ç	¦	6v™šXŒÑæ
zŸ²þ
›¨¡Œ
êÎ	ºØD-%
A&	J¿
"oæm
­	,Ãm<A†ô
fh1
Ä.	e
U@Ò”H
à
aVд	Þ½¢ÐýøáÙó=ÕK±²%ú
~c0†	²Æ	¸
°a16°
¾P0
ýô	šF:’
è'¼
ô
“
#¦|>ô®†ªŠR+•
-·‡Ë
¸Ü
Ž
¡FÑ«ä#
D
Þª`™wê	Žóq
Œ
p	z¤çjØ
BÕÈ‘UDþœ—”À	[
#D”-!d_š±ƒ
’Uè
@
.NÌð
 "9üí¦
É	 ‚4}H>
eýi‹w¿i	ä~
:–
fê-
¦
ËrOüÆX
;ù	\B#T"		¿»&
°,
j½~¯±É8ɏ
		ÓU	EØ+Œ	–d?"üw
²V‚äî	þ_³Ñ­
=–—ÙƒÝAèÆô)Ïð‰T÷âûq#	×	 ‰
)¬s¹
ê
céč
H˜GÖ%ܾ
Þ
xX:óœ£	>šJ~qfx
>ÝZ‡·¹U
_ Ð
iDq·	xh£dû"—	§Šð	—SC
a
Æ
ÝK
B	›”	•VN
Ð¥Ü1‰	dÎb™¸a´*
’—<#…=²Ã@YÇé	y‹Úw	­Û	+Nn®‚U
“Â“–‘d	ìOñµ ½L€Ù<ñpÇ
ûí	n
w¥Ù	®ÅÏt[s^NMF£}4ç°ü†D»	ɶo¹…×úeå
ôEC»@§Ö³|,l1P	„
¾¿f‡Œ•ÍâÙ~f¿$†úÐUÍ7•Ž±±	|
H
½t\ès‹	 	!
w.“ß¡¡æ0ª“\Þ’yÓ
\Ê	ÕÝ4Ü:
YåÔ‡	ñ)l:	Ü

¸ïÑã©06e^ÍdÞrÊ©Zé
Ï	¸Ê
Y+	¥ß
˜	í
a
ÑcñGiڡʽ	­·i
Ù§-E÷P
-KSìÄ
›Â
­úyf
	f/
	\ 	é<p´vŽ	b
K¹¯Ç´‘.u	
\
!é
ûu%ÞŸ±


/Ù¸F¤
OÈ úƒ	D³ ¼
Ê„ÞtM0
¸@ÌÎËÝŸÔu
-ÏBºŠº€qEF±­
\Áuzî
±ÒmR	^	a,µ.ì

{
c©ÊDtØgÂ
"ð‰ê“GkŠÅ-ó
ÊcÍ
4l	?
ó	Aú
=úZ)œc5
/ü›tó/
;M”¸
3	îd
‡íªëÎæSW~´œöÏ
ã:^½›"Ã
jH°A
\Ê–&k	XY.Uq	~D
Ô}b
1¶T2å<]	÷
@	´ñÊ
Ä'¥
@F§C	A¾u
Ò9³ÿM
M	_P\§R>†ÛäÄ		/vd
ÖfÆ%nùkʾ
	±<	Y
yºTs	è
'£
ìî
FÀŸ	m3ÒÆÀñ8‘È—¬	µÏ
½º:‘¼ÞÅ
‚`¨Ó;È’Šö°KÖÎù÷Š	
wØ#`TËéù{N
ºÓ1¢
èbÉ2Iw3¬zM„æ
<ûñ¡]Ñ0²SnŒ>ëþ¾êØ)
ö¾&…Xþc›
ú.j7¨µ
ÑJ
†®Jv
#zl×
”
´ü¢†6âRÙ
{Ž@‚܉	û	š	ä
Z	·n¦éZ
[Q
=k
;{?eAÙ²ü
“	%¹GáY	…y	Ç5	rÉÚÁ'½o(ª!|ý	eP
²
Z
'
ÔR\
ô׸î<7»´
_ô
™’|hèyÃ
õ„Ó³d\
Àòq0
ë
ž
éÛõf
Ñ8Ï^
K+6 YÑ	ÄXÂÐÇ	Îç‹Äî™	Ç}s×Ä(o Žb œ•
{a?Ÿ
üaE	»d¢«ûÿŸ
¤D6È	œ	+
>ˆ;
‘Žž>,„€“K¿SmäŠ|£ß
{5‚Å“´RA
d‰}<åÒXø·
ÚvžN:
¤ç		«r
Q	 ]xŒf—œ³E
Q§—ÈP¯D›;ƒ¥«’
el¦ÕaìËY·åwºGNŸ[¿
÷šÎ!‡
ž	ÄÍ)†T:I[›3½
ýƒýGz
«Ïñ,&
dÿX8—9öÞ
C-åË	™ôPŒÓ	¯	bc	¦lÀ¹
Œ–"q~ÿ{ë
SâY>
©%ÁÛ§
þb=®?Å
ŒÖš&e
^=u[I©
ûÝßÁöÒ÷
ý¡_	]$
1÷i
Lá=	'¨’ŸS"€	
z7
u@
£
fý[Üñ¤¸¦ˆàõ±•uØ	ÊÛý
]Òˆ¹¢
nÀ9
w	m´

-º•e35žuù¥”Œ?ÖëUk}
ÿ
6ý®r	a35{	Ç
Í#
ÎÈyB(
R
y
S
PZ¸‹ô<
•Pð€AªÔ.
8©ÉšüÃT½rû‰rLáª
•wÝ]ÕÖÓF
7Us—Ô`Qòvæ%»
o	›	
ðÜõ	VØAL
)L	ƨ>sæËÓˆ†ò
2¾	Àî9	Šzn)	”þYtV
 ÀÃ~ø›<IJ2zäÎ
ÒX	"
¼0¥.
kW!KSÒ«7‹{²€hgç8£;	<
‡»i(];ÅC
°µ
û
ïÓ0È1C$ÿ	ß}Š´(~t¶ÃÞ	O¤	àoc¥	®ÌÍ—8ÝŸ«Y
úж4Â~8f¡¬
íO	+ò
k¾º
$ø3¿à!M~Jñ:ö
ãÛí
Z¼ÞÊ/È
î`”
ˆ±À³ÑŠ¹pÔ
™/Í
u£ç½7´
[±ÕuIOÂÂ¥¨O®
[
°‹
y8¡
Ì
X•è$Ë
iC¹‹
­ÜmëJ¨8s
×Û
ðª¬
™/&G„4œ§	¹
×?hqôȶqH±ÎòQW
du²:s…
¼«ïK9˜…ú	DÄ:¹—·¹tø	˜SWEz
ÜÓx|G
â

](ß
åyÒuïÍ	3ZºÁ§9
w}
$óL
íGÕ¬Yä
,éké蔞£_
¬j
¶
$ÇO‡o·µØ©°6
½ìn÷o®#ט¤FÿZ	įÚt£œ
·ëAîã
ý
e	箫
³ÚÿÝ

$
3+P¹
(Ùë÷e¯ü	}‘	˜
¤}¨­
@Nž/|Ñ
*æïä$§”î²

]Ö	
ä7”tå~
”ѱÌ
Þh-Å5*2…p)HL-	¸×
)!
’
³
ìå
{Ü2¢D	ú,ñ€Š
‹¤:FȬÔíy–|h	pš¨?žqQ?Ò\¨Ç,n6
VŽl
„ŒOQi	j?0Wß|(×lâNî4
PuÌ‘`
àSUÞjz57}¢–	$ªgçˆãŸg
î
«	:l5¨	p²
Äl ð56}ª\	!VÈ
+H%ú y#92§
Ù
Ê
2
Û`
Ûö€¤).brâVf	ê|p)o0‡ßv™IÊ»ló
µƒ³ù
%5øú	lø
CJëŽM	nt±þ	â
iP¦Tƒü!uB˜¿>jÝ
„
ÓÀ9ýkzBc	
ƒ/tLj	i=s÷%ÔÉ
:óE¢ùœ×Ž`?ôg
U!"#$´5!‘
móßY+ëŸë(
›­»­Ú
Á%r¥Àx	K	áÔþ
sÝETIîþà
˜p`
jø
¾á°óÌ	ðNX*	$‹2ø,GÔ	¤¢Ûhâ	.<ÌæU£¿V¼Q‹Éá	Meò*Rç
²%¾
Áp àL
©ËÚÙ
ßË‚l£utò›Âi¤
¿
ZIF¼
ßÕ	¼}þÎ'k·I©]èx㧶;ã›	q'FÙ£¿Ca^+
Á×ö2= 
	!Ü	J{µlíPÏi‡®C8
r“	Tê9ð@öh	,Ë}6	
Ü*
ÙO[¯
&§µØÿ½˜
‚
Á
Œ4Í™HyS‡fžM„	¶7Ë,ø[˜lÊM`	¿
àÏÌÿŸû=¾8	5ƒ’p5N	‰ðí‡
gÅI&Œ"³ª
ö
˜Æo
e)†¬m
ƒ>‹
é¯¯¯b/
	Ÿc
h
H
o˜ïgN ¯
ÿ:T	;žfyj
aL–µ	7t	ôx^Z

à•UAK§ÂØ•ö
÷†óò¶gR_e…ÄÃ%%
Ô	Å ,	Å

-
é¦rU 4
ìÀ
bŠéýä	E¬1ö	¯Ð	åO
'
©	'	(ïLT
[
vÅ	™
š‹Ì€
©
А2	j	!Ò‰Q³/‡BÇüܬ_«kè8ç­¶ëQG8a]_ã£ĺŸõæ	´€øT
H	~
§
@[	³
¶ñ
d.Cž“»­õ	æªrdŸÖRçÀå
[°©»…k×—.Ú‹ïÏ©V03ù›x¯Ð„Ð
ÝG
Fsì¶QôìV]°Ìš
p

–y		B
Q
XŽ*„õ
ÚÔº¼Áfƒ	_« µPeóÌŠÍš4œ1w
#1•ÕW
Ì
1IB5
BU9õ
~
ßã
¢^
J/™
œï‚‰Æ7	‚
„¿	÷	µãà,
¡ˆÈ{b=Ø	𥍚ãügï
]
í1Õ¢KøÆÝr
€n	¶	Nà³Ç$¦þíE
Rz	š’
ö•³	^
ÿ!		b
¸+–©cÌÐÅ
(§
°	sâ̐š
ŒD¦ïT
ˆ1ÛQ_&
تEáNqA	Ô¼
¦†
&
²	4	mp
M	iaM

‚7
‹^oA¨
ÖÄ®
#'ÍY%Fì
¦Û–9Jïd`p—
ZGë	‡AÖÆ
‘?	(jQT	6€
à
oE
_<
8íL¡ñ^ì>Žõèø涼ä	øŽƒÈZ
¿¬qÒ
9_
1P
 
öŒòV“Á6D£×8J
Ô;òÔ
Xm!2{H%	EQ
	`^+{
Õ
ŸÓøó]2
¤k$*Žn‚BË';
?*t@\	8
äD*<ç
MH˜îCI
R
èæ¡O2	™Õ
÷¬xxc
ÿ
3_iÉ•Ò	XÂ	­
½µCEèû‘;Ñ
¥äc÷e«žç^á
º	áðxÛ
$ØÏv
an¢é‡"
‡é
¢[² *…
J	¬¢x_Ú3

ñ/ß(ëÓömâ}6K»)¡€ËçÎ
Ç û
 ·@ÿx¯	6J5Vv‰
îå	3c¥‡”
{O
	›T„æ‚Ð=k
ÉÝÝ		ÃŠ
Ñúõ
ƒ@R¡?
(	K¾bG¿zc®	q
¦1	¬ùù
ªº—ž¨ 
j
QK
9áŽ
âl
c\´ÎFÆæèŠêÂøkmW[pΤşW	ï'ÛºV¾J«Õå4Ø
°JS
Lƒi·7hÅ­	’¼Ál,‚W€Üy"µÜß	+á
W#ÿ–
*qÍP¸~	WjÚ
Æ¿âG„Ðò@µÅ¹{M\‰	ˆ¸
Sž
–`ëjÓ
	
Uß}	Ì×BÛ·™
˜»
°
4ý»³	¾—
.à*‘åùWòÖ7W	’å,½
•	–g	.	Ê”›AÈ
“®Ëê'_ùO¢Oœk=ªsYZ«
h

vž	Á	&
–,Ä
Í'5ñ	…ã	œ;Ò
˹þE­Iwbë°vs¦S²k»Ë&ž¡	áÖpõ/t
;s­ÖÉ
*ö)Æ3
|™Ð4Õ/	õùÅürÂ'€h
>…Þ]
;;ÍÐRn‰Â}0º
-Ù4?Yv¯à	/ÉáÈŽ¶
Õ»h
펴R†
¨
…·
g.´XF	v	g3o…è	 ÂÒ
x
ƒ
á†3"ÆX
«ê
|Þ.· ò¨g
	Hˆ0L4M5×	
(À	„ÏD
™*Ý¡ùJ¤ÔXÃ	½œ

¼ê©N©Îþ&’r-mW›
¹Ð>ùºÉ‘ Ña	ñ
[â¶ÇÅõ^^æ=
µžj+
šs
‰¸	L3ˆœ’ÎzÖ
h	˜út
ìg‘
¹	+)ó*
I
N|
ð
¥–
ÚÓÙÒEÞÛb$	vƒn
m	¯Ý”ŠIa…PK‹Ã® ¼	#mh½¸¼#-ÀÕn«ãÑ“=
G79ß{ÉrÈ‘ÁÚÓh ¶ON9w
¾~’	G	
£$©F
ÁÃL`|	M÷	á
TÉ+V
Ä¡
			  TI CodeComposer Studio syntax compatibility mode			[default is %d]
			[default is %s]


			specify variant of 960 architecture
-b			add code to collect statistics about branches taken
-link-relax		preserve individual alignment directives so linker
			can do relaxing (b.out format only)
-no-relax		don't alter compare-and-branch instructions for
			long displacements

			specify variant of SPARC architecture
-bump			warn when assembler switches architectures
-sparc			ignored
--enforce-aligned-data	force .long, etc., to be aligned correctly
-relax			relax jumps and branches (default)
-no-relax		avoid changing any jumps and branches

	%s 
 NDS32-specific assembler options:

 input file    	: %s
 options passed	: 
 output file   	: %s
 target        	: %s
 time stamp    	: %s


-no-relax		don't relax relocations
			

D30V options:
-O                      Make adjacent short instructions parallel if possible.
-n                      Warn about all NOPs inserted by the assembler.
-N                      Warn about NOPs inserted after word multiplies.
-c                      Warn about symbols whose names match register names.
-C                      Opposite of -C.  -c is the default.

TIC4X options:
  -mcpu=CPU  -mCPU        select architecture variant. CPU can be:
                            30 - TMS320C30
                            31 - TMS320C31, TMS320LC31
                            32 - TMS320C32
                            33 - TMS320VC33
                            40 - TMS320C40
                            44 - TMS320C44
  -mrev=REV               set cpu hardware revision (integer numbers).
                          Combinations of -mcpu and -mrev will enable/disable
                          the appropriate options (-midle2, -mlowpower and
                          -menhanced) according to the selected type
  -mbig                   select big memory model
  -msmall                 select small memory model (default)
  -mregparm               select register parameters (default)
  -mmemparm               select memory parameters
  -midle2                 enable IDLE2 support
  -mlowpower              enable LOPOWER and MAXSPEED support
  -menhanced              enable enhanced opcode support
                                         constraint violations
                                         for constraint violations
                                         instructions might violate constraints
                                         might violate constraints
                          EXTENSION is combination of:
                          Registers will not need any prefix.
                          Registers will require a `$'-prefix.
                          emulate output (default %s)
                Record the cpu type
        -EB		assemble code for a big-endian cpu
        -EL		assemble code for a little-endian cpu
        -FIXDD		fix data dependencies
        -G gpnum	assemble code for setting gpsize, default is 8 bytes
        -KPIC		generate PIC
        -NWARN		do not print warning message when fixing data dependencies
        -O0		do not perform any optimizations
        -SCORE3		assemble code for target SCORE3
        -SCORE5		assemble code for target SCORE5
        -SCORE5U	assemble code for target SCORE5U
        -SCORE7		assemble code for target SCORE7 [default]
        -USE_R1		assemble code for no warning message when using temp register r1
        -V 		Sunplus release version
        -V                print assembler version number
        -Qy, -Qn          ignored
        -march=score3	assemble code for target SCORE3
        -march=score7	assemble code for target SCORE7 [default]
        S390 options:
        -mregnames        Allow symbolic names for registers
        -mwarn-areg-zero  Warn about zero base/index registers
        -mno-regnames     Do not allow symbolic names for registers
        -m31              Set file format to 31 bit format
        -m64              Set file format to 64 bit format
    ops were:    %s   did you mean this?   other valid variant(s):  --32/--64/--x32         generate 32bit/64bit/x32 code
  --MD FILE               write dependency information in FILE (default none)
  --alternate             initially turn on alternate macro syntax
  --compress-debug-sections[={none|zlib|zlib-gnu|zlib-gabi}]
                          compress DWARF debug sections using zlib
  --compress-debug-sections[={none|zlib|zlib-gnu|zlib-gabi}]
                          compress DWARF debug sections using zlib [default]
  --debug-prefix-map OLD=NEW
                          map OLD to NEW in debug information
  --defsym SYM=VAL        define symbol SYM to given value
  --disp-size-default-22    branch displacement with unknown size is 22 bits (default)
  --disp-size-default-32    branch displacement with unknown size is 32 bits
  --divide                do not treat `/' as a comment character
  --divide                ignored
  --elf-stt-common=[no|yes]
                          generate ELF common symbols with STT_COMMON type
  --execstack             require executable stack for this object
  --fatal-warnings        treat warnings as errors
  --fix-v4bx              Allow BX in ARMv4 code
  --gdwarf-2              generate DWARF2 debugging information
  --gdwarf-sections       generate per-function section names for DWARF line information
  --gstabs                generate STABS debugging information
  --gstabs+               generate STABS debug info with GNU extensions
  --hash-size=<value>     set the hash table size close to <value>
  --help                  show this message and exit
  --itbl INSTTBL          extend instruction set to include instructions
                          matching the specifications defined in file INSTTBL
  --listing-cont-lines    set the maximum number of continuation lines used
                          for the output data column of the listing
  --listing-lhs-width     set the width in words of the output data column of
                          the listing
  --listing-lhs-width2    set the width in words of the continuation lines
                          of the output data column; ignored if smaller than
                          the width of the first line
  --listing-rhs-width     set the max width in characters of the lines from
                          the source file
  --m32bit-doubles  [default]
  --m32bit-doubles [default]
  --m64bit-doubles
  --m64bit-doubles  Source code uses 64-bit doubles
  --march=<arch>		Generate code for <arch>.  Valid choices for <arch>
				are v0_v10, v10, v32 and common_v10_v32.
  --mbig-endian-data
  --mcpu=<rx100|rx200|rx600|rx610|rxv2>
  --mg10            Enable support for G10 variant
  --mg13            Selects the G13 core.
  --mg14            Selects the G14 core [default]
  --mint-register=<value>
  --mlittle-endian-data [default]
  --mno-allow-string-insns  --mpid
  --mrelax
  --mrelax          Enable link time relaxation
  --mrl78           Alias for --mg14
  --msmall-data-limit
  --muse-conventional-section-names
  --muse-renesas-section-names [default]
  --no-underscore         User symbols do not have any prefix.
  --nocompress-debug-sections
                          don't compress DWARF debug sections
  --nocompress-debug-sections
                          don't compress DWARF debug sections [default]
  --noexecstack           don't require executable stack for this object
  --pic			Enable generation of position-independent code.
  --reduce-memory-overheads 
                          prefer smaller memory use at the cost of longer
                          assembly times
  --sectname-subst        enable section name substitution sequences
  --size-check=[error|warning]
			  ELF .size directive check (default --size-check=error)
  --statistics            print various measured statistics from execution
  --strip-local-absolute  strip local absolute symbols
  --target-help           show target specific options
  --traditional-format    Use same format as native assembler when possible
  --underscore            User symbols are normally prepended with underscore.
  --version               print assembler version number and exit
  --warn                  don't suppress warnings
  -D                      produce assembler debugging messages
  -EB                     assemble code for a big-endian cpu
  -EB                     assemble for a big endian system (default)
  -EL                     assemble for a little endian system
  -EB,-big                produce big endian code and data
  -EL			  generate code for little endian mode (default)
  -EB			  generate code for big endian mode
  -mwarn-expand		  warn if pseudo operations are expanded
  -mxp			  enable i860XP support (disabled by default)
  -mintel-syntax	  enable Intel syntax (default to AT&T/SVR4)
  -EL                     assemble code for a little-endian cpu
  -EL,-little             produce little endian code and data
  -I DIR                  add DIR to search list for .include directives
  -Ip                     synonym for -ignore-parallel-conflicts
  -J                      don't warn about signed overflow
  -K                      warn when differences altered for long displacements
  -KPIC                   generate PIC
  -L,--keep-locals        keep local symbols (e.g. starting with `L')
  -M,--mri                assemble in MRI compatibility mode
  -N                      Warn when branches are expanded to jumps.
  -O                      try to optimize code.  Implies -parallel
  -O1,			  Optimize for performance
  -Os			  Optimize for space
  -Q                      ignored
  -Q                      ignored
  -V                      print assembler version number
  -Q                      ignored
  -V                      print assembler version number
  -EB/-EL                 generate big-endian/little-endian code
  --32/--64               generate 32bit/64bit code
  -Q                      ignored
  -V                      print assembler version number
  -k                      ignored
  -R                      fold data section into text section
  -V			  print assembler version number
  -Qy, -Qn		  ignored
  -W  --no-warn           suppress warnings
  -Wnp                    synonym for -no-warn-explicit-parallel-conflicts
  -Wnuh                   synonym for -no-warn-unmatched-high
  -Wp                     synonym for -warn-explicit-parallel-conflicts
  -Wuh                    synonym for -warn-unmatched-high
  -X                      ignored
  -Z                      generate object file even after errors
  -c                      print a warning if a comment is found
  -f                      skip whitespace and comment preprocessing
  -fixed-special-register-names
                          Allow only the original special register names.
  -g --gen-debug          generate debugging information
  -globalize-symbols      Make all symbols global.
  -gnu-syntax             Turn off mmixal syntax compatibility.
  -h, -H                  Don't execute, print this help text.  Deprecated.
  -h-tick-hex              Support H'00 style hex constants
  -ignore-parallel-conflicts            do not check parallel instructions
  -linker-allocated-gregs If there's no suitable GREG definition for the                          operands of an instruction, let the linker resolve.
  -m%s%s
  -m32r                   disable support for the m32rx instruction set
  -m32r2                  support the extended m32r2 instruction set
  -m32rx                  support the extended m32rx instruction set
  -m4byte-align             Mark the binary as using 32-bit alignment (default)
  -m8byte-align             Mark the binary as using 64-bit alignment
  -mEA
  -mbarrel-shifter
  -mbarrel_shifter
  -mcrc
  -mdsp-packa
  -mdsp_packa
  -mdvbf
  -mld-extension-reg-mask
  -mlock
  -mmac-24
  -mmac-d16
  -mmac_24
  -mmac_d16
  -mmin-max
  -mmin_max
  -mmul64
  -mno-mpy
  -mnorm
  -mrtsc
  -msimd
  -mswap
  -mswape
  -mtelephony
  -muser-mode-only
  -mxy
  -mN - do not insert NOPs after changing interrupts (default)
  -mQ - enable relaxation at assembly time. DANGEROUS!
  -mP - enable polymorph instructions
  -mY - do not warn about missing NOPs after changing interrupts
  -m[no-]%-17sEnable/Disable %s
  -mach=<name>             Set the H8300 machine type to one of:
                           h8300h, h8300hn, h8300s, h8300sn, h8300sx, h8300sxn
  -mall-opcodes    accept all AVR opcodes, even if not supported by MCU
  -mno-skip-bug    disable warnings for skipping two-word instructions
                   (default for avr4, avr5)
  -mno-wrap        reject rjmp/rcall instructions with 8K wrap-around
                   (default for avr3, avr5)
  -mrmw            accept Read-Modify-Write instructions
  -mlink-relax     generate relocations for linker relaxation (default)
  -mno-link-relax  don't generate relocations for linker relaxation.
  -mgcc-isr        accept the __gcc_isr pseudo-instruction.
  -mamd64                 accept only AMD64 ISA
  -march=ARCH             enable instructions from architecture ARCH
  -march=CPU[,+EXTENSION...]
                          generate code for CPU and EXTENSION, CPU is one of:
  -march=ms1-16-002         allow ms1-16-002 instructions (default)
  -march=ms1-16-003         allow ms1-16-003 instructions
  -march=ms1-64-001         allow ms1-64-001 instructions
  -march=ms2                allow ms2 instructions 
  -mavxscalar=[128|256]   encode scalar AVX instructions with specific vector
                           length
  -mbig-endian            generate big-endian code
  -mbig-obj               generate big object files
  -mcpu=<cpu[-sirevision]> specify the name of the target CPU
  -mdsbt                  code uses DSBT addressing
  -mevexlig=[128|256|512] encode scalar EVEX instructions with specific vector
                           length
  -mevexrcig=[rne|rd|ru|rz]
                          encode EVEX instructions with specific EVEX.RC value
                           for SAE-only ignored instructions
  -mevexwig=[0|1]         encode EVEX instructions with specific EVEX.W value
                           for EVEX.W bit ignored instructions
  -mextension               enable extension opcode support
  -mfdpic                  assemble for the FDPIC ABI
  -mfence-as-lock-add=[no|yes]
                          encode lfence, mfence and sfence as
                           lock addl $0x0, (%%{re}sp)
  -mgcc-abi                 Mark the binary as using the old GCC ABI
  -mindex-reg             support pseudo index registers
  -mintel64               accept only Intel64 ISA
  -mip2022               restrict to IP2022 insns 
  -mip2022ext            permit extended IP2022 insn
  -ml - enable large code model
  -mlittle-endian         generate little-endian code
  -mmnemonic=[att|intel]  use AT&T/Intel mnemonic
  -mn - insert a NOP after changing interrupts
  -mnaked-reg             don't require `%%' prefix for registers
  -mno-bcond17		  disable b<cond> disp17 instruction
  -mno-dsbt               code does not use DSBT addressing
  -mno-fdpic/-mnopic       disable -mfdpic
  -mno-pic                code addressing is position-dependent
  -mno-stld23		  disable st/ld offset23 instruction
  -mold-gcc               support old (<= 2.8.1) versions of gcc
  -moperand-check=[none|error|warning]
                          check operand combinations for validity
  -mpic                   code addressing is position-independent
  -mpid=far               code uses position-independent data addressing,
                            GOT accesses use far DP addressing
  -mpid=near              code uses position-independent data addressing,
                            GOT accesses use near DP addressing
  -mpid=no                code uses position-dependent data addressing
  -mrelax                   Enable relaxation
  -mrelax                 enable relaxation
  -mrelax-relocations=[no|yes]
                          generate relax relocations
  -mrh850-abi               Mark the binary as using the RH850 ABI (default)
  -mshared                disable branch optimization for shared code
  -msse-check=[none|error|warning]
                          check SSE instructions
  -msse2avx               encode SSE instructions with VEX prefix
  -msyntax=[att|intel]    use AT&T/Intel syntax
  -mtune=CPU              optimize for CPU, CPU is one of:
  -mv850                    The code is targeted at the v850
  -mv850e                   The code is targeted at the v850e
  -mv850e1                  The code is targeted at the v850e1
  -mv850e2                  The code is targeted at the v850e2
  -mv850e2v3                The code is targeted at the v850e2v3
  -mv850e2v4                Alias for -mv850e3v5
  -mv850e3v5                The code is targeted at the v850e3v5
  -mwarn-signed-overflow    Warn if signed immediate values overflow
  -mwarn-unsigned-overflow  Warn if unsigned immediate values overflow
  -n                      Do not optimize code alignment
  -q                      quieten some warnings
  -nIp                    synonym for -no-ignore-parallel-conflicts
  -no-bitinst             disallow the M32R2's extended bit-field instructions
  -no-expand              Do not expand GETA, branches, PUSHJ or JUMP
                          into multiple instructions.
  -no-ignore-parallel-conflicts         check parallel instructions for
  -no-merge-gregs         Do not merge GREG definitions with nearby values.
  -no-pad-sections        do not pad the end of sections to alignment boundaries
  -no-parallel            disable -parallel
  -no-predefined-syms     Do not provide mmixal built-in constants.
                          Implies -fixed-special-register-names.
  -no-warn-explicit-parallel-conflicts  do not warn when parallel
  -no-warn-unmatched-high do not warn about missing low relocs
  -nocpp                  ignored
  -nosched                  disable scheduling restrictions
  -o OBJFILE              name the object-file output OBJFILE (default a.out)
  -parallel               try to combine instructions in parallel
  -relax                  Create linker relaxable code.
  -s                      ignored
  -w                      ignored
  -warn-explicit-parallel-conflicts     warn when parallel instructions
  -warn-unmatched-high    warn when an (s)high reloc has no matching low reloc
  -x                      Do not warn when an operand to GETA, a branch,
                          PUSHJ or JUMP is not known to be within range.
                          The linker will catch any errors.  Implies
                          -linker-allocated-gregs.  -xauto		  automagically remove dependency violations (default)
  -xnone		  turn off dependency violation checking
  -xdebug		  debug dependency violation checker
  -xdebugn		  debug dependency violation checker but turn off
			  dependency violation checking
  -xdebugx		  debug dependency violation checker and turn on
			  dependency violation checking
  @FILE                   read options from FILE
 %s; *input_line_pointer == '%c' 0x%02x
 AArch64-specific assembler options:
 ARM-specific assembler options:
 Blackfin specific assembler options:
 FR30 specific command line options:
 GNU assembler version %s (%s)
	 using BFD version %s. H8300-specific assembler options:
 M32C specific command line options:
 M32R specific command line options:
 MMIX-specific command line options:
 Meta specific command line options:
 RL78 specific command line options:
 RX specific command line options:
 Score-specific assembler options:
 V850 options:
 XC16X specific command line options:
 XSTORMY16 specific command line options:
 Z8K options:
  -z8001                  generate segmented code
  -z8002                  generate unsegmented code
  -linkrelax              create linker relaxable code
 branch relocation truncate (0x%x)  [-2^9 ~ 2^9-1] branch relocation truncate (0x%x) [-2^19 ~ 2^19-1] branch relocation truncate (0x%x) [-2^9 ~ 2^9-1]!%s does not use a sequence number!samegp reloc against symbol without .prologue: %s"%d" (instance number %d of a %s label)".else" without matching ".if"".elseif" after ".else"".elseif" without matching ".if"".endif" without ".if"# Example of `%s' instructions
	.sect .text
_start:
# bars register# conflicts length#4 not valid on H8/300.#<imm16>#<imm8>#<mask>$DPR_BYTE not supported in this context$DPR_GOT not supported in this context$DPR_HWORD not supported in this context$DPR_WORD not supported in this context$DSBT_INDEX must be used with __c6xabi_DSBT_BASE$DSBT_INDEX not supported in this context$GOT not supported in this context$PCR_OFFSET not supported in this context$dbg and $depc are disabled when DEBUG is off$hi and $lo are disabled when MUL and DIV are off$mb0, $me0, $mb1, and $me1 are disabled when COP is off% operator needs absolute expression%%%s() must be outermost term in expression%%hi8 only applies to .byte%d error%d errors%d warning%d warnings%s %s -- `%s'%s -- statement `%s' ignored%s NOP inserted%s `%s' already has an alias `%s'%s argument must be a string%s at operand %d -- `%s'%s directive has no name%s for `%s'%s for instruction '%s'%s instruction does not accept a .b suffix%s instruction, operand %d doesn't match%s is enabled by vle flag%s is not used for the selected target%s may not occupy the delay slot of another branch insn.%s must be %d at operand %d -- `%s'%s must have a constant value%s not disabled by vle flag%s not supported in MIPS16 mode%s offset %d out of range%s offset %d out of range %d to %d%s out of domain (%d is not a multiple of %d)%s out of range %d to %d at operand %d -- `%s'%s out of range (%d is not between %d and %d)%s out of range (0x%s is not between 0x%s and 0x%s)%s register same as write-back base%s relocations do not fit in %d byte%s relocations do not fit in %d bytes%s relocations do not fit in %u byte%s relocations do not fit in %u bytes%s second argument cannot be a negative number %d%s shortened to %s%s symbol recursion stopped at second appearance of '%s'%s unsupported%s unsupported as instruction fixup%s without %s%s, %s, generating bad object file
%s, treating warnings as errors%s: attempt to rotate the PC register%s: global symbols not supported in common sections%s: no such section%s: output of 1st instruction is the same as an input to 2nd instruction - is this intentional ?%s: output of 2nd instruction is the same as an input to 1st instruction - is this intentional ?%s: total time in assembly: %ld.%06ld
%s: unexpected function type: %d%s: unrecognized processor name%s: would close weakref loop: %s%s:%u: bad return from bfd_install_relocation: %x%u-byte relocation cannot be applied to %u-byte field'%.*s' instruction not at start of execute packet'%.*s' instruction not in a software pipelined loop'%.*s' instruction not supported on this architecture'%.*s' instruction not supported on this functional unit'%.*s' instruction not supported on this functional unit for this architecture'%s' is not repeatable. Resulting behavior is undefined.'%s' is only available in DD2.0 or higher.'%s' may not be bundled with other instructions.'%s' previously declared as '%s'.'%s': only the NOP instruction can be issued in parallel on the m32r')' required',' expected'APSR', 'CPSR' or 'SPSR' expected'ASR' required'H' modifier only valid for accumulator registers'L' modifier not valid for this instruction'LSL' or 'ASR' required'LSL' required'MFC_RdTagMask' (channel 12) is only available in DD2.0 or higher.'ROR' shift is not permitted'SPU_RdEventMask' (channel 11) is only available in DD2.0 or higher.'[' expected'[' expected after PLD mnemonic'[' expected after PLI mnemonic']' expected'd.%s' must be 8-byte aligned'entry_num' must be absolute number in [0,31]'||' after predicate'||' not followed by instruction'||^' without previous SPMASK'}' expected at end of 'option' field(PC)+ unpredictable(Requires %s; requested architecture is %s.)(plt) is only valid on branch targets(unknown reason)*<abs8>-%s conflicts with the other architecture options, which imply -%s-(PC) unpredictable-- unterminated string--abi=[32|64]		set size of expanded SHmedia operands and object
			file type
--shcompact-const-crange  emit code-range descriptors for constants in
			SHcompact code sections
--no-mix		disallow SHmedia code in the same section as
			constants and SHcompact code
--no-expand		do not expand MOVI, PT, PTA or PTB instructions
--expand-pt32		with -abi=64, expand PT, PTA and PTB instructions
			to 32 bits only
--absolute-literals option not supported in this Xtensa configuration--compress-debug-sections=%s is unsupported--density option is ignored--fdpic			generate an FDPIC object file
--generics is deprecated; use --transform instead--gstabs is not supported for ia64--hash-size needs a numeric argument--isa=[shmedia		set as the default instruction set for SH64
    | SHmedia
    | shcompact
    | SHcompact]
--no-density option is ignored--no-generics is deprecated; use --no-transform instead--no-relax is deprecated; use --no-transform instead--no-underscore is invalid with a.out format--nops needs a numeric argument--pic is invalid for this object format--relax is deprecated; use --transform instead-32			create 32 bit object file
-64			create 64 bit object file
-32			create o32 ABI object file (default)
-n32			create n32 ABI object file
-64			create 64 ABI object file
-EL			generate code for a little endian machine
-EB			generate code for a big endian machine
--little-endian-data	generate code for a machine having big endian
                        instructions and little endian data.
-G may not be used in position-independent code-G may not be used with SVR4 PIC code-G may not be used with abicalls-G n            Put data <= n bytes in the small data area
-G not supported in this configuration-KPIC			generate PIC
-V			print assembler version number
-undeclared-regs	ignore application global register usage without
			appropriate .register directive (default)
-no-undeclared-regs	force error on application global register usage
			without appropriate .register directive
--dcti-couples-detect	warn when an unpredictable DCTI couple is found
-q			ignored
-Qy, -Qn		ignored
-s			ignored
-KPIC, -call_shared	generate SVR4 position independent code
-call_nonpic		generate non-PIC code that can operate with DSOs
-mvxworks-pic		generate VxWorks position independent code
-non_shared		do not generate code that can operate with DSOs
-xgot			assume a 32 bit GOT
-mpdr, -mno-pdr		enable/disable creation of .pdr sections
-mshared, -mno-shared   disable/enable .cpload optimization for
                        position dependent (non shared) code
-mabi=ABI		create ABI conformant object file for:
-R option not supported on this target.-TSO			use Total Store Ordering
-PSO			use Partial Store Ordering
-RMO			use Relaxed Memory Ordering
-expand-pt32 invalid together with -no-expand-expand-pt32 only valid with -abi=64-k			generate PIC
-l			use 1 word for refs to undefined symbols [default 2]
-pic, -k		generate position independent code
-S			turn jbsr into jsr
--pcrel                 never turn PC-relative branches into absolute jumps
--register-prefix-optional
			recognize register names without prefix character
--bitwise-or		do not treat `|' as a comment character
--base-size-default-16	base reg without size is 16 bits
--base-size-default-32	base reg without size is 32 bits (default)
--disp-size-default-16	displacement with unknown size is 16 bits
--disp-size-default-32	displacement with unknown size is 32 bits (default)
-mCPU			equivalent to -march=CPU -mtune=CPU. Deprecated.
-no-mCPU		don't generate code specific to CPU.
			For -mCPU and -no-mCPU, CPU must be one of:
-mPIC           Mark generated file as using large position independent code
-m[no-]%-16s enable/disable %s architecture extension
-maltivec               generate code for AltiVec
-mvsx                   generate code for Vector-Scalar (VSX) instructions
-me300                  generate code for PowerPC e300 family
-me500, -me500x2        generate code for Motorola e500 core complex
-me500mc,               generate code for Freescale e500mc core complex
-me500mc64,             generate code for Freescale e500mc64 core complex
-me5500,                generate code for Freescale e5500 core complex
-me6500,                generate code for Freescale e6500 core complex
-mspe                   generate code for Motorola SPE instructions
-mspe2                  generate code for Freescale SPE2 instructions
-mvle                   generate code for Freescale VLE instructions
-mtitan                 generate code for AppliedMicro Titan core complex
-mregnames              Allow symbolic names for registers
-mno-regnames           Do not allow symbolic names for registers
-march=%s is not compatible with the selected ABI-march=<arch>		set architecture
-mcpu=<cpu>		set cpu [default %s]
-mcpu=<CPU version>       Specify the CPU version
-mcpu={fr500|fr550|fr400|fr405|fr450|fr300|frv|simple|tomcat}
-mdouble        Mark generated file as using double precision FP insns
-mdsp			generate DSP instructions
-mno-dsp		do not generate DSP instructions
-mdspr2			generate DSP R2 instructions
-mno-dspr2		do not generate DSP R2 instructions
-mdspr3			generate DSP R3 instructions
-mno-dspr3		do not generate DSP R3 instructions
-mdword         Mark generated file as using a 8-byte stack alignment
-me <filename>            Redirect errors to a file
-merrors-to-file <filename>
-mfar-mode | -mf          Use extended addressing
-mfdpic         Assemble for the FDPIC ABI
-mfix-loongson2f-jump	work around Loongson2F JUMP instructions
-mfix-loongson2f-nop	work around Loongson2F NOP errata
-mfix-vr4120		work around certain VR4120 errata
-mfix-vr4130		work around VR4130 mflo/mfhi errata
-mfix-24k		insert a nop after ERET and DERET instructions
-mfix-cn63xxp1		work around CN63XXP1 PREF errata
-mgp32			use 32-bit GPRs, regardless of the chosen ISA
-mfp32			use 32-bit FPRs, regardless of the chosen ISA
-msym32			assume all symbols have 32-bit values
-O0			remove unneeded NOPs, do not swap branches
-O			remove unneeded NOPs and swap branches
--trap, --no-break	trap exception on div by 0 and mult overflow
--break, --no-trap	break exception on div by 0 and mult overflow
-mfpr-32        Mark generated file as only using 32 FPRs
-mfpr-64        Mark generated file as using all 64 FPRs
-mgpr-32        Mark generated file as only using 32 GPRs
-mgpr-64        Mark generated file as using all 64 GPRs
-mhard-float		allow floating-point instructions
-msoft-float		do not allow floating-point instructions
-msingle-float		only allow 32-bit floating-point operations
-mdouble-float		allow 32-bit and 64-bit floating-point operations
--[no-]construct-floats	[dis]allow floating point values to be constructed
--[no-]relax-branch	[dis]allow out-of-range branches to be relaxed
-mignore-branch-isa	accept invalid branches requiring an ISA mode switch
-mno-ignore-branch-isa	reject invalid branches requiring an ISA mode switch
-mnan=ENCODING		select an IEEE 754 NaN encoding convention, either of:
-minsn32		only generate 32-bit microMIPS instructions
-mno-insn32		generate all microMIPS instructions
-mips1			generate MIPS ISA I instructions
-mips2			generate MIPS ISA II instructions
-mips3			generate MIPS ISA III instructions
-mips4			generate MIPS ISA IV instructions
-mips5                  generate MIPS ISA V instructions
-mips32                 generate MIPS32 ISA instructions
-mips32r2               generate MIPS32 release 2 ISA instructions
-mips32r3               generate MIPS32 release 3 ISA instructions
-mips32r5               generate MIPS32 release 5 ISA instructions
-mips32r6               generate MIPS32 release 6 ISA instructions
-mips64                 generate MIPS64 ISA instructions
-mips64r2               generate MIPS64 release 2 ISA instructions
-mips64r3               generate MIPS64 release 3 ISA instructions
-mips64r5               generate MIPS64 release 5 ISA instructions
-mips64r6               generate MIPS64 release 6 ISA instructions
-march=CPU/-mtune=CPU	generate code/schedule for CPU, where CPU is one of:
-mips16			generate mips16 instructions
-no-mips16		do not generate mips16 instructions
-mips16 cannot be used with -micromips-mlibrary-pic   Mark generated file as using position independent code for libraries
-mmcu			generate MCU instructions
-mno-mcu		do not generate MCU instructions
-mmedia         Mark generated file as using media insns
-mmicromips		generate microMIPS instructions
-mno-micromips		do not generate microMIPS instructions
-mmicromips cannot be used with -mips16-mmsa			generate MSA instructions
-mno-msa		do not generate MSA instructions
-mmt			generate MT instructions
-mno-mt			do not generate MT instructions
-mmuladd        Mark generated file as using multiply add/subtract insns
-mno-dword      Mark generated file as using a 4-byte stack alignment
-mno-pack       Do not allow instructions to be packed
-mnopic         Disable -mpic, -mPIC, -mlibrary-pic and -mfdpic
-mpack          Allow instructions to be packed
-mpic           Mark generated file as using small position independent code
-mppc64, -m620          generate code for PowerPC 620/625/630
-mppc64bridge           generate code for PowerPC 64, including bridge insns
-mbooke                 generate code for 32-bit PowerPC BookE
-ma2                    generate code for A2 architecture
-mpower4, -mpwr4        generate code for Power4 architecture
-mpower5, -mpwr5, -mpwr5x
                        generate code for Power5 architecture
-mpower6, -mpwr6        generate code for Power6 architecture
-mpower7, -mpwr7        generate code for Power7 architecture
-mpower8, -mpwr8        generate code for Power8 architecture
-mpower9, -mpwr9        generate code for Power9 architecture
-mcell                  generate code for Cell Broadband Engine architecture
-mcom                   generate code for Power/PowerPC common instructions
-many                   generate code for any architecture (PWR/PWRX/PPC)
-mrelocatable           support for GCC's -mrelocatble option
-mrelocatable-lib       support for GCC's -mrelocatble-lib option
-memb                   set PPC_EMB bit in ELF flags
-mlittle, -mlittle-endian, -le
                        generate code for a little endian machine
-mbig, -mbig-endian, -be
                        generate code for a big endian machine
-msolaris               generate code for Solaris
-mno-solaris            do not generate code for Solaris
-K PIC                  set EF_PPC_RELOCATABLE_LIB in ELF flags
-V                      print assembler version number
-Qy, -Qn                ignored
-msmartmips		generate smartmips instructions
-mno-smartmips		do not generate smartmips instructions
-msoft-float    Mark generated file as using software FP
-mtomcat-debug  Debug tomcat workarounds
-mtomcat-stats  Print out stats for tomcat workarounds
-mvirt			generate Virtualization instructions
-mno-virt		do not generate Virtualization instructions
-mxpa			generate eXtended Physical Address (XPA) instructions
-mno-xpa		do not generate eXtended Physical Address (XPA) instructions
-no-expand only valid with SHcompact or SHmedia-no-mix is invalid without specifying SHcompact or SHmedia-nops=count             when aligning, more than COUNT nops uses a branch
-ppc476-workaround      warn if emitting data to code sections
-shcompact-const-crange is invalid without SHcompact.%s outside of %s....COMMon length (%d.) < 0! Ignored..COMMon length (%ld.) <0! Ignored..COMMon length (%lu) out of range ignored.EQU must use a label.EXIT must appear within a procedure.REG expression must be a register.REG must use a label.SCOMMon length (%ld.) <0! Ignored..abiversion expression does not evaluate to a constant.abort detected.  Abandoning ship..arch <arch> requires a matching --march=... option.asmfunc pseudo-op only available with -mccs flag..asmfunc repeated..asmfunc without function..begin [no-]density is ignored.begin directive with no matching .end directive.begin directive without a preceding .ent directive.begin directive without a preceding .file directive.begin literal is deprecated; use .literal instead.begin/.bend in different segments.bend directive names unknown symbol.bend directive without a preceding .ent directive.bend directive without a preceding .file directive.bss size %d < 0!.bss size %ld < 0!.bss size argument missing
.bundle_align_mode alignment too large (maximum %u).bundle_lock sequence at %u bytes, but .bundle_align_mode limit is %u bytes.bundle_lock with no matching .bundle_unlock.bundle_unlock without preceding .bundle_lock.callinfo is not within a procedure definition.cfi_endproc without corresponding .cfi_startproc.cfi_fde_data is not supported for this target.cfi_fde_data without corresponding .cfi_startproc.cfi_inline_lsda is not supported for this target.cfi_inline_lsda not valid for this frame.cfi_lsda requires encoding and symbol arguments.cfi_personality requires encoding and symbol arguments.cfi_personality_id is not supported for this target.compiler directive missing language and version.compiler directive missing version.cpload not in noreorder section.def pseudo-op used inside of .def/.endef: ignored..def pseudo-op used inside of .def/.endef; ignored.dim pseudo-op used outside of .def/.endef: ignored..dim pseudo-op used outside of .def/.endef; ignored.ef with no preceding .function.end [no-]density is ignored.end directive has no name.end directive missing or unknown symbol.end directive names different symbol than .ent.end directive names unknown symbol.end directive without a preceding .ent directive.end directive without a preceding .ent directive..end directive without a preceding .file directive.end directive without matching .ent.end not in text section.end symbol does not match .ent symbol.end symbol does not match .ent symbol..end%c encountered without preceding %s.end%s without preceding .%s.endasmfunc without a .asmfunc..endasmfunc without function..endef pseudo-op used before .def; ignored.endef pseudo-op used outside of .def/.endef: ignored..endfunc missing for previous .func.endfunc missing for previous .proc.ent directive has no name.ent directive has no symbol.ent directive without matching .end.ent or .aent not in text section.ent or .aent not in text section..err encountered.error directive invoked in source file.es without preceding .bs.fail %ld encountered.field count '%d' out of range (1 <= X <= 32).fill size clamped to %d.fmask outside of .ent.fnend directive without .fnstart.frame outside of .ent.gnu_attribute %d,%d is incompatible with `%s'.gnu_attribute %d,%d is no longer supported.gnu_attribute %d,%d is not a recognized floating-point ABI.gnu_attribute %d,%d requires `%s'.handler directive has no name.ifeqs syntax error.incbin count zero, ignoring `%s'.inst.n operand too big. Use .inst.w instead.largecomm supported only in 64bit mode, producing .comm.linkonce is not supported for this object file format.literal not allowed inside .begin literal region.literal_position inside literal directive; ignoring.ln pseudo-op inside .def/.endef: ignored..loc before .file.loc outside of .text.loc pseudo-op inside .def/.endef: ignored..localentry expression for `%s' does not evaluate to a constant.localentry expression for `%s' is not a valid power of 2.longcall pseudo-op seen when not relaxing.longjump pseudo-op seen when not relaxing.ltorg in section %s paired to .using in section %s.ltorg without prior .using in section %s.machine stack overflow.machine stack underflow.machinemode stack overflow.machinemode stack underflow.mask outside of .ent.mask/.fmask outside of .ent.module is not permitted after generating code.module used with unrecognized symbol: %s
.name directive has no symbol.name directive not in link (.link) section.option pic%d not supported.option pic%d not supported in VxWorks PIC mode.option pop with no .option push.pdesc directive has no entry symbol.pdesc directive not in link (.link) section.pdesc doesn't match with last .ent.pdesc has a bad entry symbol.popsection without corresponding .pushsection; ignored.previous without corresponding .section; ignored.profiler pseudo requires at least two operands..prologue directive without a preceding .ent directive.prologue within prologue.ref outside .csect.sblock may be used for initialized sections only.scl pseudo-op used outside of .def/.endef: ignored..scl pseudo-op used outside of .def/.endef; ignored.sect: subsection name ignored.set pop with no .set push.set syntax invalid
.size expression for %s does not evaluate to a constant.size pseudo-op used outside of .def/.endef: ignored..size pseudo-op used outside of .def/.endef; ignored.space or .fill with negative value, ignored.space repeat count is negative, ignored.space repeat count is zero, ignored.space specifies non-absolute value.space/.bes repeat count is negative, ignored.space/.bes repeat count is zero, ignored.stab%c is not supported.stab%c: description field '%x' too big, try a different debug format.stab%c: ignoring non-zero other field.stab%c: missing comma.stabx of storage class stsym must be within .bs/.es.syntax %s requires command-line option `--no-underscore'.syntax %s requires command-line option `--underscore'.tag pseudo-op used outside of .def/.endef: ignored..tag pseudo-op used outside of .def/.endef; ignored.tag requires a structure tag.tag target '%s' undefined.tc not in .toc section.tc with no label.type pseudo-op used outside of .def/.endef: ignored..type pseudo-op used outside of .def/.endef; ignored.unwind_save does not support this kind of register.usect: non-zero alignment flag ignored.usepv directive has no name.usepv directive has no type.uses does not refer to a local symbol in the same section.uses pseudo-op seen when not relaxing.uses target does not refer to a local symbol in the same section.using: base address expression illegal or too complex.val expression is too complex.val pseudo-op used outside of .def/.endef: ignored..val pseudo-op used outside of .def/.endef; ignored.var may only be used within a macro definition.vframepsp is meaningless, assuming .vframesp was meant.vliw unavailable when VLIW is disabled..warning directive invoked in source file.word %s-%s+%s didn't fit.word case-table handling failed: table too large0x%lx out range of signed 32bit displacement0x%lx: "%s" type = %ld, class = %d, segment = %d
128-bit SIMD scalar or floating-point quad precision register expected16-bit SIMD scalar or floating-point half precision register expected16-bit address isn't allowed in MPX instructions16-bit extension16-bit jump out of range16-bit relocation used in 8-bit operand3-bit immediate out of range32-bit SIMD scalar or floating-point single precision register expected32-bit address isn't allowed in 64-bit MPX instructions.32-bit conditional branch generated32bit mode not supported on `%s'.32bit x86_64 is only supported for ELF5-bit field must be absolute5-bit immediate too large6-bit displacement out of range6-bit immediate out of range62-bit relocation not yet implemented64-bit SIMD scalar or floating-point double precision register expected64-bit integer or SP register expected64bit mode not supported on `%s'.68040 and 68851 specified; mmu instructions may assemble incorrectly8-bit SIMD scalar register expected8-bit displacement out of range8-bit immediate out of range8-bit relocation used in 16-bit operand: Immediate value in cbcond is out of range.: Instruction requires frs2 and frsd must be the same register: PC-relative operand can't be a constant: TLS operand can't be a constant: There are only 32 f registers; [0-31]: There are only 32 single precision f registers; [0-31]: There are only 64 f registers; [0-63]: asr number must be between 0 and 31: crypto immediate must be between 0 and 31: expected register name ccr : expected register name pc : expected register name r0-r7 : expecting %asrN: expecting crypto immediate: imm2 immediate operand out of range (0-3): invalid ASI expression: invalid ASI name: invalid ASI number: invalid cpreg name: invalid membar mask expression: invalid membar mask name: invalid membar mask number: invalid prefetch function expression: invalid prefetch function name: invalid prefetch function number: invalid siam mode expression: invalid siam mode number: non-immdiate imm2 operand: unrecognizable ancillary state register: unrecognizable hyperprivileged register: unrecognizable privileged register:b not permitted; defaulting to :w:lower16: not allowed in this instruction:operand has too many bits:operand value(%d) too big for constraint:unknown relocation constraint size:upper16: not allowed in this instruction<abi name>	  specify for ABI <abi name><abi>	          Specify a abi version
			  <abi> could be v1, v2, v2fp, v2fpp<abi>	  assemble for floating point ABI <abi><abs><arch name>	  Assemble for architecture <arch name>
			  <arch name> could be
			  v3, v3j, v3m, v3f, v3s, v2, v2j, v2f, v2s<arch name>	  assemble for architecture <arch name><baseline>	  Assemble for baseline <baseline>
			  <baseline> could be v2, v3, v3m<cpu name>	  assemble for CPU <cpu name><dsp name>	  assemble for DSP architecture <dsp name><fpu name>	  assemble for FPU architecture <fpu name><freg>	  Specify a FPU configuration
			  <freg>
			  0:     8 SP /  4 DP registers
			  1:    16 SP /  8 DP registers
			  2:    32 SP / 16 DP registers
			  3:    32 SP / 32 DP registers<imm8>,X<label><mode>	  controls implicit insertion of IT instructions<unknown><ver>		  assemble for eabi version <ver>? section flag ignored with G present@%s is not a complex relocation.@%s reloc is not supported with %d-bit output format@tls may not be used with "%s" operands@tls may only be used in last operandA bignum/flonum may not be a displacement: 0x%lx usedA branch offset requires 0 MOD 4 alignmentA jump instruction with long immediate detected at the end of the ZOL label @%sA parameter named `%s' already exists for macro `%s'A status register or status bit name is requiredA0.2,A0.3,A1.2,A1.3 required for QUICKRoT registerAAARG -> unhandled constant reloc: %dADD/SUB sp, sp #immADRADRL used for a symbol not defined in the same fileAR %d can only be accessed by %c-unitAR register not found in indirect referenceARC-specific assembler options:
ARM register expectedAUDIO ISA extensionAVR Assembler options:
  -mmcu=[avr-name] select microcontroller variant
                   [avr-name] can be:
                   avr1  - classic AVR core without data RAM
                   avr2  - classic AVR core with up to 8K program memory
                   avr25 - classic AVR core with up to 8K program memory
                           plus the MOVW instruction
                   avr3  - classic AVR core with up to 64K program memory
                   avr31 - classic AVR core with up to 128K program memory
                   avr35 - classic AVR core with up to 64K program memory
                           plus the MOVW instruction
                   avr4  - enhanced AVR core with up to 8K program memory
                   avr5  - enhanced AVR core with up to 64K program memory
                   avr51 - enhanced AVR core with up to 128K program memory
                   avr6  - enhanced AVR core with up to 256K program memory
                   avrxmega2 - XMEGA, > 8K, < 64K FLASH, < 64K RAM
                   avrxmega3 - XMEGA, RAM + FLASH < 64K, Flash visible in RAM
                   avrxmega4 - XMEGA, > 64K, <= 128K FLASH, <= 64K RAM
                   avrxmega5 - XMEGA, > 64K, <= 128K FLASH, > 64K RAM
                   avrxmega6 - XMEGA, > 128K, <= 256K FLASH, <= 64K RAM
                   avrxmega7 - XMEGA, > 128K, <= 256K FLASH, > 64K RAM
                   avrtiny   - AVR Tiny core with 16 gp registers
Aborting because statement has "%s"Absolute PC-relative value in relaxation code.  Assembler error.....Absolute value in relaxation code.  Assembler error.....Accessing `%s' as thread-local objectAccessing function `%s' as thread-local objectAddend to unresolved symbol is not on word boundary.Addend to unresolved symbol not on word boundary.Address mode *+ARx is not allowed in memory-mapped register addressing.  Resulting behavior is undefined.Address mode *+ARx is write-only. Results of reading are undefined.Address of immediate operandAddressing mode not implemented yet.Adjusted signed .word (%ld) overflows: `switch'-statement too large.Alignment (%lu) too large: 15 assumed.Alignment must be a power of 2Alignment negative: 0 assumedAlignment negative: 0 assumed.Alignment too large: %d assumedAlignment too large: %d. assumedAlignment too large: %d. assumed.Alpha options:
-32addr			treat addresses as 32-bit values
-F			lack floating point instructions support
-mev4 | -mev45 | -mev5 | -mev56 | -mpca56 | -mev6 | -mev67 | -mev68 | -mall
			specify variant of Alpha architecture
-m21064 | -m21066 | -m21164 | -m21164a | -m21164pc | -m21264 | -m21264a | -m21264b
			these variants include PALcode opcodes
An IMM instruction should not be present in the .s fileAn instruction was expanded (%s)Architecture mismatch on "%s %s".Architecture variants are: Argument of .vec_size is expected 4 or 16, actual: %d.Argument of .vec_size is not a constant.Argument to .BLOCK/.BLOCKZ must be between 0 and 0x3fffffffArgument to .even ignoredAssembler does not yet support PICAssembler messages:
At least one PR argument expectedAt least two PR arguments expectedAttempt to purge non-existing macro `%s'Attempt to put a common symbol into set %sAttempt to put an undefined symbol into set %sAttempt to redefine register set `%s'Attribute name not recognised: %sAuto increment/decrement offset '%ld' is out of range.Auxiliary register AR0--AR7 required for indirectBALIGN immediate not 0, 1, 2 or 3 (%lu)BFD is out of sync with GAS, unhandled well-known section type `%s'BSPEC already active.  Nesting is not supported.BSPEC without ESPEC.BSS length (%d) < 0 ignoredBSS length (%d.) <0! Ignored.BYTE expression not a pure numberBYTE expression not in the range 0..255Bad .fmask directiveBad .frame directive 1./2. paramBad .frame directive 3./4. paramBad .mask directiveBad .section directive: want a,s,w,x,M,S,G,T in stringBad COFF version '%s'Bad CPU version '%s'Bad RA (%d) register for .frameBad base register, using $%d.Bad call to MD_ATOF()Bad call to MD_NTOF()Bad call to md_atof ()Bad call to md_atof () - floating point formats are not supportedBad call to md_atof()Bad direct addressing construct %sBad displacement %d (require 0--255)
Bad expression: @%s + %s.Bad opcode table, broken assembler.Bad opcode-table-option, check in file ns32k-opcode.hBad operandBad operand for a load instruction: <%s>Bad operand for a store instruction: <%s>Bad operand value: %sBad parameter list for macro `%s'Bad register nameBad register name %sBad register rangeBad relocation fixup type (%d)Bad relocation type: 0x%02xBad segment (should be absolute).Bad segment in expression.Bad sequence number: !%s!%sBad suffix after ':' use {b|w|d} Defaulting to dBad suffix, defaulting to dBadly formed address expressionBanked registers are not available with this architecture.Big number is too bigBig-endian R2 is not supported.Bignum not permitted in short literal. Immediate mode assumed.Bignum too big for %c format; truncatedBignum too big for longBit field out of rangeBoth arguments must be substitution symbolsBoth the_insn.HI and the_insn.LO are set : %sBrackets in operand field incorrectBranch to unaligned addressBroken assembler.  No assembly attempted.Buggy opcode: `%s' "%s"
C0 - C15 expectedC54x-specific command line options:
CFI instruction used without previous .cfi_startprocCFI is not supported for this targetCFI state restore without previous rememberCPU version has already been setCPU8: Stack pointer accessed with an odd offsetCRIS-specific options:
C_EFCN symbol for %s out of scopeCalling gen_cond_branch_32 for .arch common_v10_v32
Can not do %d byte %srelocationCan not do %d byte pc-relative pic relocationCan not do %d byte pc-relative relocationCan not do %d byte pc-relative relocation for storage type %dCan not do %d byte pic relocationCan not do %d byte relocationCan not do %d byte relocation for storage type %dCan not find match relax hint.  Line: %dCan not represent %s relocation in this object file formatCan not set dlx_skip_hi16_flagCan't add stop bit to mark end of instruction groupCan't change spaces within a procedure definition. IgnoredCan't change subspaces within a procedure definition. IgnoredCan't deal with expression; defaulting to %ldCan't do flonum short literal: immediate mode used.Can't find opcode to match operandsCan't handle O_big in s390_exp_compareCan't hash %s: %sCan't hash `%s': %s
Can't hash instruction '%s':%sCan't redirect stderr to the file '%s'Can't relax differenceCan't relocate expressionCan't set GP valueCan't set register masksCan't use long branches on this architectureCan't work out size of operand.
Cannot allocate unwind descriptor
Cannot assemble instructionCannot define export symbol: %s
Cannot define static symbol: %s
Cannot express %s%d%s relocationCannot find relocation type for symbol %s, code %dCannot generate relocation type for symbol %s, code %sCannot handle fixupCannot make %s relocation PC relativeCannot represent %s relocation in object fileCannot represent exponent in %d bitsCannot represent relocation type %sCannot use special register with this instructionCase value %ld unexpected at line %d of file "%s"
Changing of CPU version on the fly not supportedChanging processor generation on fly not supported...Chose GP value of %lx
Closing bracket missingComma and symbol expected for '.asg STRING, SYMBOL'Comma and symbol expected for '.eval EXPR, SYMBOL'Comma expectedComma expected
Comma expected after section nameCommon alignment negative; 0 assumedCommon alignment not a power of 2Complex expression not supportedComplicated LAPC target operand is not a multiple of two.  Use LAPC.DCondition "%s" does not match preceding groupCondition "%s" uses a different accumulator from a preceding conditionCondition <%c%c> in structured control directive can not be encoded correctlyConstant expression %d out of range, [%d, %d].Conversion of PC relative BSR to absolute JSRConversion of PC relative branch to absolute jumpConversion of PC relative conditional branch to absolute jumpConversion of PC relative displacement to absoluteCopyright (C) 2018 Free Software Foundation, Inc.
Could not set architecture and machineCould not set architecture and machine.Couldn't generate extension instruction opcodesCreating sections with .xdataN/.xrealN/.xstringZ is deprecated.Current section is uninitialized, section name required for .clinkD register out of range for selected VFP versionD10V options:
-O                      Optimize.  Will do some operations in parallel.
--gstabs-packing        Pack adjacent short instructions together even
                        when --gstabs is specified.  On by default.
--no-gstabs-packing     If --gstabs is specified, do not pack adjacent
                        instructions together.
Dangerous simultaneous use of `f%d' and `f%d'Default target `%s' is not supported.Defective assembler.  No assembly attempted.Delayed branches not available on SH1Deprecated syntax.Destination accumulator for each part of this parallel instruction must be differentDestination register must be ARnDestination register must be R0 or R1Destination register must be R2 or R3Difference of symbols in different sections is not supportedDirect value of %ld is not suitableDirective .atmp available only with -mintel-syntax optionDirective .dual available only with -mintel-syntax optionDirective .enddual available only with -mintel-syntax optionDirective invalid within a bundleDisplacement length %s ignored!Displacement too large for :dDisplacement value of %ld is too largeDivide instructions supportDon't know how to handle this field. %sDon't know how to relocate plain operands of type %sDot Product instructions cannot be conditional,  the behaviour is UNPREDICTABLEDuplicate %s conditionalDuplicate equal sign (=) in instructionDuplicate predicate register ignoredDuplicated pseudo-opcode %s.EBCDIC constants are not supportedECOFF debugging is disabled.ENDLOOP without corresponding LOOPEPIPHANY specific command line options:
ESPEC without preceding BSPECEmpty argument of .endpEmpty argument of .procEpilogue count of %lu exceeds number of nested prologues (%u)Error %s in %s
Error in argument %d.  Expecting:  "%s"Error in expressionError in relocation handlingError in statement syntaxError setting flags for "%s": %sError: Even number required. Rounded to %dExecuting %s in IU in reverse serial may not workExecuting %s in IU may not workExecuting %s in IU may not work in parallel executionExecuting %s in reverse serial with %s may not workExpanded opcode after delayed branch: `%s'Expanded opcode in dual mode: `%s'Expected '('Expected ')'Expected ':'Expected '['Expected ']'Expected comma after common lengthExpected comma after nameExpected comma after name "%s"Expected comma after symbol-nameExpected comma after symbol-name: rest of line ignored.Expected immediate expressionExpected quoted stringExpected register, got '%s'.Expected separator `='Expected simple number.Expecting a constant valueExpecting a register nameExpecting a register.Expecting character constant argumentExpecting comma after CPU errata name, not: %sExpecting operand after ','Expecting operand after ','; got nothingExpecting operand before ','; got nothingExpecting register D for indexed indirect mode.Expecting second argumentExplicit stops are ignored in auto modeExpression Error for operand modifier %%hi/%%lo
Expression inside %%%s could not be parsedExpression out of range, using 0Expression too complex.Extended addressing not supported on the specified CPUExtra )Extra junk in function call, expecting ')'Extra junk on lineFATAL: Attaching compiler header %sFIRST not supported as a .SUBSPACE argumentFP branch in delay slotFP branch preceded by FP instruction; NOP insertedFPA .unwind_save does not take a register listFPA register expectedFPU DP extensionFPU SP extensionFPU fused-multiply-add instructionsFRAME parameter must be a multiple of 8: %d
FRV specific command line options:
FT32 options:
Failed to create property section `%s'
Failed to find a valid mode for `%s'.Failed to find real start of function: %s
Fatal error: Field not properly aligned [%d] (%d).Field out of range [%d..%d] (%d).File '%s' not in macro archive formatFirst opcode is long.  Unable to mix instructions as specified.First operand to .%s must be a predicateFirst operand to .%s not a registerFirst operand to .%s not a valid registerFirst operand to .altrp not a valid branch registerFirst operand to .fframe must be a constantFirst operand to .prologue must be a positive 4-bit constantFirst operand to .restore must be stack pointer (sp)First operand to .save not a registerFirst operand to .save not a valid registerFirst operand to .save.b must be a positive 5-bit constantFirst operand to .save.g must be a positive 4-bit constantFirst operand to .save.gf must be a non-negative 4-bit constantFirst operand to .unwabi must be a constantFirst operand to .vframe must be a general registerFix data dependency: %s %s -- %s %s (insert %d nop!/%d)Fix data dependency: %s %s -- %s %s (insert 1 pflush/%d)Fixup of %ld too large for field width of %dFloat AC not legal as integer operandFloating point number not valid in expressionFloating point register in register listForced short literal to immediate mode. now_seg=%s to_seg=%sForcing byte displacementFound '{' after explicit switch to automatic modeFound '{' when already bundling.Found '{' when manual bundling is already turned onFound '}' when manual bundling is offFound '}' when not bundling.Found use of non-canonical register name %s; use %s instead.Freescale XGATE co-processor options:
  -mshort                 use 16-bit int ABI (default)
  -mlong                  use 32-bit int ABI
  -mshort-double          use 32-bit double ABI
  -mlong-double           use 64-bit double ABI (default)
  --mxgate                specify the processor variant [default %s]
  --print-insn-syntax     print the syntax of instruction in case of error
  --print-opcodes         print the list of instructions with syntax
  --generate-example      generate an example of each instructionFunction expects two argumentsGNU assembler %s
GNU assembler version %s (%s) using BFD version %s
GOT already in symbol tableGOT already in the symbol tableGOT bad expression with %s.GP prologue size exceeds field size, using 0 insteadGREG expression too complicatedGarbage at end of instruction: `%s'.Gas failure, reloc type #%i
Gas failure, reloc type %s
Gas failure, reloc value %d
General register not legal as float operandGroup section `%s' has no group signatureHI/LO registers should be specified togetherHI/LO registers should be specified without additional registersHardware capability "%s" not enabled for "%s".Hashing returned "%s".Hi-register ADD, MOV, CMP using pcHi-register ADD, MOV, CMP, BX, BLX using pcI don't need or use temp. file "%s".I don't use an interpass file! -V ignoredI960 options:
IA-64 options:
  --mconstant-gp	  mark output file as using the constant-GP model
			  (sets ELF header flag EF_IA_64_CONS_GP)
  --mauto-pic		  mark output file as using the constant-GP model
			  without function descriptors (sets ELF header flag
			  EF_IA_64_NOFUNCDESC_CONS_GP)
  -milp32|-milp64|-mlp64|-mp64	select data model (default -mlp64)
  -mle | -mbe		  select little- or big-endian byte order (default -mle)
  -mtune=[itanium1|itanium2]
			  tune for a specific CPU (default -mtune=itanium2)
  -munwind-check=[warning|error]
			  unwind directive check (default -munwind-check=warning)
  -mhint.b=[ok|warning|error]
			  hint.b check (default -mhint.b=error)
  -x | -xexplicit	  turn on dependency violation checking
IP2K specific command line options:
IT falling in the range of a previous IT blockIU instruction may not be in the left containerIgnoring attempt to re-define symbolIgnoring attempt to re-define symbol %sIgnoring attempt to re-define symbol `%s'.Ignoring attempt to spill beyond end of regionIgnoring changed section attributes for %sIgnoring statement due to "%s"Illegal 32 bit - processor register (`%s') in Instruction: `%s'Illegal AR register in indirect referenceIllegal Scale - `%d'Illegal `cinv' parameter: `%c'Illegal `mask16' operand, operation is undefined - `%s'Illegal co-processor register in instruction `%s'Illegal co-processor special register in instruction `%s'Illegal combination of relocation functionsIllegal emulated instructionIllegal index register pair (`%s') in Instruction: `%s'Illegal instruction or not implemented opcode.Illegal operand (arg %d)Illegal operand separator `%c'Illegal operand.Illegal operandsIllegal operands (whitespace): `%s'Illegal operands for %sIllegal operands%sIllegal operands: %%%s can be only used with call __tls_get_addrIllegal operands: %%%s cannot be used together with other relocs in the insn ()Illegal operands: %%%s requires arguments in ()Illegal operands: %%r_%s%d requires arguments in ()Illegal operands: %%r_plt in %d-byte data fieldIllegal operands: %%r_tls_dtpoff in %d-byte data fieldIllegal operands: %%tls_ldo in %d-byte data fieldIllegal operands: %%tls_ldo requires arguments in ()Illegal operands: Can't add non-constant expression to %%%s()Illegal operands: Can't do arithmetics involving %%%s() of a relocatable symbolIllegal operands: Can't do arithmetics other than + and - involving %%%s()Illegal operands: Only %%r_%s%d allowed in %d-byte data fieldsIllegal operands: garbage after %%r_%s%d()Illegal operands: garbage after %%tls_ldo()Illegal processor register (`%s') in Instruction: `%s'Illegal register (`%s') in Instruction: `%s'Illegal register (`%s') in instruction: `%s'Illegal register `%s' in Instruction `%s'Illegal register `%s' in cop-register listIllegal register `%s' in cop-special-register listIllegal register `%s' in instruction `%s'Illegal register `%s' in register listIllegal register `%s' in user register listIllegal register pair (`%s') in Instruction: `%s'Illegal register pair `%s' in Instruction `%s'Illegal section name `%s' (causes unwind section name clash)Illegal type of operand (arg %d)Immediate operand is not allowed for operand %d.Immediate value %ld too largeImmediate value for mbar > 32. using <value %% 32>Immediate value not in 16 bit range: %ldImmediate value not in 16 bit signed range: %ldImmediate value not in 16 bit unsigned range: %ldImmediate value not in 4 bit unsigned range: %ldImmediate value not in 5 bit unsigned range: %ldImmediate value not in 6 bit range: %ldImmediate value not in 6 bit unsigned range: %ldImmediate value not in 8 bit range: %ldImmediate value not in 8 bit signed range: %ldImmediate value not in 8 bit unsigned range: %ldImmediate value of %ld is too largeImmediate value of %ld is too large for ldfImmediates %d and %d will give undefined behavior.Improper CSR address (%lu)Improper CSRxI immediate (%lu)Improper shift amount (%lu)Improper use of OP1_IMM_IMPLIEDImproper use of OP1_MUST_BE_IMMIncompatible first and second operands in instructionIncorrect fr_opcode value in frag.  Internal error.....Incorrect number of operandsIncorrect number of operands givenIncorrect syntax, %s.Increment/decrement value is out of range: `%ld'.Index can only be applied to rotating or indirect registersIndex must be a general registerIndex out of range 0..%uIndex register IR0,IR1 required for displacementIndexed indirect mode is not allowed for movb/movw.Indirect indexed addressing is not valid for 68HC11.Indirect register index must be a general registerInfinite loop encountered whilst attempting to compute the addresses of symbols in section %sInfinities are not supported by this target
Info: Initial .body should precede any instructionsInitial .prologue should precede any instructionsInserting "%s" into address type table failed: %sInserting "%s" into constant hash table failed: %sInserting "%s" into entry hint table failed: %sInserting "%s" into register table failed: %sInserting "%s" into structure table failed: %sInsn %s has a jump/branch instruction %s in its delay slot.Insn %s has an instruction %s with limm in its delay slot.Insn slot not set in unwind record.Instruction %s not allowed in a delay slot.Instruction %s not supported in the baseline.Instruction %s requires absolute expressionInstruction '%s' requires an LP cpu versionInstruction '%s' requires far mode addressingInstruction `%s' is not recognized.Instruction does not support =N addressesInstruction form not available on this architecture.Instruction formats for `%s':Instruction in R container is squashed by flow control instruction in L container.Instruction must be executed in parallelInstruction must be executed in parallel with another instruction.Instruction not supported by this architectureInstruction uses long version, so it cannot be mixed as specifiedInstructions do not use parallel execution pipelines.Instructions may not be executed in parallelInstructions share the same execution pipelineInstructions using long offset modifiers or absolute addresses are not repeatable. Resulting behavior is undefined.Instructions which cause PC discontinuity are not allowed in a delay slot. Resulting behavior is undefined.Intel K1OM is 64bit ELF onlyIntel K1OM is 64bit onlyIntel L1OM is 64bit ELF onlyIntel L1OM is 64bit onlyIntel MCU doesn't support `%s' architectureIntel MCU is 32bit ELF onlyIntel MCU is 32bit onlyInternal Error:  Can't hash %s: %sInternal Error: Can't find %s in hash tableInternal Error: Can't hash %s: %sInternal Error: bad instruction lengthInternal assembler error for instruction %sInternal assembler error for instruction format %sInternal assembler error for macro %sInternal bug. Try to use 0(r%d) instead of @r%dInternal consistency error.  check ns32k-opcode.hInternal error (%s).
Internal error at %s:%d.
Internal error found in md_convert_frag: offset %ld.  Please report this.Internal error in %s at %s:%d.
Internal error: Can't hash %s: %sInternal error: Range error. %sInternal error: Relax hint error. %s: %xInternal error: Unable to find containing space for %s.Internal error: Unknown fixup type %d (`%s')Internal error: can't find opcode `%s' for `%s'
Internal error: can't hash `%s': %s
Internal error: don't know how to force %s to end of instruction groupInternal error: losing opcode: `%s' "%s"
Internal logic error in iif.iifP[].typeInternal logic error in iif.iifP[n].typeInternal logic error.  Line %d, file: "%s"Internal logic error. line %d, file "%s"Invalid --compress-debug-sections option: `%s'Invalid --elf-stt-common= option: `%s'Invalid --size-check= option: `%s'Invalid .CALL argument: %sInvalid .CALLINFO argument: %sInvalid .SPACE argumentInvalid .SUBSPACE argumentInvalid .insn format
Invalid Add Condition: %sInvalid Add and Branch ConditionInvalid Branch On Bit Condition: %cInvalid COPR identifierInvalid CST4 operand value (arg %d)Invalid Compare and Branch ConditionInvalid Compare/Subtract ConditionInvalid Compare/Subtract Condition: %sInvalid DISPU4 operand value (arg %d)Invalid DataLabel expressionInvalid FP Compare Condition: %sInvalid FP Operand Format: %3sInvalid FTEST completer: %sInvalid Floating Point Operand Format.Invalid Indexed Load Completer Syntax.Invalid Indexed Load Completer.Invalid Logical Instruction Condition.Invalid Nullification: (%c)Invalid PIC expression.Invalid SFU identifierInvalid Shift/Extract/Deposit Condition.Invalid Short Load/Store Completer.Invalid Store Bytes Short CompleterInvalid Unit Instruction Condition.Invalid accumulator register.Invalid argument %d to .prologue.Invalid argument description: %dInvalid argument location: %s
Invalid argument to --abi option: %sInvalid argument to --isa option: %sInvalid argument to --mach option: %sInvalid argument to .abi: %sInvalid argument to .mode: %sInvalid auxiliary register (use AR0-AR7)Invalid character %s before %s operandInvalid character %s in %s operandInvalid character %s in opcodeInvalid combination of instructions for bundle.Invalid combination: --abi=32 with --abi=64Invalid combination: --abi=64 with --abi=32Invalid combination: --abi=64 with --isa=SHcompactInvalid combination: --isa=SHcompact with --abi=64Invalid combination: --isa=SHcompact with --isa=SHmediaInvalid combination: --isa=SHmedia with --isa=SHcompactInvalid constant operand %sInvalid default architecture, broken assembler.Invalid destination register for this instruction, use 'tfr'.Invalid destination register.Invalid directiveInvalid displacement in indirect referenceInvalid dmad syntax '%s'Invalid duplicate use of `%c%d'Invalid expression after # number
Invalid expression after %%%%
Invalid expression.Invalid field selector.  Assuming F%%.Invalid field size, must be from 1 to 32Invalid floating point numberInvalid immediate write operand.Invalid indexed indirect mode.Invalid indexed register, expecting register X.Invalid indexed register, expecting register Y.Invalid indexed register.Invalid indirect addressing modeInvalid indirect addressing mode displacement %dInvalid instruction %sInvalid label '%s'Invalid left/right combination completerInvalid length (use 0 to %d)Invalid mnemonic '%s'Invalid mode: %s
Invalid numberInvalid opcode/operandsInvalid operand (s) for parallel instruction "%s"Invalid operand (use 1, 2, or 3)Invalid operand expressionInvalid operand for `%s'Invalid operand: immediate value used as address.Invalid operand: immediate value used as base address.Invalid operandsInvalid operands %sInvalid operands for %sInvalid operation on symbolInvalid operator for operand.Invalid or illegal addressing mode combined with scaled-indexInvalid pc-relative relocationInvalid permutation completerInvalid record type for P3 format.Invalid record type for format B1Invalid record type for format P6Invalid record type for format X1Invalid record type for format X3Invalid register for dbcc/tbcc instruction.Invalid register for post/pre increment.Invalid register for single precision fmpyadd or fmpysubInvalid register in register listInvalid register list for ldm/stm
Invalid register number at '%.6s'Invalid register specification.Invalid register.Invalid register: 'r%d'Invalid register: r0 and r15 illegalInvalid relocationInvalid scaled-indexed mode, use (b,w,d,q)Invalid simultaneous use of `f%d' and `f%d'Invalid source register for this instruction, use 'tfr'.Invalid source register.Invalid status register "%s"Invalid subscript (use 1 to %d)Invalid suffix for literal pool entryInvalid syntax in External addressing modeInvalid syntax in Memory Relative addressing modeInvalid syntax in PC-relative addressing modeInvalid use of `%c%d' as output operandInvalid use of `r%d' as base update address operandInvalid use of parallelization operator.JALX to a symbol in the same ISA modeJump/Branch instruction detected at the end of the ZOL label @%sJunk after '}': '%s'Junk at end of line, %s.Kernel instruction detected at the end of the ZOL label @%sKnown MCU names:LDP instruction needs a 24-bit operandLOC expression stepping backwards is not supportedLR and PC should not both be in register listLabel "$%d" redefinedLabel "%s" matches a CPU register nameLabel must be first in a bundleLabel required for .tagLeading plus sign not allowed in core modeLength of .comm "%s" is already %ld. Not changed to %d.Length of .comm "%s" is already %ld. Not changed to %ld.Length of .lcomm "%s" is already %ld. Not changed to %ld.Length of .scomm "%s" is already %ld. Not changed to %ld.Length specification ignored. Address mode 9F usedLine %d: unknown relocation type: 0x%x.Line numbers must be positive integers
Literal Pool OverflowLiteral loadsLong instructions may not be combined.Looks like a proc, but can't tell what kind.
Low order bits truncated in immediate float operandM340 specific opcode used when assembling for M210MCORE specific options:
  -{no-}jsri2bsr	  {dis}able jsri to bsr transformation (def: dis)
  -{no-}sifilter	  {dis}able silicon filter behavior (def: dis)
  -cpu=[210|340]          select CPU type
  -EB                     assemble for a big endian system (default)
  -EL                     assemble for a little endian system
MCU option requires a name
MDRD value must be between 1 and 8MIPS PIC call to register other than $25MIPS options:
-EB			generate big endian output
-EL			generate little endian output
-g, -g2			do not remove unneeded NOPs or swap branches
-G NUM			allow referencing objects up to NUM bytes
			implicitly with the gp register [default 8]
MN10200 options:
none yet
MN10300 assembler options:
none yet
MOVI operand is not a 32-bit signed value: 0x%8x%08xMRI style ORG pseudo-op not supportedMT specific command line options:
MU instruction may not be in the right containerMacro %s not implementedMacro `%s' was already definedMaverick DSPSC register expectedMaverick MVAX register expectedMaverick MVD register expectedMaverick MVDX register expectedMaverick MVF register expectedMaverick MVFX register expectedMaximum %d bits may be set in `mask16' operandMeP specific command line options:
  -EB                     assemble for a big endian system
  -EL                     assemble for a little endian system (default)
  -mconfig=<name>         specify a chip configuration to use
  -maverage -mno-average -mmult -mno-mult -mdiv -mno-div
  -mbitops -mno-bitops -mleadz -mno-leadz -mabsdiff -mno-absdiff
  -mminmax -mno-minmax -mclip -mno-clip -msatur -mno-satur -mcop32
                          enable/disable the given opcodes

  If -mconfig is given, the other -m options modify it.  Otherwise,
  if no -m options are given, all core opcodes are enabled;
  if any enabling -m options are given, only those are enabled;
  if only disabling -m options are given, only those are disabled.
Memory mapped register "%s" out of rangeMiscellaneous 16-bit instructionsMisplaced .entry. Ignored.Missing '(' after substitution symbol functionMissing ')'Missing ')' in subscripted substitution symbol expressionMissing ','Missing '}' at end of fileMissing '}': '%s'Missing )Missing ) in ra(rb)Missing .EXIT for a .ENTRYMissing .callinfoMissing .callinfo for this procedureMissing .callinfo.Missing .endp after previous .procMissing .exit
Missing .label_state %ldMissing .procend
Missing Branch On Bit ConditionMissing `]' to close indexed-indirect mode.Missing `]' to close register indirect operand.Missing arguments for opcode <%s>.Missing forced substitution terminator ':'Missing function name for .PROCMissing function name for .PROC (corrupted label chain)Missing label name on .LABELMissing macro nameMissing matching brackets : `%s'Missing operandMissing operand.Missing or bad .using directiveMissing parameter qualifier for `%s' in macro `%s'Missing predicate relation typeMissing second register for indexed-indirect mode.Missing second register or offset for indexed-indirect mode.Missing section nameMissing size argumentMissing symbol name in directiveMissing value for required parameter `%s' of macro `%s'Mixing of normal and extended addressing not supportedMixing register syntax, with and without '$'.More than one AR register found in indirect referenceMore than one displacement found in indirect referenceMore than one relocation op per insnMotorola 68HC11/68HC12/68HCS12 options:
  -m68hc11 | -m68hc12 |
  -m68hcs12 | -mm9s12x |
  -mm9s12xg               specify the processor [default %s]
  -mshort                 use 16-bit int ABI (default)
  -mlong                  use 32-bit int ABI
  -mshort-double          use 32-bit double ABI
  -mlong-double           use 64-bit double ABI (default)
  --force-long-branches   always turn relative branches into absolute ones
  -S,--short-branches     do not turn relative branches into absolute ones
                          when the offset is out of range
  --strict-direct-mode    do not turn the direct mode into extended mode
                          when the instruction does not support direct mode
  --print-insn-syntax     print the syntax of instruction in case of error
  --print-opcodes         print the list of instructions with syntax
  --xgate-ramoffset       offset ram addresses by 0xc000
  --generate-example      generate an example of each instruction
                          (used for testing)
Multiple .cpu directives foundMultiply instructions supportMust be in a space before changing or declaring subspaces.
NS32K options:
-m32032 | -m32532	select variant of NS32K architecture
--disp-size-default=<1|2|4>
NaNs are not supported by this target
Name   # Modes  Min ops  Max ops  Modes mask  # Used
Nan, using zero.Need #1 or #2 hereNeon double or quad precision register expectedNeon quad precision register expectedNeon single or double precision register expectedNested proceduresNo !literal!%ld was foundNo !tlsgd!%ld was foundNo !tlsldm!%ld was foundNo 'bal' entry point for leafproc %sNo .ENTRY for this .EXITNo addend allowed in @fptr() relocationNo comma after .pdesc <entryname>No compiled in support for %d bit object file formatNo current frameNo instruction foundNo instruction or missing opcode.No lda !gpdisp!%ld was foundNo ldah !gpdisp!%ld was foundNo operatorNo relocation operandNo segment info for current sectionNo such entry in list. (cpu/mmu register)No such opcodeNo symbol after .code_addressNo symbol after .linkageNo valid label relocation operandNon-absolute symbol: '%s'.Non-constant symbols not allowed
Not a defined coldfire architectureNot a function typeNot a symbolic expressionNot enough operandsNot in a space.
Not in a subspace.
Number of elements must be positiveNumber too largeOPF immediate operand out of range (0-0x1ff)Odd numbered register used as target of multi-register instructionOffset on nested structures is ignoredOffset out of 16-bit range for movw/movb insn: %ldOffset out of 16-bit range: %ld.Offset out of 5-bit range for movw/movb insn: %ldOffset out of 5-bit range for movw/movb insn: %ld.Offset out of 9-bit range for movw/movb insn: %ldOne of these instructions may not be executed in parallel.Only constant offsets are supportedOnly constant space allocation is supportedOnly one .compiler pseudo-op per file!Only one .copyright pseudo-op per file!Only one .version pseudo-op per file!Only one comparison conditional allowedOnly one overflow conditional allowedOnly the first path encountering the conflict is reportedOpcode %s not available in this modeOpcode `%s' is not recognized.Opcode `%s' with these operand types not available in %s modeOpcode `%s' with these operand types not available in H8/300 modeOpcode `%s' with these operand types not available in H8/300H modeOpcode `%s' with these operand types not available in H8/300S modeOpcode(%d.%s): Operand "%s" out of range (use 1 or 2)Operand %d to .%s must be a constantOperand %d to .%s must be a preserved registerOperand %d to .%s must be a writable registerOperand %u of `%s' should be %sOperand '%s' out of range (%d <= x <= %d)Operand `%x' not recognized in fixup16.Operand `%x' not recognized in fixup8.Operand has odd displacement (arg %d)Operand is not a constant. `%s'Operand mismatchOperand of .vframe contradicts .prologueOperand out of 16-bit range: `%ld'.Operand out of 8-bit range: `%ld'.Operand out of range (arg %d)Operand out of range for a relative branch: `%ld'Operand out of range, %s.Operand to .copy_state must be a constantOperand to .label_state must be a constantOperand to .save.f must be a positive 20-bit constantOperand to .spill must be a constantOperand to .vframesp must be a constant (sp-relative offset)Operand value is not within upper 64 KB (arg %d)Operands to .save.gf may not be both zeroOperator may only be applied to symbols.Option -b is depreciated, please use -mbigOption -p is depreciated, please use -mmemparmOption -r is depreciated, please use -mregparmOption -s is depreciated, please use -msmallOption `%s' is not recognized.Options:
  -a[sub-option...]	  turn on listings
                      	  Sub-options [default hls]:
                      	  c      omit false conditionals
                      	  d      omit debugging directives
                      	  g      include general info
                      	  h      include high-level source
                      	  l      include assembly
                      	  m      include macro expansions
                      	  n      omit forms processing
                      	  s      include symbols
                      	  =FILE  list to FILE (must be last sub-option)
Out-of-range .word offset handling is not implemented for .arch common_v10_v32Overflow in expression, truncated to 16 bitsOverflow in expression, truncated to 8 bitsPC not allowed in register listPC part of operand unpredictablePC relative branch to label %s which is not in the instruction spacePC relative relocation not allowed for (internal) type %dPC used as an argument to RPTPC-relative access out of rangePC-relative access to misaligned address (%lx)PC-relative offset not 4-byte-alignedPC-relative offset out of rangePC-relative reference to a different sectionPC-relative relocation must be trivially resolvedPIC code offset overflow (max 16 signed bits)PIC code offset overflow (max 32 signed bits)PIC relocation size does not match operand sizePJ options:
-little			generate little endian code
-big			generate big endian code
PTA operand is a SHcompact symbolPTB operand is a SHmedia symbolParallel opcode cannot contain more than two instructionsParameter named `%s' does not exist for macro `%s'Parameters of an existing subspace can't be modifiedParse failed.Performance extensionPerformance extension 2Perhaps you are missing %%tpoff()?Pipelined instruction: fsrc1 = fdestPlease report this bug.
Please use --help to see usage and options for this assembler.
Pointless default value for required parameter `%s' in macro `%s'Pointless use of p0 as first operand to .%sPointless use of zero first operand to .prologuePost-decrement mode is not valid for 68HC11.Post-increment mode is not valid for 68HC11.PowerPC options:
-a32                    generate ELF32/XCOFF32
-a64                    generate ELF64/XCOFF64
-u                      ignored
-mpwrx, -mpwr2          generate code for POWER/2 (RIOS2)
-mpwr                   generate code for POWER (RIOS1)
-m601                   generate code for PowerPC 601
-mppc, -mppc32, -m603, -m604
                        generate code for PowerPC 603/604
-m403                   generate code for PowerPC 403
-m405                   generate code for PowerPC 405
-m440                   generate code for PowerPC 440
-m464                   generate code for PowerPC 464
-m476                   generate code for PowerPC 476
-m7400, -m7410, -m7450, -m7455
                        generate code for PowerPC 7400/7410/7450/7455
-m750cl                 generate code for PowerPC 750cl
-m821, -m850, -m860     generate code for PowerPC 821/850/860
Pre-increment mode is not valid for 68HC11Predicate register expectedPredicate source and target requiredPrefix 'd.' invalid for instruction `%s'Premature end of suffix -- Defaulting to dPrevious .save incompleteProcessor variants are: Prohibited register used for reduced-register, %s.Pseudocode already used %sPseudodirective .file is only valid when generating ELFPseudodirective .loc is only valid when generating ELFQUICKRoT 64-bit extension not applicable to this instructionQUICKRoT extension requires 4 registersQualifying predicate expectedRA register is saved twice.RC/SAE operand must follow immediate operandsRC/SAE operand must precede immediate operandsRDRD, (RI,#offs5)RD,RSRI, #imm4RISC-V options:
  -fpic          generate position-independent code
  -fno-pic       don't generate position-independent code (default)
  -march=ISA     set the RISC-V architecture
  -mabi=ABI      set the RISC-V ABI
Radix `%s' unsupported or invalidRd and Rm should be different in mlaRd and Rm should be different in mulRedefining entrynum for sysproc %sRedefining leafproc %sRedundant `#' suffix operatorsReg not valid for H8/300Register must be R0--R7Register must be RnRegister must be address registerRegister must be ivtp or tvtpRegister name %s conflicts with symbol of the same nameRegister name expectedRegister number (R%ld) for double word access must be even.Register number must be EVENRegister number out of range 0..%uRegister symbol %s already defined.Register value annotation ignoredRegisters cannot be used as a prefix of indexed expression [%s]Registers cannot be used within absolute expression [%s]Registers cannot be used within immediate expression [%s]Relaxation should never occurRelaxation to long branches for .arch common_v10_v32 not implementedReloc %d not supported by object file formatRelocatable values require at least WORD storageRelocation %d is not supported by object file format.Relocation %s is not safe for %sRelocation doesn't fit. (relocation value = 0x%lx)Report bugs to %s
Reserved word `%s' used as parameter in macro `%s'Rn must not overlap other operandsRotating register index must be a non-negative constantS+core co-processor register expectedS+core register expectedS+core special-register expectedSH options:
--little		generate little endian code
--big			generate big endian code
--relax			alter jump instructions for long displacements
--renesas		disable optimization with section symbol for
			compatibility with Renesas assembler.
--small			align sections to 4 byte boundaries, not 16
--dsp			enable sh-dsp insns, and disable floating-point ISAs.
--allow-reg-prefix	allow '$' as a register name prefix.
--isa=[any		use most appropriate isa
    | dsp               same as '-dsp'
    | fpSHF_ALLOC isn't set for GNU_MBIND section: %sSHmedia code not allowed in same section as constants and SHcompact codeSIMD scalar or floating-point register expectedSMC is not permitted on this architectureSP and PC not permitted in .unwind_movsp directiveSP not allowed in register listSPARC options:
SPU options:
  --apuasm		  emulate behaviour of apuasm
SRS base register must be r13SSE instruction `%s' is usedSVC is not permitted on this architectureSVE predicate register expectedSVE vector register expectedSYMBOL TABLE not implementedS^# may only read-accessS^# needs expressionSame src/dest register is used (`r%d'), result is undefinedSame src/dest register is used (`r%d'),result is undefinedScaled-indexed addressing mode combined with scaled-indexSecond operand of .save contradicts .prologueSecond operand to .%s not a constantSecond operand to .prologue must be a general registerSecond operand to .prologue must be the first of %d general registersSecond operand to .restore must be a constant >= 0Second operand to .save not a valid registerSecond operand to .save.b must be a general registerSecond operand to .save.b must be the first of %d general registersSecond operand to .save.g must be a general registerSecond operand to .save.g must be the first of %d general registersSecond operand to .save.gf must be a non-negative 20-bit constantSecond operand to .unwabi must be a constantSection switching in code is not supported.Semantics error.  This type of operand can not be relocated, it must be an assembly-time constantShift value > 32. using <value %% 32>Short literal overflow(%ld.), immediate mode assumed.Signed immediate value %ld too largeSize of frame exceeds maximum of 96 registersSize of rotating registers exceeds frame sizeSomething forgot to clean up
Source and destination register should not be equalSource registers must be in the same unitSpurious `,' or bad indirect register addressing mode.Spurious operands; (%d operands/instruction max)Standalone `#' is illegalString extensionSubstitution symbols must begin with a letterSubtype %d is not recognized.Sunplus-v2-0-0-20060510
Support for 64-bit arithmetic not compiled in.Supported ARCH values are:Swapping instruction orderSymbol %s used as immediate operand in PIC mode.Symbol '%s' could not be created.Symbol `%s' can not be both weak and commonSymbol expectedSymbol missing
Symbol missing for .set/.equSymbol used as immediate for mbar instructionSymbol used as immediate for shift instructionSymbol used as immediate value for msrset/msrclr instructionsSyntax in scaled-indexed mode, use [Rn:m] where n=[0..7] m={b,w,d,q}TLS relocation against a constantTLS relocation not allowed in FLIX bundleTLS relocation size does not match operand sizeTLS_*_S9 relocs are not supported yetTMS320C6000 options:
TOC section size exceeds 64kTOKEN TRACE not implementedTag must come before qualifying predicate.Tag name expectedTags on unwind pseudo-ops aren't supported, yetTarget processor does not support this instruction.The ".%s" pseudo-op is not implemented
The %s operand doesn't matchThe .BTEQU pseudo-op is not implemented.The .DEFINE pseudo-op is not implementedThe .ENTER pseudo-op is not supportedThe .LEAVE pseudo-op is not supportedThe .MACRO pseudo-op is not implementedThe 64 bit file format is used without esame instructions.The `.abi %s' directive is not valid with this architectureThe `.mode %s' directive is not valid with this architectureThe option "--no-allow-flix" prohibits multi-slot flix.The trap id must be a constant.This architecture doesn't support atomic instructionThis architecture doesn't support mmuThis assembler does not support processor generation %ldThis assembler was configured for a target of `%s' and default,
cpu type `%s'.
This assembler was configured for a target of `%s'.
This coprocessor register access is deprecated in ARMv8This immediate requires 0 MOD 16 alignmentThis immediate requires 0 MOD 2 alignmentThis immediate requires 0 MOD 4 alignmentThis immediate requires 0 MOD 8 alignmentThis instruction may be unpredictable if executed on M-profile cores with interrupts enabled.This is the location of the conflicting usageThis operand must be constant at assembly timeThis operator only produces two byte values.This program is free software; you may redistribute it under the terms of
the GNU General Public License version 3 or later.
This program has absolutely no warranty.
Thumb does not support NOP with hintsThumb does not support conditional executionThumb does not support negative register indexingThumb does not support register indexing with writebackThumb does not support register post-indexingThumb does not support the 2-argument form of this instructionThumb does not support this addressing modeThumb encoding does not support an immediate hereThumb encoding does not support rotationThumb load/store multiple does not support {reglist}^Thumb supports only LSL in shifted register indexingThumb-2 MUL must not set flagsThumb-2 instruction only valid in unified syntaxThumb2 branch out of rangeToo few operands to '%s'.Too many argument. `%s'Too many instructions for bundle.Too many operandsToo many operands passed to instructionToo many operands scannedToo many operands: %sToo many registers poppedTrap id `%ld' is out of range.Trap id must be within [0x30..0x39] or [0x40..0xff].Treating '%-*s' as a symbol.Tried to .set unrecognized mode `%s'Tried to convert PC relative branch to absolute jumpTrying to 'bal' to %sTwo IU instructions may not be executed in parallelTwo MU instructions may not be executed in parallelTwo instructions in the same bundle both write to register %s, which is not allowed.Unable to allocate memory for new instructions
Unable to determine default target processor from string: %sUnable to find %s relocation for instruction %sUnable to mix instructions as specifiedUnable to parse TLS base: %sUnable to process relocation for thumb opcode: %lxUnable to produce reloc against symbol '%s'Unable to use @pcl relocation for insn %sUnable to use @plt relocation for insn %sUnaligned operand. Needs to be 16bit alignedUnaligned operand. Needs to be 32bit alignedUnary operator %c ignored because bad operand followsUnbalanced parenthesis in %s operand.Unbalanced parenthesis in operand %dUndefined .EXPORT/.IMPORT argument (ignored): %sUndefined absolute constant: '%s'.Undefined register: '%s'.Undefined space: '%s' Assuming space number = 0.Undefined substitution symbol '%s'Unexpected branch conversion with `%x'Unexpected character '%c' after operand %d to %s.Unexpected reference to a symbol in a non-code sectionUnexpected return value [%d] from parse_toc_entry!
Unhandled dependency %s for %s (%s), note %dUnhandled reloc typeUnimplemented register `%s' specifiedUnknown .syntax operandUnknown CPU identifier `%s'Unknown TMS320C30 instruction: %sUnknown cpu -mcpu=%sUnknown exception: `%s'Unknown extensionUnknown indirect addressing modeUnknown instruction '%s'Unknown opcode `%.*s'.Unknown opcode `%s'Unknown opcode `%s'.Unknown opcode: `%s'Unknown operatorUnknown processor register (32 bit) : `%d'Unknown processor register : `%d'Unknown psr option `%s'Unknown register pair - index relative mode: `%d'Unknown register pair: `%d'Unknown register: `%d'Unknown reloc in md_apply_fix: %sUnknown relocation encountered in md_apply_fix.Unknown relocation operand: !%sUnknown relocation operand: @%sUnknown segment typeUnknown size of floating point registersUnknown temporary pseudo registerUnknown typeUnknown type %c
Unknown/unsupported address literal typeUnmatched high relocationUnmatched high/shigh relocUnrecognised option: -hiddenUnrecognized .LEVEL argument
Unrecognized .option directive: %s
Unrecognized .type argumentUnrecognized condition code "%s"Unrecognized dependency specifier %d
Unrecognized field type '%c'Unrecognized fix-up (0x%08lx)Unrecognized indirect address format "%s"Unrecognized instruction "%s"Unrecognized opcode format: `%s'Unrecognized opcode, %s.Unrecognized opcode: `%s'Unrecognized operand list '%s' for instruction '%s'Unrecognized operand/register, %s.Unrecognized option '-x%s'Unrecognized option following -KUnrecognized or unsupported floating point constantUnrecognized parallel instruction "%s"Unrecognized parallel instruction '%s'Unrecognized parallel instruction combination "%s || %s"Unrecognized predicate relation typeUnrecognized section '%s'Unrecognized status bit "%s"Unrecognized struct/union tag '%s'Unrecognized substitution symbol functionUnrecognized version '%s'Unsigned immediate value %ld too largeUnsupported RISC-V relocation number %dUnsupported broadcast: `%s'Unsupported fixup size %dUnsupported instruction set extension: %sUnsupported operation on relocUnsupported processor generation %dUnsupported relocation size %dUnsupported use of %sUnsupported use of .gpwordUnsupported use of spUnterminated string after absolute expressionUnwind directive not followed by an instruction.Usage: %s [option...] [asmfile...]
Use of .def/.ref is deprecated.  Use .global insteadUse of PC here is UNPREDICTABLEUse of PC here is deprecatedUse of p0 is not valid in this contextUse of r%u as a source register is deprecated when r%u is the destination register.Use the .mmregs directive to use memory-mapped register names such as '%s'Used $at without ".set noat"Used FPU instructions requires enabling FPU extensionUsed more than the available 48 rotating registersUsed more than the available 96 rotating registersUsed more than the declared %d rotating registersUsing ENTRY rather than CODE in export directive for %sUsing a constant as second operand to .prologue is deprecatedUsing old style, %%hi(expr), please change to PPC style, expr@h.Using old style, %%lo(expr), please change to PPC style, expr@l.Using temp register (r1)Using temp register(r1)VAX options:
-d LENGTH		ignored
-J			ignored
-S			ignored
-t FILE			ignored
-T			ignored
-V			ignored
VFP registers must be adjacentVFP single or double precision register expectedVFP single precision register expectedVFP single, double or Neon quad precision register expectedVFP system register expectedVFP/Neon double precision register expectedVIP_BEGIN error:%sVLIW packing constraint violationVLIW packing used for -mno-packVMS options:
-+			encode (don't truncate) names longer than 64 characters
-H			show new symbol after hash truncation
-replace/-noreplace	enable or disable the optimization of procedure calls
VMS options:
-+			hash encode names longer than 31 characters
-1			`const' handling compatible with gcc 1.x
-H			show new symbol after hash truncation
-h NUM			don't hash mixed-case names, and adjust case:
			0 = upper, 2 = lower, 3 = preserve case
-v"VERSION"		code being assembled was produced by compiler "VERSION"
Value %d doesn't fit in signed %d-bit fieldValue %d doesn't fit in unsigned %d-bit fieldValue %ld not aligned by 2 for 10-bit PC-relative branch.Value %ld not aligned by 2 for 9-bit PC-relative branch.Value %ld too large for 10-bit PC-relative branch.Value %ld too large for 8-bit PC-relative branch.Value %ld too large for 9-bit PC-relative branch.Value for ENTRY_FR must be in the range 12..21
Value for ENTRY_GR must be in the range 3..18
Value for ENTRY_SR must be 3
Value for parameter `%s' of macro `%s' was already specifiedValue not in 16 bit range: %ldValue not in 16 bit signed range: %ldValue not in 4 bit unsigned range: %ldValue not in 5 bit unsigned range: %ldValue not in 6 bit range: %ldValue not in 6 bit unsigned range: %ldValue not in 8 bit range: %ldValue not in 8 bit signed range: %ldValue out of 16-bit range.Value out of 3-bit range.Value out of 4-bit range.Value out of 5-bit range.Value truncated to 62 bitsVariable is accessed using small data read only anchor, but it is not in the small data read only sectionVariable is accessed using small data read write anchor, but it is not in the small data read write sectionVery short instr to option, ie you can't do it on a NULLstrVirtual memory exhaustedWarning: Warning: conditional outside an IT block for Thumb.Warning: duplicated register (r%d) in register listWarning: internal error: forgetting to set endndx of %sWarning: register range not in ascending orderWrites to register '%s' are not allowed.Wrong displacement %dWrong number of input operandsWrong number of operandsWrong number of output operandsWrong numbers of operands in default, check ns32k-opcodes.hWrong register in floating-point reglistWrong register in register indirect mode.Wrong size pointer register for architecture.XScale accumulator register expectedXtensa absolute literals option not supported; ignored[0-9]H labels do not mix with dot-pseudos[0-9]H labels may not appear alone on a line[PC] index banned[]index same as ()+register: unpredictable[]index same as -()register: unpredictable[no-]generics is deprecated; use [no-]transform instead[no-]relax is deprecated; use [no-]transform instead[tocv] symbol is not a toc symbol`%s %d' after `%s %d' from %s:%u`%s %d' but no chunk open yet`%s%s' can't be used for write mask`%s%s' not allowed with `%s%c'`%s' Illegal count-register combination.`%s' Illegal use of register.`%s' Illegal use of registers.`%s' and `%s' can't be undefined in `%s' - `%s'`%s' can't be equated to common symbol `%s'`%s' can't be undefined in `%s' - `%s' {%s section}`%s' can't be undefined in `%s' {%s section} - `%s'`%s' can't be versioned to common symbol '%s'`%s' can't go in %s of %s template`%s' cannot be predicated`%s' cannot be used here`%s' cannot be used with `%s'`%s' does not fit into %s template`%s' does not fit into bundle`%s' does not support legacy NaN`%s' has undefined result`%s' is already the alias of %s `%s'`%s' is deprecated, use `%s'`%s' is not a valid %s expression`%s' is not a valid parameter qualifier for `%s' in macro `%s'`%s' is not supported in 64-bit mode`%s' is not supported on `%s%s'`%s' is not supported on `%s'`%s' is not valid here (expected `%c%s%s%c')`%s' is only supported in 64-bit mode`%s' must be last in bundle`%s' must be last in instruction group`%s' operand %d must use `%ses' segment`%s' should be an operand to this .endp`%s' symbol without preceding function`%s' was already defined`%s' was already used as parameter (or another local) name`%s' was not defined within procedure`%s' was not specified with previous .proc`&' serial number operator is not supported`)' required`,' required`.abi 32' but command-line options do not specify 32-bit ABI`.abi 64' but command-line options do not specify 64-bit ABI`af' must appear alone`fp=32' used with a 64-bit ABI`fp=32' used with a MIPS R6 cpu`fp=64' used with a 32-bit ABI`fp=64' used with a 32-bit fpu`fp=xx' cannot be used with `singlefloat'`gp=32' used with a 64-bit ABI`gp=64' used with a 32-bit ABI`gp=64' used with a 32-bit processor`nooddspreg` cannot be used with a 64-bit ABI`noreorder' must be set before `nomacro'a NOP might be needed before the EINTa bignum with underscores may not have more than 8 hex digits in any worda bignum with underscores must have exactly 4 wordsa destination register must be supplieda different %s was already specified, is now %sa register has no addressa reloc on this operand implies an overflowabsolute sections are not supportedaccumulator not a valid destinationaddend used with $DSBT_INDEXaddress offset must be half word alignmentaddress offset must be word alignmentaddress prohibits #address prohibits ()address prohibits ()+address prohibits -()address prohibits @address prohibits []address prohibits displacement length specifieraddress prohibits registeraddress too high for vector table jmp/jsraddress units must be one of %saddressing mode not supportedalias = %s
align value not recognized, using sizealignment is not a positive numberalignment is not a power of 2alignment must be constantalignment negative, 0 assumedalignment negative; 0 assumedalignment not a power of 2alignment padding (%lu byte) not a multiple of %ldalignment padding (%lu bytes) not a multiple of %ldalignment too large, %d assumedalignment too large: %u assumedalignment too large; %d assumedalignment too large; assuming %dalignment too large; assuming %ldalignments greater than %d bytes not supported in .text sections.already assembled instructionsambiguous flags combination - '.profiler' directive ignored.ambiguous memory operand size for `%s`ambiguous operand size for `%s'architectural extension `%s' is not allowed for the current base architecturearchitectural extensions must be specified in alphabetical orderarchitecture `%s' unrecognizedarchitecture bumped from "%s" to "%s" on "%s"architecture features both enabled and disabledarchitecture of opcode conflicts with that of earlier instruction(s)architecture variant invalidassemble Thumb codeassemble for big-endianassemble for little-endianassembly 0x%08x, expected %sassembly state not set for first frag in section %sassuming %s on symbolassuming all members of group `%s' are COMDATat most %d displacement operands are allowedat most %d immediate operands are allowedattaching copyright header %s: %sattaching version header %s: %sattempt to .org/.space backwards? (%ld)attempt to .space/.bes backwards? (%ld)attempt to add an indirect_symbol to a stub or reference section with a zero-sized element at %sattempt to allocate data in absolute sectionattempt to allocate data in common sectionattempt to branch into different segmentattempt to fill absolute section with non-zero valueattempt to fill section `%s' with non-zero valueattempt to get value of unresolved symbol `%s'attempt to move .org backwardsattempt to re-define symbol `%s'attempt to recreate an unwind entryattempt to redefine `%s' with a different lengthattempt to redefine pseudo-op `%s' ignoredattempt to redefine symbolattempt to redefine typed aliasattempt to store float in absolute sectionattempt to store float in section `%s'attempt to store non-empty string in section `%s'attempt to store non-zero value in section `%s'attempt to store value in absolute sectionattempt to use an ARM instruction on a Thumb-only processor -- `%s'backward ref to unknown label "%d:"bad .common segment %sbad .fmask directivebad .frame directivebad .longcall formatbad .mask directivebad .mask/.fmask directivebad .nan directivebad .relax formatbad .reserve segment -- expected BSS segmentbad .section directive: want a,e,v,w,x,M,S,G,T in stringbad .section directive: want a,l,w,x,M,S,G,T in stringbad .section directive: want a,o,s,w,x,M,S,G,T in stringbad .section directive: want a,s,w,x,M,S,G,T in stringbad .section directive: want a,v,w,x,M,S in stringbad .section directive: want a,w,x,M,S,G,T in stringbad .uses formatbad .weakext directivebad COFF debugging informationbad RVC field specifier 'C%c'
bad alignmentbad alignment of %d bytes in literal poolbad argument to %s_check directive.bad argument to syntax directive.bad arguments to instructionbad base register: must be r0bad bitmask specified after APSRbad call to MD_ATOF()bad call to md_atofbad combined pmuls output operandbad coprocessor idbad defsym; format is --defsym name=valuebad element type for instructionbad escaped character in stringbad expressionbad expression syntaxbad floating literal: %sbad floating-point constant: exponent overflowbad floating-point constant: unknown error code=%dbad format for ifc or ifncbad format of OPT NEST=depthbad frag at %p : fix %ld addr %ld %ld 
bad functional unit for operand %u of '%.*s'bad immediate value for 8-bit offset (%ld)bad immediate value for offset (%ld)bad instruction `%s'bad instruction formatbad instruction syntaxbad list lengthbad list length for table lookupbad list type for instructionbad literal size
bad memory operand `%s'bad number of operands to '%.*s'bad offset 0x%08lX (must be an 8-bit number of words)bad offset 0x%08lX (must be word-aligned)bad offset 0x%08lX (only 12 bits available for the magnitude)bad offset 0x%08lX (only 8 bits available for the magnitude)bad opcode or operandsbad operand %u of '%.*s'bad operand combination for '%.*s'bad or irreducible absolute expressionbad or irreducible absolute expression; zero assumedbad or missing co-processor numberbad or unhandled relocation type: 0x%02xbad personality routine numberbad predicate '%s'bad range in register listbad register expressionbad register for mrsbad register for operand %u of '%.*s'bad register for post-indexbad register in []bad register listbad register list: %sbad register name `%s'bad register name: %sbad register number: %sbad register or register pair for operand %u of '%.*s'bad register pair for operand %u of '%.*s'bad register rangebad relaxation statebad reloc expressionbad relocation expression for '%s'bad relocation fixup type (%d)bad segmentbad size %d in type specifierbad size %d in vector width specifierbad starting register: r0 and r15 invalidbad string constantbad symbol suffixbad type for registerbad type for scalarbad type in Neon instructionbad value (%s) for %sbad vector arrangement typebad/missing psr specifierbadly formed .dim directivebadly formed .dim directive ignoredbadly formed .size directivebadly formed .weak directive ignoredbadly formed expression near %sbase and offset must be from the same unitbase register expectedbase register specified but zerobase register written back, and overlaps one of transfer registersbase register written back, and overlaps second transfer registerbase unit must be either A0 or A1base unit must be one of %sbfd-target = %s
bfd_set_section_flags: %sbig endian mode is not supportedbignum invalidbignum invalid; zero assumedbignum truncated to %d bytebignum truncated to %d bytesbit-field extends past end of registerblx to '%s' an ARM ISA state function changed to blblx to Thumb func '%s' from Thumb ISA state changed to blboth insns for !gpdisp!%ld must be in the same sectionbr_gr record before region record!br_mem record before region record!bra or bsr with undefined symbol.branch %s is always truebranch address range overflow (0x%lx)branch must be last instruction in IT blockbranch offset %d out of rangebranch offset %d out of range %d to %dbranch offset out of range
branch operand has odd offset (%lx)
branch out of rangebranch prediction invalid on this opcodebranch relaxation failed
branch relaxation is not supported in `%s'branch target frequency must be greater than 0branch target not word alignedbranch to a symbol in another ISA modebranch to misaligned address (0x%lx)branching or jumping to a loop end may trigger hardware erratabreak outside of structured loopbroadcast is needed for operand of such typebroadcast not on source memory operandbroken assembler, no assembly attemptedbyte count constant %ld is out of range [1..%d]byte displacement out of rangebyte or halfword not valid for base registercall target address 0x%08x out of range 0x%08x to 0x%08xcall to md_convert_frag
call to md_convert_frag 
call to md_estimate_size_before_relax
call to md_estimate_size_before_relax 
call to tc_aout_fix_to_chars 
can not do %d byte pc-relative relocationcan not do %d byte relocationcan not resolve expressioncan only load two consecutive registerscan only store two consecutive registerscan only transfer two consecutive registerscan't []index a register, because it has no addresscan't change index for operandcan't close %s: %scan't close `%s'can't create %s: %scan't create group: %scan't create relocationcan't create section %scan't encode register '%s%s' in an instruction requiring REX prefix.can't extend fragcan't extend frag %lu charcan't extend frag %lu charscan't fill %ld byte in section %s of %s: '%s'can't fill %ld bytes in section %s of %s: '%s'can't find fixup pointed to by .usescan't find opcodecan't find opcode can't find previous opcode can't handle expressioncan't handle generation of literal/labels yetcan't handle non absolute segment in `%s'can't handle undefined OP TYPEcan't hash %s: %scan't have relocation for ipushcan't make global register symbol `%s'can't mix positional and keyword argumentscan't mix relocation modifier with explicit shiftcan't open %s for reading: %scan't open %s: %scan't open `%s' for writingcan't open a bfd on stdout %scan't open macro library file '%s' for reading: %scan't predecrementcan't read from %s: %scan't redefine the index of a scalar aliascan't redefine the type of a register aliascan't redefine type for operandcan't represent relocation type %scan't resolve `%s' {%s section} - `%s' {%s section}can't resolve value for symbol `%s'can't set section flags for section %scan't start writing .mdebug section: %scan't use COBR format with external labelcan't use Neon quad register herecan't use R0 herecan't use alignment with this instructioncan't use high part of register in operand %dcan't use register '%s%s' as operand %d in '%s'.can't write %ld byte to section %s of %s: '%s'can't write %ld bytes to section %s of %s: '%s'cannot assemble DSP instruction, DSP option not set: %scannot assemble FPU instruction, FPU option not set: %scannot assemble into a literal fragmentcannot both predecrement and postincrementcannot branch to odd addresscannot combine index with optioncannot combine pre- and post-indexingcannot convert expression symbol %s to complex relocationcannot create 64-bit relocationcannot create floating-point numbercannot decode instruction formatcannot define symbol `%s' in absolute sectioncannot determine Thumb instruction size. Use .inst.n/.inst.w insteadcannot do %s %u byte relocationcannot do %u byte pc-relative relocationcannot do %u-byte relocationcannot emit PC relative %s relocation%s%scannot emit relocation %s against subsy symbol %scannot encode opcode "%s"cannot encode opcode "%s" in the given format "%s"cannot find suitable trampolinecannot generate relocation type for symbol %s, code %scannot honor width suffix -- `%s'cannot make a relative jump to an absolute locationcannot mask instruction using no functional unitcannot override zerofill section type for `%s,%s'cannot pack %s and %s togethercannot pack %s and %s together with a 16-bit insncannot pack %s into slot P1cannot pack %s with a 16-bit insncannot represent %s relocation in object filecannot represent %s relocation in this object file formatcannot represent %s relocation in this object file format1cannot represent `%s' relocation in object filecannot represent relocation type %scannot represent relocation type %s in x32 modecannot resolve @slotcount parametercannot set literal_prefix inside literal fragmentcannot use `%s' in this sectioncannot use indirect addressing with the PCcannot use partial register %s for addressingcannot use post-indexing with PC-relative addressingcannot use post-indexing with this instructioncannot use register index with PC-relative addressingcannot use register index with this instructioncannot use writeback with PC-relative addressingcannot use writeback with this instructioncanonical = %s
character constant too largecharacter following name is not '#'cmpu doesn't support condition code %sco-processor offset out of rangeco-processor register expectedcode is ATPCS conformantcode uses 26-bit program countercode uses 32-bit program countercomma expected between operandscomma is  expectedcomma missing in .xstabscommon alignment not a power of 2comparison must be with register or #0condition code %s value (%d) too largecondition code invalid for jrcondition code register should be 0 or 4 for %s, was %dcondition code register should be even for %s, was %dcondition not followed by conditionalizable insncondition requiredcondition sa cannot be used hereconditional branch or jal insn's operand references R%ld of previous arithmetic or logic insn.conditional branch out of rangeconditional branch target not word alignedconditional infixes are deprecated in unified syntaxconditional instruction cannot use B flagconditional instruction cannot use G flagconditional instruction cannot use R flagconflicting ISA extension attributes.confusing relocation expressionsconfusion in formal parametersconstant doesn't fit in 4 bitsconstant expression expectedconstant expression or register list expectedconstant expression requiredconstant expression required.constant generator destination register found in %sconstant generator source register found in %sconstant offset requiredconstant out of 8-bit range: %dconstant shift amount requiredconstant too big to fit into instructionconstant value requiredcontrol register '%s' not supported on this architecturecontrol register expected, but saw '%.6s'convert_frag
core and copro insn lengths must total 32 bits.core and copro insn lengths must total 64 bits.core register %s value (%d) too largecould not assemble: %scould not build transition for %s => %scould not parse INSN_PATTERN '%s'could not parse INSN_REPL '%s'could not parse template definitioncould not set architecture and machinecould not skip to %ld in file `%s'could not update architecture and machinecould not write .mdebug section: %scouldn't find a valid instruction formatcouldn't find relocation to usecpu `%s' unrecognizedcpu-type = %s
cr%ld is a reserved control registerctoff() relocation used on an instruction which does not support itd0/d1 registersdangerous MULS/MULU location; give it higher alignmentdangling `__gcc_isr %d'dangling `__gcc_isr'data dependency: %s %s -- %s %s (%d/%d bubble)data in executable sectiondata item with alignment larger than locationdata transfer register cannot be halfworddest and source1 must be the same registerdest must overlap one source registerdestinationdestination for add/subtract can only be R2 or R3destination for multiply can only be R0 or R1destination operand must be 16 bit registerdestination operand must be 16bit absolute addressdestination operand must be 8 bit registerdestination register is same for parallel insnsdestination register modified by displacement-post-modified addressdestination register must be full-worddestination register must be r1destination register same as write-back basedestination register should be even numbereddestination unit must be RDdetected global register use not covered by .register pseudo-opdifference of two symbols only supported with .long, .short, or .bytedirective %s cannot be negateddirective .big encountered when option -big requireddirective .little encountered when option -little requireddirective LOC from within a BSPEC/ESPEC pair is not supporteddirective LOCAL must be placed in code or datadirectives are not valid inside bundlesdiscriminator less than zerodisplacement is too largedisplacement must be an unsigned 8-bit numberdisplacement overflows 12-bit fielddisplacement overflows 8-bit fielddisplacement to defined symbol %s overflows 12-bit fielddisplacement to defined symbol %s overflows 8-bit fielddisplacement to undefined symbol %s overflows 12-bit fielddisplacement to undefined symbol %s overflows 8-bit field displacement too large (%d)displacement too large for this architecture; needs 68020 or higherdiv / mul are reserved instructionsdivide by zerodivision by zerodivision by zero when setting `%s'dla used to load 32-bit register; recommend using la insteaddo not output verbose error messagesdo not warn on use of deprecated featuredoes not match begin %s%s at %s:%ddon't use Rn-Rm syntax with non-unit stridedropping register %d in section %s does not match using register %ddropping register %d in section %s previously used in section %sdsp immediate shift value not constantduplicate !tlsgd!%ldduplicate !tlsldm!%ldduplicate ".else"duplicate .fnstart directiveduplicate .handlerdata directiveduplicate .personality directiveduplicate .personalityindex directiveduplicate datalabel operator ignoredduplicate instruction %sduplicate macro %sduplicated `%s'duplicated psr bit specifierelements must be smaller than reversal regionelse without matching ifemit_one_bundle: unexpected dynamic opempty label field for ISempty symbol name in .def; ignoredempty vector register listemulations not handled in this configurationend of file after a one-character quote; \0 insertedend of file in commentend of file in comment; newline insertedend of file in escape characterend of file in multiline commentend of file in string; '%c' insertedend of file inside conditionalend of file not at end of a line; newline insertedend of macro inside conditionalend of vector register list not foundend on line errorendf without forendi without matching ifending register must be r15endw without whileentity size for SHF_MERGE not specifiedentry instruction with stack decrement < 16error constructing %s pseudo-op table: %serror parsing element/structure listerror setting flags for "%s": %serror setting flags for ".sbss": %serror: unsupported #foo() directive used on symbolestimate size
estimate_size_before_relax calledeven register number requiredeven register requiredexcess operands to %sexcess operands: '%s'expected #constantexpected #n as first argument of %sexpected %cexpected ',' after section nameexpected ',' after symbol nameexpected ',' after symbol sizeexpected ']', not %c in %sexpected , <constant>expected .L, .W or .B for register in indexed addressing modeexpected 0 operands for generated labelexpected 0 or 1expected <Rm> or <Dm> or <Qm> operandexpected <nn>expected <offset>, <opcode>expected <reg>, <reg>expected <tag> , <value>expected @(exp, reg16)expected EP registerexpected `%s' to have already been set for .vtable_inheritexpected a %s name followed by a `,'expected address expressionexpected alignment after sizeexpected closing parenexpected commaexpected comma after "%s"expected comma after instruction nameexpected comma after major opcodeexpected comma after nameexpected comma after name "%s"expected comma after name `%s' in .localentry directiveexpected comma after name `%s' in .size directiveexpected comma after name in .symverexpected comma after name in .vtable_entryexpected comma after name in .vtable_inheritexpected comma after register modeexpected comma after register numberexpected comma after symbol nameexpected comma after symbol-name: rest of line ignored.expected comma or colon after symbol name; rest of line ignoredexpected comma separatorexpected constant expression as first argument of %sexpected constant expression, got %sexpected constant in the range 2..16expected constant value as argument to RPTexpected expressionexpected expression, got %sexpected fill pattern missingexpected first argument of %s to be in the range 1-4expected indexexpected numeric constantexpected one operand for generated literalexpected quoted stringexpected registerexpected register as second argument of %sexpected register listexpected register name or constant as first argument of %sexpected simple numberexpected symbolexpected symbol nameexpected valid addressing mode for mova: "@(disp, ea.sz),ERn"expected }expecting %c near %sexpecting )expecting ]expecting `)' after scale factor in `%s'expecting `,' or `)' after base register in `%s'expecting `,' or `)' after index register in `%s'expecting a register for operand %dexpecting comma delimited operandsexpecting comma delimited register operandsexpecting control registerexpecting either ON or OFF after .listexpecting index register or scale factor after `,'; got '%c'expecting indirect branch instruction after `notrack'expecting indirect register `($rA)'expecting indirect register `($rX)'expecting lockable instruction after `lock'expecting mnemonic; got nothingexpecting opcode string in self test modeexpecting operand after ','; got nothingexpecting operand before ','; got nothingexpecting prefix; got nothingexpecting registerexpecting scale factor of 1, 2, 4, or 8: got `%s'expecting valid branch instruction after `bnd'expecting {expression doesn't fit in BYTEexpression doesn't fit in WORDexpression errorexpression must be constantexpression not a constantexpression out of range: defaulting to 0expression out of range: defaulting to 1expression syntax errorexpression too complexextended instruction in a branch delay slotextended instruction in delay slotextended operand requested but not requiredextending shift is not permittedextension `%s' unrecognizedextension does not apply to the base architectureextra .LABEL arguments ignored.extra characters '%s' at end of constant expression '%s'extra characters '%s' at end of immediate expression '%s'extra characters '%s' at end of operand '%s'extra characters '%s' at the end of absolute operand '%s'extra closing braceextra colonextra commaextra dotextra opening braceextra stuff on line ignoredextraneous characters at end of numeric section typeextraneous shift as part of operand to shift insnfailed for %d
failed general register sanity check.failed regnum sanity check.failed sanity checkfailed sanity check.failed sanity check: long_jumpfailed sanity check: short_jumpfailed special case insn sanity checkfailed to assemble instruction: "%s"failed to parse flagsfailed to read instruction table %s
failed to set flags for "%s": %sfailed to set subsections by symbolsfailed to set up debugging information: %sfake .file after real onefall through frequency must be greater than 0field fx_size too small to hold %dfield size must be 16 when value is relocatablefield value "%s" too complex for a bitfieldfield value truncatedfield width "%s" too complex for a bitfieldfield width %lu too big to fit in %d byte: truncated to %d bitsfield width %lu too big to fit in %d bytes: truncated to %d bitsfifthfile finished with an open IT block.file not found: %sfile number %ld already allocatedfile number less than onefilename goes over one page boundaryfirstfirst and second operands shall be the same registerfirst operand is floating pointfirst operand is too large for 16-bit signed intfirst operand is too large for a 24-bit displacementfirst register must be r4first transfer register must be evenfixes not all moved from %sflag for {c}psr instruction expectedfloat register should be even, was %dfloating point args are in fp regsfloating point constant too largefloating point number invalidfloating point number invalid; zero assumedfloating point numbers are not implementedfloating-point expression requiredformat = %s
format names only valid inside bundlesfound %d operand for '%s':  Expected %dfound %d operands for '%s':  Expected %dfound '%c', expected: '%c'fourthfr_mem record before region record!fr_var %lu < length %dfr_var (%ld) < length (%d)fraction bits value out of rangeframe reg expected, using $%d.frame size specified twicefrgr_mem record before region record!functional unit already maskedfunctional unit already masked for operand %u of '%.*s'functional unit already used in this execute packetgarbage after index spec ignoredgarbage at end of linegarbage following instructiongenerate PIC codeget_expanded_loop_offset: invalid opcodegr_gr record before region record!gr_mem record before region record!group name for SHF_GROUP not specifiedgroup section `%s' has no group signaturehandlerdata in cantunwind framehard-float conflicts with specified fpuhardware dividehaving the base register in the register list when using write back is UNPREDICTABLEhere is the "else" of the unterminated conditionalhere is the previous ".else"here is the previous ".if"here is the start of the unterminated conditionalhi() relocation used on an instruction which does not support ithi0() relocation used on an instruction which does not support ithigh bits set in register list expressionhint in B unit can't be usedhint in B unit may be treated as nophint.b may be treated as nophint.b shouldn't be usediWMMXt control register expectediWMMXt data or control register expectediWMMXt data register expectediWMMXt scalar register expectedia64.md_begin: can't hash `%s': %sidentifier+constant@%s means identifier@%s+constantidentifier+constant@got means identifier@got+constantif writeback register is in list, it must be the lowest reg in the listignoring attempt to re-define symbol `%s'.ignoring attempt to redefine built-in register '%s'ignoring attempt to redefine symbol %signoring attempt to undefine built-in register '%s'ignoring attempt to use .unreq on fixed register name: '%s'ignoring bad alignmentignoring changed section attributes for %signoring changed section entity size for %signoring changed section type for %signoring extra '-rename-section' delimiter ':'ignoring fill value in absolute sectionignoring fill value in section `%s'ignoring incorrect section type for %signoring invalid '-rename-section' specification: '%s'ignoring macro exit outside a macro definition.ignoring operands: %s ignoring redefinition of register alias '%s'ignoring unrecognized .endian type `%s'iif convert internal pcrel/binaryiif convert internal pcrel/pointerillegal %s relocation size: %dillegal .stab%c directive, bad characterillegal .stabx expression; zero assumedillegal double indirectionillegal expressionillegal immediate register operand %sillegal indirect referenceillegal literalillegal opcode %s for mcu %sillegal operandillegal operand - register name found where none expectedillegal operandsillegal range of target hardware versionsillegal register after @illegal register after @-illegal register included in listillegal register numberillegal resource usage in bundleillegal use of control registerillegal use of coprocessor registerimm3imm5 should >= 2immediate 0 cannot be used hereimmediate 1 or 2 expectedimmediate cannot be moved by a single instructionimmediate expression requires a # prefiximmediate has bits set outside the operand sizeimmediate is not a power of twoimmediate must be 1 or 2immediate offset not 2-byte-alignedimmediate offset not 4-byte-alignedimmediate offset out of rangeimmediate operand illegal with absolute jumpimmediate operand is not matchimmediate operand is too largeimmediate operand requiredimmediate operand requires iWMMXt2immediate operands sum to greater than 32immediate out of rangeimmediate out of range for insertimmediate out of range for narrowing operationimmediate out of range for shiftimmediate valueimmediate value %d out of range %d to %dimmediate value %llu out of range %u to %luimmediate value %u out of range %u to %uimmediate value 0x%x truncated to 0x%ximmediate value is out of rangeimmediate value out of rangeimmediate value out of range immediate value out of range, expected range [0, 16]immediate value out of range, expected range [1, 32]immediate zero expectedimproper number of operands.  Expecting %d, got %dinappropriate arguments for opcode '%s'inappropriate arguments for opcode `%s'incompatible flag %i in line directiveinconsistent types in Neon instructioninconsistent uses of .cfi_sectionsincorrect condition in IT blockincorrect format for multiply parallel instructionincorrect number of operands given in the first instructionincorrect number of operands given in the second instructionincorrect register `%s%s' used with `%c' suffixincorrect register in reglistincorrect register number, ignoringindex and destination registers should be distinctindex not allowed inside register listindex offset out of rangeindex register overlaps transfer registerindex register specified but zeroindex value too big for %sindexed vector register expectedindirect %s without `*'inserting "%s" into %s alias hash table failed: %sinserting "%s" into %s name hash table failed: %sinserting "%s" into string hash table: %sinserting "%s" into symbol table failed: %sinserting "%s" into tag hash table: %sinserting a NOP before EINTinsn can't be combined with parallel processing insninsn cannot be combined with non-nopxinsn cannot be combined with non-nopyinsn cannot be combined with pmulsinstruction %s may not follow another I/O instruction.instruction %s may not follow another memory access instruction.instruction %s requires %d operandinstruction %s requires %d operandsinstruction %s requires MSP430X mcuinstruction %s requires enabling AUDIO extensioninstruction %s requires enabling DIV & DX_REGS extensioninstruction %s requires enabling DX_REGS extensioninstruction %s requires enabling FPU extensioninstruction %s requires enabling FPU_DP extensioninstruction %s requires enabling FPU_MAC extensioninstruction %s requires enabling FPU_SP extensioninstruction %s requires enabling STRING extensioninstruction %s requires enabling performance extensioninstruction %s requires enabling performance extension IIinstruction %s.a does not existinstruction %s: result is always falseinstruction %s: result is always trueinstruction '%.*s' cannot be predicatedinstruction '%s' cannot be executed in parallel.instruction '%s' is for the M32R2 onlyinstruction '%s' is for the M32RX onlyinstruction `%s' after `xacquire' not allowedinstruction `%s' isn't supported in 16-bit mode.instruction address is not a multiple of 16instruction address is not a multiple of 2instruction address is not a multiple of 4instruction address is not a multiple of 8instruction cannot be conditionalinstruction cannot operate on pair valuesinstruction does not accept preindexed addressinginstruction does not accept scaled register indexinstruction does not accept this addressing modeinstruction does not accept unindexed addressinginstruction does not allow shifted indexinstruction does not support unindexed addressinginstruction does not support writebackinstruction does not take a block typeinstruction form not available on this architecture.instruction implicitly accesses R31 of previous load.instruction is always unconditionalinstruction mnemonic too long: %sinstruction not allowed in IT blockinstruction not supported in Thumb16 modeinstruction requires labelinstruction requires label or value in range -511:512instruction requires label sans '$'instruction requires register indexinstruction sequence (write a0, branch, retw) may trigger hardware erratainstructions write to the same destination register.integer 32-bit register expectedinteger 64-bit register expectedinteger operand out of rangeinteger or SP register expectedinteger or zero register expectedinteger register expectedinteger register expected in the extended/shifted operand registerinteger, zero or SP register expectedinternal confusion: relocation in a section without contentsinternal error in argument parsinginternal error: bad CFA value #%dinternal error: bad argument type %cinternal error: bad file property ID %dinternal error: bad microMIPS opcode (incorrect length: %u): %s %sinternal error: bad microMIPS opcode (opcode/length mismatch): %s %sinternal error: bad relocation #%dinternal error: base section index out of rangeinternal error: broken opcode descriptor for `%s %s'
internal error: can't export reloc type %d (`%s')internal error: can't hash `%s': %sinternal error: can't hash `%s': %s
internal error: can't hash aux register '%s': %sinternal error: can't hash macro `%s': %sinternal error: can't hash opcode '%s': %sinternal error: can't hash opcode `%s': %sinternal error: can't install fix for reloc type %d (`%s')internal error: failed to allocate %d indirectsymbol pointersinternal error: fixup not contained within fraginternal error: invalid macrointernal error: lookup/get operands failedinternal error: losing opcode: `%s' "%s"
internal error: more indirect mach-o symbols than expectedinternal error: reloc %d (`%s') not supported by object file formatinternal error: unknown dwarf2 formatinternal error: unknown nop check stateinternal error: unknown option name '%s'internal error; cannot generate `%s' relocationinternal error? cannot generate `%s' relocationinternal error? cannot generate `%s' relocation (%d, %d)internal failure in parse_register_listinternal inconsistency in %s: bdap.w with no symbolinternal inconsistency in %s: bdapq no symbolinternal inconsistency problem in %s: %lxinternal inconsistency problem in %s: ext. insn %04lxinternal inconsistency problem in %s: fr_subtype %dinternal inconsistency problem in %s: fr_symbol %lxinternal inconsistency problem in %s: insn %04lxinternal inconsistency problem in %s: resolved symbolinternal inconsistency problem: %s called for %d bytesinternal relocation (type: IMMEDIATE) not fixed upinternal: BFD_RELOC_MMIX_BASE_PLUS_OFFSET not resolved to sectioninternal: GREG expression not resolved to sectioninternal: bad RISC-V opcode (bits 0x%lx undefined): %s %sinternal: bad RISC-V opcode (mask error): %s %sinternal: bad RISC-V opcode (unknown operand type `%c'): %s %sinternal: bad RISC-V opcode (unknown operand type `C%c'): %s %sinternal: bad mips opcode (bits 0x%08lx defined): %s %sinternal: bad mips opcode (bits 0x%08lx doubly defined): %s %sinternal: bad mips opcode (bits 0x%08lx undefined): %s %sinternal: bad mips opcode (mask error): %s %sinternal: can't hash `%s': %sinternal: mmix_prefix_name but empty prefixinternal: unexpected relax type %d:%dinternal: unhandled label %sinternal: unknown operand type: %s %sinternal_relocation (type: OFFSET_IMM) not fixed upinterrupt vector for trap instruction out of rangeinvalid %s option for %s cpuinvalid -march= option: `%s'invalid -mavxscalar= option: `%s'invalid -mevexlig= option: `%s'invalid -mevexrcig= option: `%s'invalid -mevexwig= option: `%s'invalid -mfence-as-lock-add= option: `%s'invalid -mmnemonic= option: `%s'invalid -momit-lock-prefix= option: `%s'invalid -moperand-check= option: `%s'invalid -mrelax-relocations= option: `%s'invalid -msse-check= option: `%s'invalid -msyntax= option: `%s'invalid -mtune= option: `%s'invalid <arch> in --march=<arch>: %sinvalid @slotcount valueinvalid BSPEC expressioninvalid FPA immediate expressioninvalid Hi register with immediateinvalid LOC expressioninvalid NaN setting -mnan=%sinvalid PC-relative operandinvalid PIC referenceinvalid VSIB addressinvalid WakeOnStatus %ldinvalid XFR WideBus Address %ldinvalid abi -mabi=%sinvalid accumulator registerinvalid addressinvalid addressing modeinvalid architectural extensioninvalid architecture %sinvalid architecture -A%sinvalid architecture -xarch=%sinvalid architecture -z%sinvalid architecture option -m%s, ignoredinvalid argument '%s' to -fdebug-prefix-mapinvalid attempt to declare external version name as default in symbol `%s'invalid auto-litpool-limit argumentinvalid auto-litpool-limit argument (range is 100-10000)invalid barrier typeinvalid base register for register offsetinvalid branch operandinvalid byte branch offsetinvalid cache operation nameinvalid char %s beginning operand %d `%s'invalid character %s before operand %dinvalid character %s in mnemonicinvalid character %s in operand %dinvalid characters in inputinvalid co-processor operandinvalid conditioninvalid condition code '%s'invalid condition code nameinvalid configuration option '%s' in transition rule '%s'invalid constantinvalid constant (%lx) after fixupinvalid constant table offset %ldinvalid constant: %d bit expression not in range %d..%dinvalid constant: %d bit expression not in range %u..%uinvalid constant: %d is not word align integerinvalid constant: 10 bit expression not in range [-2^9, 2^9-1]invalid constant: 20 bit expression not in range -2^19..2^19-1invalid constant: 25 bit expression not in range [-16777216, 16777215]invalid constant: 32 bit expression not in range [-0x80000000, 0x7fffffff]invalid constant: 32 bit expression not in range [0, 0xffffffff]invalid constant: 32 bit expression not word aligninvalid constant: bit expression not definedinvalid control register nameinvalid default displacement size "%s". Defaulting to %d.invalid destination memory operandinvalid destination registerinvalid destination register listinvalid destination unitinvalid element selectorinvalid element size %d and vector size combination %cinvalid empty loopinvalid expression evaluation type %dinvalid expression for operand %i of '%s'invalid expression in load/store multipleinvalid expression in operandinvalid expression in the addressinvalid flag '%s'invalid floating point register pair.  Valid fp register pair operands are 0, 1, 4, 5, 8, 9, 12 or 13.invalid floating-point constantinvalid fourth registerinvalid frame sizeinvalid hvc expressioninvalid identifier for ".ifdef"invalid immediateinvalid immediate field positioninvalid immediate for address calculation (value = 0x%08lX)invalid immediate for stack address calculationinvalid immediate sizeinvalid immediate valueinvalid immediate: %ld is out of rangeinvalid index registerinvalid index size for coldfireinvalid indirect register sizeinvalid instruction `%s' after `%s'invalid instruction for this architecture; needs invalid instruction shapeinvalid instruction size selected (%d)invalid instruction suffixinvalid last instruction for a zero-overhead loopinvalid length field specifiedinvalid length for .scomm directiveinvalid listing option `%c'invalid literal constant: pool needs to be closerinvalid lrlive '%lu'invalid machine `%s'invalid machine mode `%s'invalid memory operandinvalid merge entity sizeinvalid modeinvalid movx address registerinvalid movx dsp registerinvalid movy address registerinvalid movy dsp registerinvalid neon suffix for non neon instructioninvalid numberinvalid number of registers in the list; %d registers are expected at operand %d -- `%s'invalid number of registers in the list; only 1 register is expected at operand %d -- `%s'invalid offset expressioninvalid offset, target not word aligned (0x%08lX)invalid offset, value too big (0x%08lX)invalid opcodeinvalid opcode '%s' in transition rule '%s'invalid opcode, "%s".invalid operandinvalid operand (%s section) for `%s'invalid operand (%s section) for `%s' when setting `%s'invalid operand in ldminvalid operand in stminvalid operand mode for this architecture; needs 68020 or higherinvalid operand of ()+invalid operand of -()invalid operand of S^#invalid operand size requestedinvalid operand suffixinvalid operand to .code directive (%d) (expecting 16 or 32)invalid operand to opcode %s: `%s'invalid operand, not a 10-bit signed value: %dinvalid operand, not a 11-bit signed value: %dinvalid operand, not a 12-bit signed value: %dinvalid operand, not a 13-bit signed value: %dinvalid operand, not a 16-bit signed value: %dinvalid operand, not a 16-bit unsigned value: %dinvalid operand, not a 5-bit unsigned value: %dinvalid operand, not a 6-bit signed value: %dinvalid operand, not a 6-bit unsigned value: %dinvalid operand, not a multiple of 32: %dinvalid operand, not a multiple of 4: %dinvalid operand, not a multiple of 8: %dinvalid operand, not an even value: %dinvalid operand: expression in PT targetinvalid operandsinvalid operands (%s and %s sections) for `%s'invalid operands (%s and %s sections) for `%s' when setting `%s'invalid operands for cross-unit opinvalid operands for opcodeinvalid operands to %sinvalid operands to opcode %s: `%s'invalid or unsupported encoding in .cfi_lsdainvalid or unsupported encoding in .cfi_personalityinvalid pc-relative addressinvalid performance registerinvalid pref operation nameinvalid priority '%lu'invalid pseudo operationinvalid quickrot register specifiedinvalid quickrot unit specifiedinvalid range in vector register listinvalid registerinvalid register %sinvalid register '%s' for '%s' instructioninvalid register expressioninvalid register for memory accessinvalid register listinvalid register list to push/pop instructioninvalid register maskinvalid register nameinvalid register number (%ld) for '%s'invalid register number (%ld) for '%s' instructioninvalid register number: %d is not in [r0--r7]invalid register operandinvalid register operand #1invalid register operand #2invalid register operand #3invalid register operand #4invalid register operand: %sinvalid register rangeinvalid register type %dinvalid register: r15 illegalinvalid relaxation fragment resultinvalid reloc expressioninvalid relocationinvalid relocation %s for fieldinvalid relocation expressioninvalid relocation for '%s' instructioninvalid relocation for fieldinvalid relocation for instructioninvalid relocation for operand %d of '%s'invalid relocation for operand %i of '%s'invalid relocation in instruction slot %iinvalid rotationinvalid rounding modeinvalid scalar register in listinvalid scale factorinvalid segment "%s"invalid shiftinvalid shift for the register offset addressing modeinvalid shift operatorinvalid shift value: %ldinvalid short form floating point immediate operandinvalid smc expressioninvalid source memory operandinvalid source registerinvalid source register listinvalid source unitinvalid suffixinvalid suffix after register.invalid swi expressioninvalid switch -m%sinvalid symbolic operandinvalid syntax for .dn directiveinvalid syntax for .qn directiveinvalid syntax for .req directiveinvalid syntax for .unreq directiveinvalid system register nameinvalid target hardware versioninvalid type for literal poolinvalid unextended operand valueinvalid unwind opcodeinvalid use of "=immediate"invalid use of %s relocationinvalid use of 'MSL'invalid use of 'MUL'invalid use of 32-bit register offsetinvalid use of 64-bit register offsetinvalid use of operator "%s"invalid use of vector registerinvalid value for special purpose registerinvalid vector register in listinvalid vector register nameinvalid write mask `%s'invalid zeroing-masking `%s'is_stmt value not 0 or 1isa number less than zerojump not 3..10 bytes away (is %d)jump target out of rangejump target out of range; no usable trampoline foundjump to a symbol in another ISA modejump to misaligned address (0x%lx)junk `%s' after expressionjunk `%s' after registerjunk after operand %u of '%.*s'junk at end of line, first unrecognized character is `%c'junk at end of line, first unrecognized character valued 0x%xjunk at end of line: "%s"junk at end of line: `%s'junk at end of machine string, first unrecognized character is `%c'junk found after instruction: %s.%sla must use with symbol. '%s'la used to load 64-bit address; recommend using dla insteadlabel "$%d" redefinedlabel "%d$" redefinedlabel %s was not defined in this dwarf sectionlabel after '||'label after predicatelabel not at start of execute packetlabels are not valid inside bundleslacking labellacking label  last register must be r7ldr to register 15 must be 4-byte alignedldrd/strd requires even:odd register pairleb128 operand is an undefined symbol: %sleft operand is a bignum; integer 0 assumedleft operand is a float; integer 0 assumedlength not neededlength of .comm "%s" is already %ld. Not changed to %ld.length of .lcomm "%s" is already %ld. Not changed to %ld.li rd label isn't correct instruction formline %d: rep or repi must include at least 4 instructionsline %d: unable to place address of symbol '%s' into a byteline %d: unable to place address of symbol '%s' into a quadline %d: unable to place address of symbol '%s' into a shortline %d: unable to place value %lx into a byteline %d: unable to place value %lx into a shortline %d: unknown relocation type: 0x%xline number (%d) for .stab%c directive cannot fit in index field (20 bits)line numbers must be positive; line number %d rejectedlink register must be in a low numbered registerlink register unit must be one of %sliteral pool insertion failedliteral pool location required for text-section-literals; specify with .literal_positionliteral pool overflowliteral referenced across section boundarylk addressing modes are invalid for memory-mapped register addressinglmi pseudo instruction should not use a label in imm fieldlo register requiredlo() relocation used on an instruction which does not support itloading the same register in parallel operationlocal label `%s' is not definedlong jump requiredloop containing less than three instructions may trigger hardware errataloop count constant %ld is out of range [1..%d]loop end too close to another loop end may trigger hardware errataloop target does not follow loop instruction in sectionloop too long for LOOP instructionloop: 32-bit displacement not supportedlow register (r0-r15) expected, not '%.100s'lower 16 bits of mask ignoredlui expression not in range 0..1048575m68k and cf features both selectedmacro %s not implemented yetmacro instruction expanded into a wrong size instruction in a 16-bit branch delay slotmacro instruction expanded into a wrong size instruction in a 32-bit branch delay slotmacro instruction expanded into multiple instructionsmacro instruction expanded into multiple instructions in a branch delay slotmacro requires $at register while noat in effectmacro requires $at while $at in usemacro used $at after ".set noat"macros nested too deeplymajor opcode is not sorted for %smalformed reglist in push/popmask not on destination operandmask trims opcode bits for %smask, index, and destination registers must be distinctmask, index, and destination registers should be distinctmatching operands to opcodemd_apply_fix: unknown r_type 0x%x
md_estimate_size_before_relax
memory destination needed for instruction `%s' after `xrelease'minor opcode not in range [0x00 - 0x3f]misaligned branch destinationmisaligned datamisaligned offsetmismatch between opcode size and operand sizemismatch between register and suffixmismatched .ebmismatched element/structure types in listmismatched parenthesesmisplaced .procendmisplaced PIC operandmissing '%c'missing ')'missing ']'missing +missing .endmissing .end at end of assemblymissing .end or .bend at end of filemissing .endp before .cfi_startprocmissing .fnstart before unwinding directivemissing .funcmissing .procmissing =missing CPS flagsmissing DSP name `%s'missing [missing ]missing `)'missing `)' after formals in macro definition `%s'missing `.end'missing `]'missing `lock' with `%s'missing `}'missing `}' in `%s'missing abi name `%s'missing alignmentmissing alignment hintmissing architectural extensionmissing architecture name `%s'missing argumentmissing argument for %s_check directivemissing argument separator ',' for .cpsetupmissing block typemissing break countmissing call argumentmissing call signaturemissing classmissing close quote; (assumed)missing closing '"'missing closing `%c'missing closing bracemissing closing parenthesismissing commamissing comma after insn constant
missing comma or colonmissing condition code in structured control directivemissing cpu architecturemissing cpu name `%s'missing domissing element sizemissing emulation mode namemissing end-quotemissing expressionmissing expression in .localentry directivemissing expression in .size directivemissing fpu name `%s'missing frame sizemissing immediate expressionmissing labelmissing local expressionmissing local indexmissing model parametermissing namemissing offsetmissing offset in the pre-indexed addressmissing opcodemissing operandmissing operand after commamissing operand; zero assumedmissing or bad offset expressionmissing or invalid displacement expression `%s'missing or invalid displacement expression `%s' taken as 0missing or invalid expression `%s'missing or invalid immediate expression `%s'missing predication typemissing real symbol namemissing reloc typemissing rename stringmissing rotation field after commamissing separatormissing shift amountmissing sizemissing size expressionmissing sizeof_stub expressionmissing stringmissing symbol namemissing table indexmissing thenmissing to or downtomissing typemissing type suffixmissing valuemissing version name in `%s' for symbol `%s'more than 65K literal poolsmov cannot use RD port as destinationmultiple '||' on same linemultiple branches or jumps in the same bundlemultiple condition specificationsmultiple emulation names specifiedmultiple formats specified for one bundle; using '%s'multiple literals in expansionmultiple movx specificationsmultiple movy specificationsmultiple parallel processing specificationsmultiple predicates on same linemultiple sections remapped to output section %smultiple versions [`%s'|`%s'] for symbol `%s'multiple writes to the same registermust be @(r0,...)must specify extensions to add before specifying those to removeneed PIC qualifier with symbol.need PIC qualifier with symbol. '%s'needs @GOT or @GOTOFF. %snegative alignmentnegative count for %s - ignorednegative offsetnegative sizenegative value ignored in %sneither Power nor PowerPC opcodes were selected.nested .bs blocksnested .ent directivesnested software pipelined loopnew line in titlenew section '%s' defined without attributes - this might cause problemsnext outside of structured loopno %d-byte relocations availableno '(' to match ')'no '[' to match ']'no .cprestore pseudo-op used in PIC codeno .frame pseudo-op used in PIC codeno architecture contains all the instructions used
no compiled in support for 32bit x86_64no compiled in support for 64 bit object file formatno compiled in support for x86_64no current file pointerno entry symbol for global function '%s'no file name following -t optionno filename following .INCLUDE pseudo-opno floating point unit specifiedno function type on PLT relocno hppa_fixup entry for fixup type 0x%xno instruction mnemonic suffix given and no register operands; can't size instructionno instruction mnemonic suffix given; can't determine immediate sizeno known dwarf XCOFF section for flag 0x%08x
no previous section to return to, ignored.no registered fragment for literalno relaxation found for this instruction.no sequence number after !%sno such architecture modifier: `%s'no such architecture: `%s'no such instruction: `%s'no such machine extension `%s'no such sfr in this architectureno suitable GREG definition for operandsno tag specified for %sno way to handle .file within .ent/.end sectionno-auto-litpools is incompatible with auto-litpool-limitnon-PIC jump used in PIC librarynon-absolute expression in constant fieldnon-absolute value used with .space/.besnon-constant .%cleb128 is not supportednon-constant byte countnon-constant expression in ".elseif" statementnon-constant expression in ".if" statementnon-constant fill count for absolute sectionnon-contiguous register rangenon-immediate OPF operand, ignorednon-pc-relative relocation for pc-relative fieldnot a 16 bit instruction '%s'not enough operands (%d) for '%s'; expected %dnot using any base registernumber (0x%s) larger than 32 bitsnumber larger than 64 bitsnumber must be positive and less than %dnumber of literal tokens != 1number of operands mismatchnumber of registers must be in the range [1:4]odd address operand: %ldodd displacement at %xodd distance branch (0x%lx byte)odd distance branch (0x%lx bytes)odd number cannot be used hereodd number of bytes in operand descriptionodd numbered general purpose register specified as register pairodd register cannot be used hereoffset and base must be from the same unitoffset has different size from baseoffset in operand %u of '%.*s' not divisible by %uoffset in operand %u of '%.*s' out of rangeoffset must be a multiple of %doffset must be zero in ARM encodingoffset not a multiple of 4offset out of rangeoffset register expectedoffset to unaligned destinationoffset too largeoffset value out of rangeonly 'LSL' shift is permittedonly 'MUL VL' is permittedonly 'MUL' is permittedonly D registers may be indexedonly LSL shift allowed in thumb modeonly SUBS PC, LR, #const allowedonly constant expression allowedonly constant offsets supported in absolute sectiononly floating point zero is allowed as immediate valueonly lo regs allowed with immediateonly lower 16-bits of first operand are usedonly one type should be specified for operandonly r0 can be used as byte count registeronly r15 allowed hereonly single block types allowedonly supported with old gcconly two consecutive VFP SP registers allowed hereopcode '%s' not supported for target %sopcode '%s': cannot find literal definitionopcode '%s': could not parse operand '%s' in '%s'opcode '%s': no bound opname '%s' for precondition in '%s'opcode '%s': precondition only contains constants in '%s'opcode '%s': replacement does not have %d opopcode '%s': replacement does not have %d opsopcode '%s': unidentified operand '%s' in '%s'opcode 'NOP.N' unavailable in this configurationopcode `%s' not supported for target %sopcode has no effectopcode not supported in the `insn32' modeopcode not supported in the `insn32' mode `%s'opcode not supported on this processor: %s (%s)opcode not valid for this cpu variantopcode-specific %s relocation used outside an instructionopcodes '%s' (slot %d) and '%s' (slot %d) both have volatile port accessesopcodes '%s' (slot %d) and '%s' (slot %d) write the same portopcodes '%s' (slot %d) and '%s' (slot %d) write the same registeropcodes '%s' (slot %d) and '%s' (slot %d) write the same stateopen CFI at the end of file; missing .cfi_endproc directiveoperandoperand %d must be %s -- `%s'operand %d must be an immediateoperand %d must be an immediate expressionoperand %d must be constantoperand %d must be scalaroperand %d must be the same register as operand 1 -- `%s'operand %d of '%s' has invalid value '%u'operand %d of '%s' has out of range value '%u'operand %d out of rangeoperand %d overlap in %soperand %d: illegal use expression: `%s`operand %s0x%lx out of range.operand %u of '%.*s' is read-onlyoperand %u of '%.*s' is write-onlyoperand %u of '%.*s' not a valid base address registeroperand %u of '%.*s' not a valid memory referenceoperand %u of '%.*s' not a valid return address registeroperand %u of '%.*s' not constantoperand %u of '%.*s' on wrong sideoperand %u of '%.*s' out of rangeoperand 1 must be FPSCRoperand index error for %soperand is not an absolute constantoperand is not an immediateoperand mask overflowoperand mismatch -- `%s'operand must be a constantoperand must be a constant or a labeloperand must be a multiple of 2operand must be a multiple of 4operand must be absolute in range %lx..%lx, not %lxoperand must be absolute in range %u..%u, not %ldoperand not a multiple of 4 for PT, PTA or PTB: %doperand number mismatchoperand out of rangeoperand out of range (%d is not between %d and %d)operand out of range (%s not between %ld and %ld)operand out of range for PT, PTA and PTBoperand out of range, instruction expandedoperand out of range: %ldoperand out of range: %luoperand out of range: 0x%lxoperand overflowoperand references R%ld of instruction before previous.operand references R%ld of previous instruction.operand references R%ld of previous load.operand size mismatchoperand size must be specified for immediate VMOVoperand size must match register widthoperand type mismatchoperand types can't be inferredoperand value out of range for instructionoperand/size mis-matchoperands 0 and 1 must be the same registeroperands for opcode `%s' do not match any valid formatoperands mismatchoperands were not reducible at assembly-timeoperation combines symbols in different segmentsoption --link-relax is only supported in b.out formatoption `%s' may not be negatedoption `%s' not recognizedoption `-%c%s' is deprecated: %soption `-A%s' is deprecated: use `-%s'or higherout of memoryout of rangeoutput verbose error messagesoverflowoverflow in branch to %s; converted into longer instruction sequenceoverflow in immediate argumentoverflow in literal (.lit8) tableoverflow in literal (.lita) tablep2align not supported on this targetpacking conflict: %s must dispatch sequentiallypadding addedparallelparallel instruction not following another instructionparentheses ignoredparse errorpc may not be used with write-backpc-relative pc-relative address offset out of rangepc-relative load offset not word alignedpc-relative load offset out of rangepce instruction error (16 bit || 16 bit).pcrel for branch to %s too far (0x%lx)pcrel for branch to %s too far (0x%x)pcrel for loopt too far (0x%lx)pcrel for lrw/jmpi/jsri to %s too far (0x%lx)pcrel relocation not allowed in an instructionpcrel too farpcrel too far BFD_RELOC_BFIN_10pcrel too far BFD_RELOC_BFIN_11_PCRELpcrel too far BFD_RELOC_BFIN_12pcrel too far BFD_RELOC_BFIN_24pcrel too far BFD_RELOC_BFIN_5pcrel too far BFD_RELOC_MOXIE_10personality routine required before .handlerdata directivepersonality routine specified for cantunwind framepointer register (X, Y or Z) requiredpointer register (Y or Z) requiredpointer register Z requiredpolymorphs are not enabled. Use -mP option to enable.post-index must be a registerpost-indexed expression used in preload instructionpostincrement not supportedpowerpc_operands[%d] duplicates powerpc_operands[%d]powerpc_operands[%d].bitm invalidpre-indexed expression expectedpredicate not followed by instructionpredication on A0 not supported on this architectureprefer-const16 conflicts with prefer-l32rprefer-l32r conflicts with prefer-const16premature end of floating point prefixprevious .ent not closed by a .endprevious CFI entry not closed (missing .cfi_endproc)previous movx requires nopyprevious movy requires nopxprofiling in absolute section?pseudo instruction `%s' not supportedpseudo prefix without instructionpseudo-op illegal within .struct/.unionpush/pop do not support {reglist}^qualifying predicate not followed by instructionquick branch offset %d out of range %d to %dr12 not allowed herer13 not allowed herer14 not allowed as first register when second register is omittedr14 not allowed herer15 based store not allowedr15 not allowed herer2 should not be used in indexed addressing moder31 cannot be used with jmp; use ret insteadr31 cannot be used with jmpr.n; use ret.n insteadrd must be even number.rdhi and rdlo must be differentrdhi, rdlo and rm must all be differentre-entrant coderecord type is not validrecord_type_not_validredefined symbol cannot be used on relocredefinition of global registerredefinition of mcu type `%s' to `%s'redundant %s prefixreg should <= 31reg-reg expectedregister expectedregister expected, but saw '%.6s'register expected, not '%.100s'register is out of orderregister is wrong size for a word %sregister is wrong size for address %sregister list must be even numberedregister list must be from the same unitregister list must contain at least 1 and at most 16 registersregister list must not contain duplicatesregister list not in ascending orderregister must be either sp or set by a previousunwind_movsp directiveregister name or number from 0 to 31 requiredregister name or number from 16 to 31 requiredregister number %u not supported on this architectureregister number above 15 requiredregister number out of rangeregister number too large for push/popregister offset not allowed in pre-indexed addressing moderegister operand expected, but got scalarregister out of range in listregister pair for operand %u of '%.*s' not a valid even/odd pairregister r%d out of rangeregister r0 cannot be used hereregister r16-r23 requiredregister r24, r26, r28 or r30 requiredregister range not in ascending orderregister rh%d out of rangeregister rl%d out of rangeregister rq%d does not existregister rq%d out of rangeregister rr%d does not existregister rr%d out of rangeregister same as write-back baseregister save offset not a multiple of %uregister scaling is being ignored hereregister section has contents
register stride must be 1 or 2register syntax is .register %%g[2367],{#scratch|symbolname|#ignore}register type mismatchregister unit must be one of %sregister value used as expressionregisters may not be the samerel too far BFD_RELOC_16rel too far BFD_RELOC_8rel31 relocation overflowrelative address out of rangerelative call out of rangerelative jump out of rangerelax hint unrecognized instruction: line %d.relaxation not supported
relaxed out-of-range branch into a jumpreloc %d not supported by object file formatreloc not within (fixed part of) sectionrelocated field and relocation type differ in signednessrelocation %s isn't supported by the current ABIrelocation cannot be done when using -mrelocatablerelocation is not supportedrelocation not allowedrelocation not applicablerelocation out of rangerelocation overflowrelocation valid in thumb1 code onlyrepeat < 0; .fill ignoredrepeat count cannot be used with %srepeat instruction used with non-register mode instructionrequired displacement wasn't given in indirect referenceresource conflict (A%d)resource conflict (C flag)resource conflict (F flag)resource conflict (PSW)resource conflict (R%d)rest of line ignored; first ignored character is `%c'restore without savereturned from mips_ip(%s) insn_opcode = 0x%x
right operand is a bignum; integer 0 assumedright operand is a float; integer 0 assumedror #imm not supportedrotation can only be 0, 8, 16, or 24rounding down first operand float to signed introunding down first operand float to unsigned intrva without symbols suffix on comparison instruction is deprecateds3_PIC code offset overflow (max 16 signed bits)same type of prefix used twicescalar index must be constantscalar index out of rangescalar must have an indexscalar out of rangescalar out of range for multiply instructionscale factor invalid on this architecture; needs cpu32 or 68020 or higherscale factor of %d without an index registerscore3d instruction.sdaoff() relocation used on an instruction which does not support itsecondsecond .ent directive found before .end directivesecond operand missingsecond operand must be 1second operand of .insn not a constant
second register should be greater than first registersecond register should follow dash in register listsection %s renamed multiple timessection '%s' finished with an open IT block.section `%s' aliased to `%s' is not usedsection alignment must be >= 4 bytes to check MULS/MULU safenesssection change from within a BSPEC/ESPEC pair is not supportedsection symbols are already globalseek to end of .incbin file failed `%s'segment override on `%s' is ineffectualselected FPU does not support instructionselected architecture does not support wide conditional branch instructionselected processor does not have all features of selected architectureselected processor does not support 'A' form of this instructionselected processor does not support 32bit wide variant of instruction `%s'selected processor does not support ARM opcodesselected processor does not support DSP extensionselected processor does not support PSTATE field name '%s'selected processor does not support SETPAN instructionselected processor does not support THUMB opcodesselected processor does not support `%s'selected processor does not support `%s' in ARM modeselected processor does not support `%s' in Thumb modeselected processor does not support `%s' in Thumb-2 modeselected processor does not support fp16 instructionselected processor does not support requested special purpose registerselected processor does not support system register name '%s'selected target format '%s' unknownsequence number in use for !tlsgd!%ldsequence number in use for !tlsldm!%ldsequentialset: number not in -2147483648..4294967295 rangeset: number not in 0..4294967295 rangesetend use is deprecated for ARMv8setsw: number not in -2147483648..4294967295 rangesetting incorrect section attributes for %ssetting incorrect section type for %ssetx: illegal temporary register g0setx: temporary register same as destination registershift amount out of range 0 to 63shift by register not allowed in thumb modeshift countshift expression expectedshift expression is too largeshift must be constantshift not allowed for bitmask immediateshift operator expectedshift out of rangeshift value over 3 not allowed in thumb modeshifts in CMP/MOV instructions are only supported in unified syntaxshort branch with zero offset: use :wshortcut designator invalidshould have 1 or 2 operandsshould have two operandssigned .word overflow; switch may be too large; %ld at 0x%lxsigned value out of rangesingle instruction is %u bytes long, but .bundle_align_mode limit is %u bytessize (%ld) out of range, ignoredsize is not 4 or 6size negative; .fill ignoredsize of "%s" is already %ld; not changing to %ldskip (%ld) or count (%ld) invalid for file size (%ld)skipping prefixes on this instructionskipping two-word instructionsmi pseudo instruction should not use a label in imm fieldsome symbol undefined; zero assumedsourcesource and address units must not be shared for this addressing modesource and destination increment mode must agreesource and destination must be differentsource and destination register must be in different unitssource operand must be 16bit absolute addresssource operand must be 8 bit registersource register must be in the trigger unitsource register must be r1source register same as write-back basesource register should be even numberedsource registers should be even numberedsource1 and dest must be same registerspace allocation too complex in absolute sectionspace allocation too complex in common sectionsparc convert_frag
special left instruction `%s' kills instruction `%s' in right containerspecified location wasn't TETRA-alignedspill_mask record unimplemented.spu convert_frag
spurious operands; (%d operands/instruction max)st/ld offset 23 instruction was disabled .stack frame layout does not match personality routinestack frame layout too complex for unwinderstack increment must be multiple of 4stack pointer offset too large for personality routinestand-alone `%s' prefixstart address not supportedstrange paper height, set to no formstray `\'stride must be a multiple of 64; lower 6 bits ignoredstride of 2 unavailable when element size is 8string too big (%lu bytes)strings must be placed into a sectionsupport ARM/Thumb interworkingswp{b} use is deprecated for ARMv6 and ARMv7swp{b} use is obsoleted for ARMv8 and latersymbol "%s" undefined; zero assumedsymbol %s is in a different sectionsymbol %s is weak and may be overridden latersymbol '%s' is already definedsymbol `%s' aliased to `%s' is not usedsymbol `%s' already definedsymbol `%s' can not be both weak and commonsymbol `%s' is already definedsymbol `%s' is already defined as "%s"/%s%ldsymbol definition loop encountered at `%s'symbol in .toc does not match any .tcsymbol size computation overflowsymbol too far awaysymbol type "%s" is supported only by GNU and FreeBSD targetssymbol type "%s" is supported only by GNU targetssymbol%dsymbol+offset not supported for got tlssymbolic operand not allowedsymbols assigned with .asg must begin with a lettersymbols assigned with .eval must begin with a lettersyntax errorsyntax error in .startof. or .sizeof.syntax error in @(disp,[Rn, gbr, pc])syntax error in @(r0,...)syntax error in @(r0...)syntax error in structured control directivesyntax error: condition code not expectedsyntax error: expected `]', found  `%c'syntax error: invalid toc specifier `%s'syntax error: register not expectedsyntax error: system register not expectedsyntax error: value is missing before the register namesyntax error: vector register not expectedsyntax error; ')' not allowed heresyntax error; end of line, expected `%c'syntax error; expected ','syntax error; found `%c', expected `%c'syntax error; missing '(' after displacementsyntax error; missing ')' after base registersystem registers cannot be included in listtag not found for .tag %starget of %s instruction must be a labeltarget out of rangetdaoff() relocation used on an instruction which does not support ittemporary switch for dumpingtext label `%s' aligned to odd boundarythe %d-bit %s architecture does not support the `%s' extensionthe %s name '%s' is too long (maximum 16 characters)the XCOFF file format does not support arbitrary sectionsthe `%s' extension requires %s%d revision %d or greaterthe `%s' extension requires 64-bit FPRsthe `%s' extension was removed in %s%d revision %dthe number of .indirect_symbols defined in section %s does not match the number expected (%d defined, %d expected)the offset 0x%08lX is not representablethe only valid suffixes here are '(plt)' and '(tlscall)'the optional immediate offset can only be 0the source register must not be $0the source register must not be $31the specified option is not accepted for PSBthe specified option is not accepted in ISBthe specified relocation type is not allowed for 32-bit registerthe specified relocation type is not allowed for MOVKthe type of %s is too complex; it will be simplifiedthe use of -mvle requires -a32.the use of -mvle requires big endian.the yielding instruction %s may not be in a delay slot.there are no pc-relative size relocationsthere are no unsigned pc-relative relocationsthirdthis DS form not yet supportedthis addressing mode is not applicable for destination operandthis addressing mode requires base-register writebackthis group relocation is not allowed on this instructionthis instruction does not accept an accumulatorthis instruction does not accept an immediatethis instruction does not support indexingthis instruction requires a post-indexed addressthis instruction will not write back the base registerthis instruction will write back the base registerthis relocation modifier is not allowed on this instructionthis string may not contain '\0'this type of register can't be indexedthumb conditional instruction should be in IT blocktoo few operandstoo many !literal!%ld for %stoo many .dim entriestoo many .size entriestoo many GREG registers allocated (max %d)too many IVC2 insns to pack togethertoo many IVC2 insns to pack with a 16-bit core insntoo many IVC2 insns to pack with a 32-bit core insntoo many argumentstoo many fixupstoo many instructions in execute packettoo many lda insns for !gpdisp!%ldtoo many ldah insns for !gpdisp!%ldtoo many lituse insns for !lituse_tlsgd!%ldtoo many lituse insns for !lituse_tlsldm!%ldtoo many memory references for `%s'too many operandstoo many operands (%d) for '%s'; expected %dtoo many operands in instructiontoo many operands to '%.*s'too many positional argumentstoo many registers in vector register listtoo many st_End'stoo many unwind opcodestoo many unwind opcodes for personality routine 0too many unwinding instructionstrailing garbage after expression: %stranslating bgeni to movitranslating bmaski to movitranslating mgeni to movitranslating to `%s %s%s'translating to `%s %s%s,%s%s'translating to `%sp'trap exception not supported at ISA 1tried to set unrecognized symbol: %s
truncated file `%s', %ld of %ld bytes readtwo .function pseudo-ops with no intervening .eftype %d reloc done?
type mismatch in vector register listtype specifier has the wrong number of partstypes specified in both the mnemonic and operandsunable to compute ADRL instructions for PC offset of 0x%lxunable to continue with assembly.unable to generate unwinding opcode for frame pointer offsetunable to generate unwinding opcode for frame pointer reg %dunable to generate unwinding opcode for reg %dunable to locate include file: %sunable to pack %s by itself?unable to rebuffer file: %s
unable to repeat %s insnunable to restore return address from previously restored regunable to widen instructionunaligned branch target: %d bytes at 0x%lxunaligned data at an absolute location is not supportedunaligned entry instructionunaligned loop: %d bytes at 0x%lxunaligned registerunassigned file number %ldunbalanced brackets in operand %d.unbalanced parenthesis in operand %d.unclosed '('undecodable fixundecodable instruction in instruction fragundefined combination of operandsundefined local label `%s'undefined symbol %s in PCR relocationundefined symbol %s used as an immediate valueundefined symbol for opcode "%s"unexpected %s fixupunexpected .cantunwind directiveunexpected .cfi_inline_lsdaunexpected .handlerdata directiveunexpected .unwind_movsp directiveunexpected 12-bit reloc typeunexpected 18-bit reloc typeunexpected PC relative expressionunexpected TLS relocationunexpected `"' in expressionunexpected addressing mode for %sunexpected bit specified after APSRunexpected character `%c' in element sizeunexpected character `%c' in predication typeunexpected character `%c' in type specifierunexpected characters following instructionunexpected comma after the mnemonic name `%s' -- `%s'unexpected comma before the omitted optional operandunexpected end of file in irp or irpcunexpected end of file in macro `%s' definitionunexpected end of lineunexpected fixunexpected negative constantunexpected register in the immediate operandunexpected section size informationunexpected shift operatorunexpected storage class %dunhandled %d
unhandled CFA insn for unwinding (%d)unhandled local relocation fix %sunhandled operand code %dunhandled reloc %s in md_pcrel_from_sectionunhandled relocation type %sunhandled: .proc %s,%dunimplemented opcode "%s"unimplemented relocation suffixunimplemented segment %s in operandunimplemented toc32 expression modifierunimplemented toc64 expression modifierunindexed addressing used in preload instructionunknownunknown -mpid= argument '%s'unknown .gnu_attribute valueunknown .loc sub-directive `%s'unknown ABI version`%s'
unknown DSP `%s'unknown DSP prefix character %c %sunknown EABI `%s'
unknown FPU configuration `%s'
unknown ISA level %sunknown ISA or architecture %sunknown MCU: %s
unknown abi `%s'
unknown addressing mode %sunknown arch name `%s'
unknown architectural extension `%s'unknown architectureunknown architecture %sunknown architecture '%s'unknown architecture `%s'
unknown architecture extension `%s'
unknown architecture: %s
unknown argument for .usepvunknown baseline `%s'
unknown condition code: %sunknown constraint `%c'unknown cpu `%s'unknown default cpu = %s, os = %sunknown directiveunknown escape '\%c' in string; ignoredunknown execution type passed to write_2_short()unknown expression in operand %sunknown expression in operand %s.  Use #llo(), #lhi(), #hlo() or #hhi()unknown fixup sizeunknown floating point abi `%s'
unknown floating point format `%s'
unknown floating point mnemonic: "%s"unknown floating point prefix characterunknown floating type type '%c'unknown fpu `%s'unknown group relocationunknown implicit IT mode `%s', should be arm, thumb, always, or never.unknown instruction '%s'unknown interrupt %sunknown mnemonic `%s' -- `%s'unknown mnemonic: "%s"unknown opcodeunknown opcode "%s"unknown opcode %sunknown opcode '%s'unknown opcode `%s'unknown opcode or format name '%s'unknown opcode: %sunknown opcode: `%s'unknown operand %sunknown operand countunknown operand shift: %x
unknown operand to .archunknown operator %s. Did you mean X(Rn) or #[hl][hl][oi](CONST) ?unknown or invalid section attribute '%s'unknown or invalid section type '%s'unknown or missing PSTATE field nameunknown or missing operation nameunknown or missing option to PSBunknown or missing system register nameunknown parameter following .SECTION directive: %sunknown procedure kindunknown profiling flag - ignored.unknown pseudo-op: `%s'unknown record type %d (in %s)unknown register %sunknown register '%s' -- .req ignoredunknown register `%s'unknown register alias '%s'unknown relocation (%u)unknown relocation modifierunknown section attribute %sunknown section attribute '%c'unknown user-defined function %sunknown vector operation: `%s'unknown width specifier '.%c'unknown/incorrect operandunmatched '['unmatched .end directiveunpredictable DCTI coupleunpredictable load of register pair -- `%s'unpredictable transfer with writeback -- `%s'unrecognised RX CPU type %sunrecognised alignment value in .SECTION directive: %sunrecognised argument to -mcpu option '%s'unrecognised cpu type '%s'unrecognised instruction %sunrecognised instruction size modifier .%cunrecognized %d-bit version of microMIPS opcodeunrecognized .linkonce type `%s'unrecognized .section attribute: want a,e,w,x,M,S,G,T or numberunrecognized CPS flagunrecognized characters at end of parallel processing insnunrecognized default cpu `%s'unrecognized emulation name `%s'unrecognized extended version of MIPS16 opcodeunrecognized flagunrecognized fopt optionunrecognized opcodeunrecognized opcode: `%s'unrecognized option "%s"unrecognized option -%c%sunrecognized pseudo-instruction %sunrecognized register name `%s'unrecognized reloc typeunrecognized relocation suffixunrecognized section attributeunrecognized section command `%s'unrecognized section typeunrecognized section type `%s'unrecognized stab type '%c'unrecognized symbol suffixunrecognized symbol type "%s"unrecognized syntax mode "%s"unrecognized unextended version of MIPS16 opcodeunresolvable or nonpositive repeat count; using 1unresolved expression that must be resolvedunresolved loop target symbol: %sunshifted register requiredunsigned value out of rangeunsupported BFD relocation size %dunsupported BFD relocation size %uunsupported DC typeunsupported alignmentunsupported alignment for instructionunsupported broadcastunsupported byte value; use a different suffixunsupported constant in relocationunsupported constant size %d
unsupported fixup size %dunsupported flag %i in line directiveunsupported fptr fixupunsupported fptr fixup size %dunsupported instruction `%s'unsupported large constantunsupported maskingunsupported mbind section info: %sunsupported relocationunsupported relocation against %sunsupported relocation for DS offset fieldunsupported relocation typeunsupported section attribute '%c'unsupported section attribute -- 'a'unsupported static rounding/saeunsupported symbol subtractionunsupported syntaxunsupported use of %sunsupported use of .ehwordunsupported use of .gpdwordunsupported use of .gpwordunsupported variable size or fill valueunsupported vector index registerunsupported with Intel mnemonicunterminated stringunterminated string; newline inserteduntil without repeatunwind opcode too longunwound frame has negative sizeunwound stack pointer not doubleword aligneduse -march=armv2use -march=armv2ause -march=armv3use -march=armv3muse -march=armv4use -march=armv4tuse -march=armv5use -march=armv5tuse -march=armv5teuse -mcpu=alluse -mcpu=arm1use -mcpu=arm2use -mcpu=arm250use -mcpu=arm3use -mcpu=arm6use -mcpu=arm600use -mcpu=arm610use -mcpu=arm620use -mcpu=arm7use -mcpu=arm70use -mcpu=arm700use -mcpu=arm700iuse -mcpu=arm710use -mcpu=arm7100use -mcpu=arm710cuse -mcpu=arm710tuse -mcpu=arm720use -mcpu=arm720tuse -mcpu=arm740tuse -mcpu=arm7500use -mcpu=arm7500feuse -mcpu=arm7duse -mcpu=arm7diuse -mcpu=arm7dmuse -mcpu=arm7dmiuse -mcpu=arm7muse -mcpu=arm7tdmiuse -mcpu=arm8use -mcpu=arm810use -mcpu=arm9use -mcpu=arm920use -mcpu=arm940use -mcpu=arm9tdmiuse -mcpu=iwmmxtuse -mcpu=strongarmuse -mcpu=strongarm110use -mcpu=strongarm1100use -mcpu=strongarm1110use -mcpu=xscaleuse -mfpu=fpa10use -mfpu=fpa11use -mfpu=fpeuse .code16 to ensure correct addressing modeuse either -mfpu=softfpa or -mfpu=softvfpuse frame pointeruse of .indirect_symbols requires `-dynamic'use of PC in this instruction is deprecateduse of old and new-style options to set CPU typeuse of old and new-style options to set FPU typeuse of r13 is deprecateduse of r15 in blx in ARM mode is not really usefuluse of r15 in bx in ARM mode is not really usefuluse of r15 in bxj is not really usefuluse stack size checkingused $%u with ".set at=$%u"used $at without ".set noat"using using `%s%s' instead of `%s%s' due to `%c' suffixusing a bit field width of zerovalid endian specifiers are be or levalue %d out of range. Use #lo() or #hi()value %ld out of rangevalue 0x%I64x truncated to 0x%I64xvalue 0x%llx truncated to 0x%llxvalue 0x%lx truncated to 0x%lxvalue 0x%x out of extended range.value not in range [-0xffffffff, 0xffffffff]value not in range [0, 0x7fffffff]value not in range [0, 0xffffffff]value of %ld out of byte displacement range.value of %ld out of double word displacement range.value of %ld out of word displacement range.value of %ld too large for 16-bit branchvalue of %ld too large for 8-bit branchvalue of %s too large for field of %d byte at %svalue of %s too large for field of %d bytes at %svalue out of rangevalue out of range: 0x%xvalue stored for r%d is UNKNOWNvalue too large for 1-byte fieldvalue too large for 2-byte fieldvalue too large to fit in %d bitsvector element must be constantvector register expectedvector type expectedview number mismatchvirtual memory exhaustedvliw group must consist of 1 core and 1 copro insn.warning: symbol %s has no csectwasm32 assembler options:
width suffixes are invalid in ARM modewidth suffixes are invalid in ARM mode -- `%s'word of NOPs added between word multiply and 16-bit multiplyword of NOPs added between word multiply and loadwriteback (!) must be used for VLDMDB and VSTMDBwriteback of base register is UNPREDICTABLEwriteback of base register when in register list is UNPREDICTABLEwriteback used in preload instructionwriteback value must be an immediate constantwriting or modifying # is unpredictablewriting to APSR without specifying a bitmask is deprecatedwrong argument to .cfi_personality_idwrong number of operandswrong number of operands for '%s'wrong register in floating-point reglistwrong second argument to .cfi_lsdawrong second argument to .cfi_personalitywrong size instruction in a %u-bit branch delay slotwrong third argument to .cfi_val_encoded_addrxtensa-isa failure: %syou can't `pop %scs'you must specify a single type onlyzdaoff() relocation used on an instruction which does not support itzero assumed for missing expressionzero flag is not valid for this instructionzero used as immediate value{standard input}Project-Id-Version: gas 2.30.0
Report-Msgid-Bugs-To: bug-binutils@gnu.org
POT-Creation-Date: 2018-01-13 13:44+0000
PO-Revision-Date: 2018-04-29 15:57+0200
Last-Translator: Francisco Javier Serrador <fserrador@gmail.com>
Language-Team: Spanish <es@tp.org.es>
Language: es
MIME-Version: 1.0
Content-Type: text/plain; charset=UTF-8
Content-Transfer-Encoding: 8bit
X-Bugs: Report translation errors to the Language-Team address.
Plural-Forms: nplurals=2; plural=(n != 1);
X-Generator: Poedit 2.0.4
			  modo compatible de sintaxis TI CodeComposer Studio			[por defecto es %d]
			[por defecto es %s]


			 especifica la variante de la arquitectura 960
-b			 añade código para recolectar estadísticas sobre las ramificaciones tomadas
-link-relax		 preserva las directivas de alineamiento individuales del enlazador so
			 se puede relajar (sólo en el formato b.out)
-no-relax		 no altera las instrucciones comparar-y-ramificar para
			 desubicaciones largas

			especifica la variante de la arquitectura SPARC
-bump			avisa cuando el ensamblador cambia entre arquitecturas
-sparc			se descarta
--enforce-aligned-data	fuerza .long, etc., a ser alineados correctamente
-relax			relaja saltos y ramificaciones (por defecto)
-no-relax		evita modificar cualquier omisión y ramificación

	%s 
Opciones ensambladoras específicas de NDS32:

 fich entrante  	: %s
 opciones pasadas	: 
 fich saliente   	: %s
 destino      	: %s
 marca tiempo  	: %s


-no-relax		no relajar reubicaciones
			

Opciones D30V:
-O                      Crea instrucciones short adyacentes cortas paralelas si es posible.
-n                      Avisa sobre todos los NOPs insertados por el ensamblador.
-N                     Avisa sobre los NOPs insertados tras los múltiplos de palabra.
-c                      Avisa sobre los símbolos cuyos nombres coincidan con nombres de registros.
-C                      Lo opuesto de -C.  -c es por defecto.

Opciones de TIC4X:
  -mcpu=CPU  -mCPU        selecciona variante de arquitectura. CPU puede ser:
                            30 - TMS320C30
                            31 - TMS320C31, TMS320LC31
                            32 - TMS320C32
                            33 - TMS320VC33
                            40 - TMS320C40
                            44 - TMS320C44
  -mrev=REV               define la revisión de hardware de cpu (num enteros).
                          Las combinaciones de -mcpu y -mrev will activarán
                          o desctivarán las casillas apropiadas (-midle2,
                          -mlowpower y -menhanced) de acuerdo al tipo escogido
  -mbig                   selecciona el modelo de memoria big
  -msmall                 selecciona el modelo de memoria small (por defecto)
  -mregparm               selecciona parámetros de registro (por defecto)
  -mmemparm               selecciona parámetros de memoria
  -midle2                 activa el soporte para IDLE2
  -mlowpower              activa el soporte para LOPOWER y MAXSPEED
  -menhanced              activa el soporte para códigos operacionales mejorados
                                         que violan las restricciones
                                         que violan las restricciones
                                         instrucciones quizá violan restricciones
                                         quizá viola restricciones
                          EXTENSIÓN es una combinación de:
                          Los registros no necesitarán ningún prefijo.
                          Los registros requerirán un prefijo `$'.
                          emula la salida (por defecto %s)
                Graba el tipo de cpu
        -EB		ensambla código para un cpu big-endian
        -EL		ensambla código para un cpu little-endian
        -FIXDD		 ajusta datos dependientes
        -G gpnum	ensambla código para definir gpsize y por defecto es 8 byte
        -KPIC		genera PIC
        -NWARN		 ensambla código para que no avise sobre dependencia de datos fijo
        -O0		no realizar ninguna optimización
        -SCORE3		 ensambla código para el objetivo SCORE5U
        -SCORE5		 ensambla código para el destino SCORE5
        -SCORE5U	ensambla código para el objetivo SCORE5U
        -SCORE5		ensambla código para el objetivo SCORE7 [predet.]
        -USE_R1		ensambla código para que no avise cuando se usa el registro temporal r1
        -V 		Versión Sunplus publicada
        -V                muestra el número de versión del ensamblador
        -Qy, -Qn          se descarta
        -march=score3	ensambla código para el objetivo SCORE3
        -march=score7	 ensambla código para el objetivo SCORE7 [predet.]
        Opciones de S390:
        -mregnames        Permite nombres simbólicos para los registros
        -mwarn-areg-zero  Avisa sobre registros con base/índice cero
        -mno-regnames     No permite nombres símbólicos para los registros
        -m31              Establece el formato del fichero al formato 31 bit
        -m64              Establece el formato del fichero al formato 64 bit
    ops fueron:    %s  ¿significó ésto?  otra(s) variante(s) válida(s):  --32/--64/--x32         genera código 32bit/64bit/x32
  --MD FICHERO            escribe la información de dependencias en el FICHERO (por defecto ninguno)
  --alternate             activa inicialmente la sintaxis alternativa de macros
  --compress-debug-sections=[none|zlib|zlib-gnu|zlib-gabi]
                              comprime secciones de depuración DWARF empleando zlib
  --compress-debug-sections=[none|zlib|zlib-gnu|zlib-gabi]
                              comprime secciones depurables DWARF empleando zlib [predef.]
  --debug-prefix-map ANT=NUEVO
                          mapea ANT en NUEVO en la información de depuración
  --defsym SIM=VAL        define el símbolo SIM al valor dado
  --disp-size-default-22    el desplazamiento de ramificación de tamaño desconocido es de 22 bits (por defecto)
  --disp-size-default-32    el desplazamiento de ramificación de tamaño desconocido es de 32 bits
  --divide                no trata `/' como un carácter de comentario
  --divide                se descarta
  --elf-stt-common=[no|yes]
                          genera símbolos comunes ELF con tipo STT_COMMON
  --execstack             requiere pila ejecutable para este objeto
  --fatal-warnings        trata los avisos como errores
  --fix-v4bx              Permite BX en código ARMv4
  --genana-2              genera información de depuración DWARF2
  --genana-sections       genera información de línea DWARF para nombre de sección por
                           función
  --gstabs                genera información de depuración de STABS
  --gstabs+               genera informe de depuración de STABS con extensiones GNU
  --hash-size=<valor>     establece el tamaño de la distribución de dispersión cerca a <valor>
  --help                  muestra este mensaje y termina
  --itbl INSTTBL          extiende el conjunto de instrucciones para incluir
                          instrucciones que coincidan con las especificaciones
                          definidas en el fichero INSTTBL
  --listing-cont-lines    establece el número máximo de líneas de continuación
                          utilizadas para la columna de datos de salida del
                          listado
  --listing-lhs-width     establece la anchura en palabras de la columna de
                          datos de salida en el listado
  --listing-lhs-width2    establece el ancho en palabras de las líneas de
                          continuación de la columna de datos de salida; se
                          descarta si es más pequeño que la anchura de la
                          primera línea
  --listing-rhs-width     establece la anchura máxima en caracteres de las
                          líneas del fichero fuente
  --m32bit-doubles  [predet.]
  --m32bit-doubles [por defecto]
  --m64bit-doubles
  --m64bit-doubles  Código fuente utiliza dobles de 64-bit
  --march=<arq>		Genera código para <arq>.  Las casillas válidas para <arq>
				son v0_v10, v10, v32 y common_v10_v32.
  --mbig-endian-data
  --mcpu=<rx100|rx200|rx600|rx610|rxv2>
  --mg10            Activa compatibilidad para variante G10
  --mg13            Selecciona el core G13.
  --mg14            Selecciona el núcleo G14 [predet.]
  --mint-register=<valor>
  --mlittle-endian-data [por defecto]
  --mno-allow-string-insns  --mpid
  --mrelax
  -mrelax                   Activa relajación temporal enlazada
  --mrl78           Alias para --mg14
  --msmall-data-limit
  --muse-conventional-section-names
  --muse-renesas-section-names [por defecto]
  --no-underscore         Usuarios de símbolos no tienen ningún prefijo.
  --nocompress-debug-sections
                          no comprime las secciones de depuración DWARF
  --nocompress-debug-sections
                          no comprime las secciones de depuración DWARF [predet.]
  --noexecstack           no requiere pila ejecutable para este objeto
  --pic			Activa la generación de código independiente de posición.
  --reduce-memory-overheads 
                          prefiere un menor uso de memoria al costo de
                          tiempos de ensamblado más largos
  --sectname-subst        activa secuencias sustitutivas de nombre seccional
  --size-check=[error|warning]
			  revisar directiva .size de ELF (--size-check=error por defecto)
  --statistics            escribe varias estadísticas medidas de la ejecución
  --strip-local-absolute  descubrir símbolos locales absolutos
  --target-help           muestra las casillas específicas del objetivo
  --traditional-format    Usa el mismo formato que el ensamblador nativo en lo posible
  --underscore            Los símbolos de usuario generalmente se preceden con subrayado.
  --version               escribe el número de versión del ensamblador y termina
  --warn                  no suprime avisos
  -D                      produce mensajes de depuración de ensamblador
  -EB                     ensambla código para un cpu big-endian
  -EB                     ensambla para un sistema big endian (por defecto)
  -EL                     ensambla para un sistema little endian
  -EB,-big                produce código y datos big endian
  -EL			  genera código para el modo little endian (por defecto)
  -EB			  genera código para el modo big endian
  -mwarn-expand		  avisa si se expanden las pseudo operaciones
  -mxp			 activa el soporte para i860XP (desactivado por defecto)
  -mintel-syntax	 activa la sintaxis Intel (AT&T/SVR4 por defecto)
  -EL                     ensambla código para un cpu little-endian
  -EL,-little             produce código y datos little endian
  -I DIR                  añade DIR a la lista de búsqueda para directivas .include
  -Ip                     sinónimo para -ignore-parallel-conflicts
  -J                      no avisa sobre desbordamiento con signo
  -K                      avisa cuando hay diferencias alteradas por desubicaciones largas
  -KPIC                   genera PIC
  -L,--keep-locals        conserva los símbolos locales (p.e. si inician con `L')
  -M,--mri                ensambla en modo de compatibilidad MRI
  -N                      Avisa cuando las ramificaciones se expanden a saltos.
  -O                      intenta optimizar código.  Implica -parallel
  -O1,			  Optimiza para rendimiento
  -Os			  Optimiza para espacio
  -Q                      se descarta
  -Q                      se descarta
  -V                      escribe el número de versión del ensamblador
  -Q                      descartado
  -V                      escribe el número de versión del ensamblador
  -EB/-EL                 genera código big-endian/little-endian
  --32/--64               genera código 32bit/64bit
  -Q                      se descarta
  -V                      escribe el número de versión del ensamblador
  -k                      descartado
  -R                      encarpeta sección de datos dentro de la sección textual
  -V			  escrive el número de versión del ensamblador
  -Qy, -Qn		  se descarta
  -W  --no-warn           suprime avisos
  -Wnp                    sinónimo para -no-warn-explicit-parallel-conflicts
  -Wnuh                   sinónimo para -no-warn-unmatched-high
  -Wp                     sinónimo para -warn-explicit-parallel-conflicts
  -Wuh                    sinónimo para -warn-unmatched-high
  -X                      se descarta
  -Z                      generar fichero objeto par tras errores
  -c                      escribe un aviso si se encuentra un comentario
  -f                      omite espacios en blanco y comentarios de preprocesamiento
  -fixed-special-register-names
                          Sólo permite los nombres de registros especiales originales.
  -g --gen-debug          genera información de depuración
  -globalize-symbols      Crea todos los símbolos globales.
  -gnu-syntax             Desactiva la compatibilidad sintáctica mmixal.
  -h, -H                  No ejecutar, escribir este texto de ayuda.  Obsoleto.
  -h-tick-hex             admite contantes hex estilo H'00
  -ignore-parallel-conflicts            no revisa cuando hay instrucciones paralelas
  -linker-allocated-gregs Si no hay una definición GREG adecuada para                          los operandos de una instrucción, dejar resolver al enlazador.
  -m%s%s
  -m32r                   desactivar apoyo para el conjunto de instrucciones m32rx
  -m32r2                  admite el conjunto extendido de instrucciones m32r2
  -m32rx                  admite el conjunto extendido de instrucciones m32rx
  -m4byte-align             Marca el binario como alineamiento de 32-bit utilizado (predet.)
  -m8byte-align          Marca el binario como utilizando alineamiento de 64-bit

  -mEA
  -mbarrel-shifter
  -mbarrel_shifter
  -mcrc
  -mdsp-packa
  -mdsp_packa
  -mdvbf
  -mld-extension-reg-mask
  -mlock
  -mmac-24
  -mmac-d16
  -mmac_24
  -mmac_d16
  -mmin-max
  -mmin_max
  -mmul64
  -mno-mpy
  -mnorm
  -mrtsc
  -msimd
  -mswap
  -mswape
  -mtelephony
  -muser-mode-only
  -mxy
  -mN - no inserta varias NOP tras interrupciones (predet.)

  -mQ - permite la relajación en tiempo de ensamblado. ¡PELIGROSO!
  -mP - permite las instrucciones polimórficas
  -mY - no advierte acerca de ausencias NOP tras modificar interrupciones
  -m[no-]%-17s activa/desactiva %s
  -mach=<name>             Establece el tipo de máquina H8300 a una de:
                           h8300h, h8300hn, h8300s, h8300sn, h8300sx, h8300sxn
  -mall-opcodes    acepta todos los códigos operacionales AVR, aún si
                   no lo admite el MCU
  -mno-skip-bug    desactiva los avisos para las instrucciones que omiten
                   dos palabras (por defecto para avr4, avr5)
  -mno-wrap        rechaza las instrucciones rjmp/rcall con envoltura de 8K
                   (por defecto para avr3, avr5)
 -mrmw            acepta instrucciones Leer-Modificar-Escribir
  -mlink-relax     genera reubicación para relajación de enlazador (predef.)
  -mno-link-relax  no genera reubicación para relajación de enlazador.
  -mgcc-isr        acepta la __gcc_isr pseudo-instrucción.
  -mamd64                    acepta solo ISA AMD64

  -march=ARQ              permite instrucciones para la arquitectura ARQ
  -march=CPU[,+EXTENSIÓN...]
                          genera código para el CPU y la EXTENSIÓN. CPU es uno de:
  -march=ms1-16-002         permite instrucciones ms1-16-002 (por defecto)
  -march=ms1-16-003         permite instrucciones ms1-16-003
  -march=ms1-64-001         permite instrucciones ms1-64-001
  -march=ms2                permite instrucciones ms2 
  -mavxscalar=[128|256]   codifica instrucciones AVX escalares con
                           una longitud vectorial específica
  -mbig-endian            genera código big-endian
  -mbig-obj            genera ficheros objetos grandes
  -mcpu=<cpu[-sirevision]> especifica el nombre del CPU objetivo
  -mdsbt                  el código usa direccionamiento DSBT
  -mevexlig=[128|256|512]  codifica instrucciones EVEX escalares con
                            longitud vectorial específica
  -mevexrcig=[rne|rd|ru|rz]
                          codifica instrucciones EVEX con valor EVEX.RC específico
                          para instrucciones ignoradas SAE-único
  -mevexwig=[0|1]         codifica instrucciones EVEX con valor EVEX.W específico
                           para instrucciones bit EVEX.W ignoradas
  -mextension               activa el soporte de códigod operacional de extensión
  -mfdpic                  ensambla para la ABI de FDPIC
  -mfence-as-lock-add=[no|sí]
                          codifica lfence, mfence y sfence como
                          bloqueo addl $0x0, (%%{re}sp
  -mgcc-abi                    marca el binario como empleando el antiguo API GCC

  -mindex-reg             admite registros de pseudo índice
  -mintel64                    acepta solo ISA Intel64
  -mip2022               restringe a insns de IP2022 
  -mip2022ext            permite insns extendidas de IP2022
  -ml - activa modelo de código grande
  -mlittle-endian         genera código little-endian
  -mmnemonic=[att|intel]  usa mnemónicos AT&T/Intel
  -mn - inserta un NOP tras modificar interrupciones
  -mnaked-reg             no requiere el prefijo `%%' para registros
  -mno-bcond17		  desactiva la instrucción b<cond> disp17
  -mno-dsbt               el código no usa direccionamiento DSBT
  -mno-fdpic/-mnopic       desactiva -mfdpic
  -mno-pic                direccionamiento de código es
                             dependiente de posición
  -mno-stld23		  desactiva la instrucción desplazamiento st/ld offset23
  -mold-gcc               admite versiones antiguas de gcc (≤ 2.8.1)
  -moperand-check=[none|error|warning]
                          marca combinaciones operantes para validación
  -mpic                   el direccionamiento de código es
                            independiente de posición
  -mpid=far               el código usa direccionamiento de datos
                            independiente de la posición, los accesos GOT
                            emplean el direccionamiento DP lejano
  -mpid=near              el código usa direccionamiento de datos
                            independiente de la posición, los accesos GOT
                            emplean el direccionamiento DP cercano
  -mpid=no                el código usa direccionamiento de datos
                                   dependiente de la posición
  -mrelax                   Activa la relajación
  -mrelax                 activa relajación
  -mrelax-relocations=[no|sí]
                          genera reubicaciones relajadas
  -mrh850-abi               Marca el binario como utilizando el ABI RH850 (predet.)
  -mshared                  desactiva rama optimizada para código compartido
  -msse-check=[none|error|warning]
                          revisa las instrucciones SSE
  -msse2avx               codifica instrucciones SSE con prefijo VEX
  -msyntax=[att|intel]    usa sintaxis AT&T/Intel
  -mtune=CPU              optimiza para el CPU, donde CPU es uno de:
  -mv850                    El código está destinado para el v850
  -mv850e                   El código está destinado para el v850e
  -mv850e1                  El código está destinado para el v850e1
  -mv850e2                  El código está destinado para el v850e2
  -mv850e2v3                El código está destinado para el v850e2v3
  -mv850e2v4                Alias para -mv850e3v5
  -mv850e3v5                El código está destinado para el v850e3v5
  -mwarn-signed-overflow    Avisa si los valores inmediatos con signo desbordan
  -mwarn-unsigned-overflow  Avisa si los valores inmediato sin signo desbordan
  -n                      No optimiza la alineamiento de código
  -q                      omite algunos avisos
  -nIp                    sinónimo para -no-ignore-parallel-conflicts
  -no-bitinst             desactiva las instrucciones extendidas de campos de bit de M32R2
  -no-expand              No expande GETA, ramificaciones, PUSHJ ó JUMP
                          a instrucciones múltiples.
  -no-ignore-parallel-conflicts         revisa cuando hay instrucciones paralelas
  -no-merge-gregs         No mezcla las definiciones GREG con los valores cercanos.
  -no-pad-sections        no concadena el final de secciones a bordes alineados
  -no-parallel            desactiva -parallel
  -no-predefined-syms     No provee las constantes internas de mmixal.
                          Implica -fixed-special-register-names.
  -no-warn-explicit-parallel-conflicts  no avisa cuando las instrucciones
  -no-warn-unmatched-high no avisa cuando ausenten reubicaciones low
  -nocpp                  se descarta
  -nosched                  desactiva las restricciones de calendarización
  -o FICHOBJ              nombra la salida del objeto fichero FICHOBJ (por defecto a.out)
  -parallel               intenta combinar instrucciones en paralelo
  -relax                  Crea código relajable para el enlazador.
  -s                      se descarta
  -w                      se descarta
  -warn-explicit-parallel-conflicts     avisa cuando hay instrucciones paralelas
  -warn-unmatched-high    avisa cundo una reubicación (s)high no tiene una reubicación low correspondiente
  -x                      No avisa cuando no se sabe que un operando para
                          GETA, una ramificación, PUSHJ ó JUMP esté dentro
                          del límite. El enlazador atrapará cualquier error.
                          Implica -linker-allocated-gregs.  -xauto		  borra las violaciones de dependencias automágicamente
			  (por defecto)
  -xnone		  desactiva la revisión de violación de dependencias
  -xdebug		  depura el revisor de violación de dependencias
  -xdebugn		  depura el revisor de violación de dependencias pero
			  desactiva la revisión de violación de dependencias
  -xdebugx		  depura el revisor de violación de dependencias y
			  activa la revisión de violación de dependencias
  @FICHERO                lee casillas del FICHERO
 %s; *input_line_pointer == '%c' 0x%02x
 Opciones de ensamblador específicas de AArch64:
 Opciones de ensamblador específicas de ARM:
 Opciones de ensamblador específicas de Blackfin:
 Opciones de línea de mandatos específicas de FR30:
 Ensamblador de GNU versión %s (%s)
	 utilizando BFD versión %s. Opciones de ensamblador específicas de H8300:
 Opciones de la línea de mandatos específicas de M32C:
 Opciones de la línea de mandatos específicas de M32R:
 Opciones de la línea de mandatos específicas de MMIX:
 Opciones de la línea de mandatos específicas de Meta:
 Opciones de línea de mandatos específicas de RL78:
 Opciones de línea de mandatos específicas de RX:
 Opciones de ensamblador específicas de Score:
 Opciones de V850:
 Opciones de línea de mandatos específicas de XC16X:
 Opciones de línea de mandatos específicas de XSTROMY16:
 Opciones de Z8K:
  -z8001                  genera código segmentado
  -z8002                  genera código sin segmentar
  -linkrelax              crea código relajable por el enlazador
 la reubicación de ramificación trunca (0x%x)  [-2^9 ~ 2^9-1] la reubicación de ramificación trunca (0x%x) [-2^19 ~ 2^19-1] la reubicación de ramificación trunca (0x%x) [-2^9 ~ 2^9-1]!%s no utiliza un número de secuenciareubicación !samegp contra un símbolo sin .prologue: %s"%d" (número de instancia %d de una etiqueta %s)".else" sin coincidir un ".if"".elseif" tras ".else"".elseif" sin coincidir con ".if"".endif" sin ".if"# Ejemplo de las instrucciones «%s»
	.sect .text
_start:
# prohibe el registro# tiene conflictos con la longitudNº4 no valida en H8/300.#<imm16>#<imm8>#<máscara>no se admite $DPR_BYTE en este contextono se admite $DPR_GOT en este contextono se admite $DPR_HWORD en este contextono se admite $DPR_WORD en este contexto$DSBT_INDEX se debe usar con __c6xabi_DSBT_BASEno se admite $DSBT_INDEX en este contextono se admite $GOT en este contextono se admite $PCR_OFFSET en este contexto$dbg y $depc están desactivados cuando DEBUG está apagado$hi y $lo están desactivados cuando MUL y DIV están apagados$mb0, $me0, $mb1 y $me1 están desactivados cuando COP está apagadoel operador % necesita una expresión absoluta%%%s() debe ser término como mucho en expresión%%hi8 solo aplica a .byte%d error%d errores%d aviso%d avisos%s %s -- «%s»%s -- declaración «%s» descartada%s NOP insertados%s «%s» ya tiene un alias «%s»argumento %s debe ser una cadena textual%s en operando %d -- «%s»%s de directiva no tiene ningún nombre%s para «%s»%s para instrucción «%s»instrucción %s no acepta un sufijo .binstrucción %s, operando %d no coincide%s está activada por marca vle%s no está utilizado para el objetivo seleccionado%s no puede ocupar la ranura de retardo de otra insn de ramificación.%s debe ser %d al operando %d -- «%s»%s debe tener un valor constante%s no desactivada por marca vle%s no admitido dentro del modo MIPS16%s desplazado %d fuera del límite%s desplazamiento %d fuera de límite %d a %d%s fuera de dominio (%d no es un múltiplo de %d)%s fuera de límite %d a %d en operando %d -- «%s»%s fuera de límite (%d no está entre %d y %d)%s fuera de límite (0x%s no está entre 0x%s y 0x%s)el registro %s es el mismo que la base de retroescritura%s reubicaciones no caben en %d byte%s reubicaciones no caben en %d bytes%s reubicaciones no caben en %u byte%s reubicaciones no caben en %u bytessegundo argumento %s no puede ser un número %d negativo%s reducido a %sLa recursión del símbolo %s se detuvo en la segunda aparición de «%s»no se admite %s%s no admitido como instrucción corregida%s sin %s%s, %s, generando fichero objeto equivocado
%s , tratando avisos como errores%s: trata rotar el registro PC%s: no se admiten los símbolos globales en las secciones comunes%s: no existe tal sección%s: la salida de la 1a instrucción es la misma que una entrada a la 2a instrucción - ¿Esto es intencional?%s: la salida de la 2a instrucción es la misma que una entrada a la 1a instrucción - ¿Esto es intencional?%s: tiempo total en ensamblado: %ld.%06ld
%s: tipo de función inesperado: %d%s: no reconocido el nombre de procesador%s: cerraría el ciclo weakref: %s%s:%u: devolución equivocada de bfd_install_relocation: %xla reubicación de %u-bytes no se puede aplicar al campo %u-bytesla instrucción '%.*s' no está al inicio del paquete de ejecucióninstrucción '%.*s' no está en un ciclo entubado por softwareinstrucción '%.*s' no se admite en esta arquitecturainstrucción '%.*s' no se admite en esta unidad funcionalinstrucción '%.*s' no se admite en esta unidad funcional para esta arquitectura«%s» no se puede repetir. El comportamiento resultante no está definido.«%s» sólo es disponible en DD2.0 o superior.'%s 'no se puede agrupar con otras instrucciones.«%s» previamente definido como «%s».«%s»: solamente las instrucciones NOP se puede ejecutar en paralelo en el m32r')' requerido',' esperada'APSR', 'CPSR' o 'SPSR' esperado'ASR' requeridoRegistro acumulador inválidoModificador 'L' no válido para esta instrucción'LSL' o 'ASR' requerido'LSL' requerido'MFC_RdTagMask' (canal 12) sólo es disponible en DD2.0 o superior.espaciado 'ROR' no está permitido'SPU_RdEventMask' (canal 11) sólo es disponible en DD2.0 o superior.'[' esperado'[' esperado tras mnemónico PLD'[' esperado tras mnemónico PLI']' esperado'd.%s' se debe alinear a 8-bytes'entry_num' debe ser un número absoluto en [0,31]'||' tras predicado'||' no está seguido por una instrucción'||^' sin un SPMASK previo'}' esperado al final 'option' del campo(PC)+ impredecible(Requiere %s; arquitectura solicitada es %s.)(plt) sólo es válido en objetivos ramas(razón desconocida)*<abs8>-%s tiene conflictos con las otras casillas de arquitectura, las cuales implican -%s-(PC) impredecible-- cadena sin terminar--abi=[32|64]		 establece el tamaño de los operandos SHmedia
			 expandidos y el tipo del fichero objeto
--shcompact-const-crange	 emite descriptores de código-límite para
			 constantes en las secciones de código SHcompact
--no-mix			 desactiva el código SHmedia en la misma sección que
			 las constantes y el código SHcompact
--no-expand		 no expande las instrucciones MOVI, PT, PTA o PTB
--expand-pt32		 con -abi=64, expande las instrucciones PT, PTA y PTB
			 solamente a 32 bits
la opción --absolute-literals no se admite en esta configuración Xtensa--compress-debug-sections=%s no es compatiblese descarta la opción --density--fdpic			genera un fichero objeto FDPIC
--generics es obsoleto; utilice en su lugar --transformno se admite --gstabs para ia64--hash-size necesita un argumento numérico--isa=[shmedia		 establece el conjunto de instrucciones por
              		 defecto para SH64
    | SHmedia
    | shcompact
    | SHcompact]
se descarta la opción --no-density--no-generics es obsoleto; utilice en su lugar --no-transform--no-relax es obsoleto; utilice en su lugar --no-transform--no-underscore es inválido con el formato a.out--nops necesita un argumento numérico--pic es inválido en este formato de objeto--relax es obsoleto; utilice en su lugar --transform-32			crea ficheros objeto de 32 bits
-64			crea ficheros objeto de 64 bits
-32			crea ficheros objeto ABI o32 (por defecto)
-n32			crea ficheros objeto ABI o32
-64			crea ficheros objeto ABI 64
-EL			genera código para una máquina little endian
-EB			genera código para una máquina big endian
--little-endian-data	genera código para una máquina que tenga
                        instrucciones big endian y datos little endian.
-G no se puede usar en código independiente de posición-G no se puede utilizar con código PIC de SVR4-G quizá no está emplado con llamadas abi-G n            Coloca datos ≤ n bytes en el área de datos small
-G no se admite en esta configuración-KPIC			 genera PIC
-V			 escribe el número de versión del ensamblador
-undeclared-regs	 descarta el uso del registro global de aplicaciones sin
			 directiva .register apropiada (por defecto)
-no-undeclared-regs	 fuerza un error en el uso del registro global de
			 aplicaciones sin una directiva .register apropiada
-q			 se descarta
-Qy, -Qn		 se descarta
-s			 se descarta
-KPIC, -call_shared	genera código SVR4 independiente de posición
-call_nonpic		genera código que no es PIC interoperable con DSOs
-mvxworks-pic		genera código VxWorks independiente de posición
-non_shared		no genera código independiente de posición
-xgot			asume un GOT de 32 bit
-mpdr, -mno-pdr		activa/desactiva la creación de secciones .pdr
-mshared, -mno-shared   desactiva/activa la optimización .cpload para
                        código que no es compartido
-mabi=ABI		crea un fichero objeto que cumple con el ABI para:
No se admite la opción -R en este objetivo.-TSO			usa el Ordenamiento de Almacenamiento Total
-PSO			usa el Ordenamiento de Almacenamiento Parcial
-RMO			usa el Ordenamiento de Memoria Relajado
-expand-pt32 es inválido junto con -no-expand-expand-pt32 sólo es válido con -abi=64-k			genera PIC
-l			usa 1 word para referencias a símbolos indefinidos [por defecto 2]
-pic, -k		genera código independiente de posición
-S			convierte jbsr en jsr
--pcrel                 nunca convierte ramificaciones relativas al PC en saltos absolutos
--register-prefix-optional
			reconoce los nombres de registro sin carácter de prefijo
--bitwise-or		no trata `|' como un carácter de comentario
--base-size-default-16	registro base sin tamaño es 16 bits
--base-size-default-32	registro base sin tamaño es 32 bits (por defecto)
--disp-size-default-16	desplazamiento con tamaño desconocido es 16 bits
--disp-size-default-32	desplazamiento con tamaño desconocido es 32 bits (por defecto)
-mCPU			equivalente a -march=CPU -mtune=CPU. Obsoleto.
-no-mCPU		no genera código específico para el CPU.
			Para -mCPU y -no-mCPU, CPU debe ser uno de:
-mPIC           Marca el fichero generado para usar código independiente de posición large
-m[no-]%-16s activa/desactiva extensión arquitectural %s
-maltivec               genera código para AltiVec
-mvsx                   genera código para instrucciones Vector-Escalar (VSX)
-me300                  genera código para la familia PowerPC e300
-me500, -me500x2        genera código para el núcleo complejo Motorola e500
-me500mc,               genera código para el núcleo complejo Freescale e500mc
-me500mc64,             genera código para el núcleo complejo Freescale e500mc64
-mspe                   genera código para las instrucciones Motorola SPE
-mspe2                  genera código para las instrucciones Freescale SPE2
-mvle                   genera código para las instrucciones Freescale VLE
-mtitan                 genera código para el núcleo complejo Titan AppliedMicro
-mregnames              Permite nombres simbólicos para los registros
-mno-regnames           No permite nombres simbólicos para los registros
-march=%s no es compatible con la ABI seleccionada-march=<arqu>		define la arquitectura
-mcpu=<cpu>		define el cpu [por defecto %s]
-mcpu=<versión CPU>       Especifica la versión del CPU
-mcpu={fr500|fr550|fr400|fr405|fr450|fr300|frv|simple|tomcat}
-mdouble        Marca el fichero generado para usar insns FP de doble precisión
-mdsp			genera instrucciones DSP
-mno-dsp		no genera instrucciones DSP
-mdspr2			genera instrucciones DSP R2
-mno-dspr2		no genera instrucciones DSP R2
-mdspr3			 genera instrucciones DSP R3
-mno-dspr3		 no genera instrucciones DSP R3
-mdword         Marca el fichero generado para usar alineamiento de pila de 8-bytes
-me <nombre fichero>      Redirige los errores a un fichero
-merrors-to-file <nombre fichero>
-mfar-mode | -mf          Utiliza direccionamiento extendido
-mfdpic         Ensambla para la ABI de FDPIC
-mfix-loongson2f-jump	evita las instrucciones JUMP de Loongson2F
-mfix-loongson2f-nop	evita los errores NOP de Loongson2F
-mfix-vr4120		evita ciertos errores de VR4120
-mfix-vr4130		evita los errores mflo/mfhi de VR4130
-mfix-24k		inserta un nop tras las instrucciones ERET y DERET
-mfix-cn63xxp1		evita los errores PREF de CN53XXP1
-mgp32			usa GPRs de 32-bit, sin importar el ISA escogido
-mfp32			usa FPRS de 32-bit, sin importar el ISA escogido
-msym32			asume que todos los símbolos tiene valores de 32-bit
-O0			elimina NOPs innecesarios, no intercambia ramificaciones
-O			elimina NOPs innecesarios e intercambia ramificaciones
--trap, --no-break	excepción trap en div por 0 y desbordamiento de mult
--break, --no-trap	excepción break en div por 0 y desbordamiento de mult
-mfpr-32        Marca el fichero generado para sólo usar 32 FPRs
-mfpr-64        Marca el fichero generado para usar todos los 64 FPRs
-mgpr-32        Marca el fichero generado para sólo usar 32 GPRs
-mgpr-64        Marca el fichero generado para usar todos los 64 GPRs
-mhard-float		 permite instrucciones de coma flotante
-msoft-float		 no permite instrucciones de coma flotante
-msingle-float		 sólo permite operaciones de coma flotante de 32 bits
-mdouble-float		 permite operaciones de coma flotante de 32 y 64 bits
--[no-]construct-floats [des]activa valores de coma flotante a construir
--[no-]relax-branch	 [no]permite ramificación fuera del límite para ser relajadas
-mignore-branch-isa	 acepta ramas inválidas requeriendo un modo ISA
-mno-ignore-branch-isa	 rechaza ramas inválidas requiriendo un intercambio de modo ISA
-mnan=ENCODING		 selecciona un convenio de codificación IEEE 754 NaN, incluso de:
-minsn32		 solo genera instrucciones microMIPS de 32-bit
-mno-insn32		 genera todas las instrucciones microMIPS
-mips1			genera instrucciones MIPS ISA I
-mips2			genera instrucciones MIPS ISA II
-mips3			genera instrucciones MIPS ISA III
-mips4			genera instrucciones MIPS ISA IV
-mips5                  genera instrucciones MIPS ISA V
-mips32                 genera instrucciones MIPS32 ISA
-mips32r2               genera instrucciones MIPS32 versión 2 ISA
-mips32r3               genera instrucciones MIPS32 versión 3 ISA
-mips32r5               genera instrucciones MIPS32 versión 5 ISA
-mips32r6               genera instrucciones MIPS32 versión 6 ISA
-mips64                 genera instrucciones MIPS64 ISA
-mips64r2               genera instrucciones MIPS64 versión 2 ISA
-mips64r3               genera instrucciones MIPS64 versión 3 ISA
-mips64r5               genera instrucciones MIPS64 versión 5 ISA
-mips64r6               genera instrucciones MIPS64 versión 6 ISA

-march=CPU/-mtune=CPU	genera código/calendarización para el CPU, donde CPU es uno de:
-mips16			genera instrucciones mips16
-no-mips16		no genera instrucciones mips16
-mips16 no se puede usar con -micromips-mlibrary-pic   Marca el fichero generado como usando posición de código independiente para bibliotecas
-mmcu			genera instrucciones MCU
-mno-mcu		no genera instrucciones MCU
-mmedia         Marca el fichero generado para usar insns media
-mmicromips		genera instrucciones microMIPS
-mno-micromips		no genera instrucciones microMIPS
-mmicromips no se puede usar con -mips16-mmsa			genera instrucciones MSA
-mno-msa		no genera instrucciones MSA
-mmt			genera instrucciones MT
-mno-mt		no genera instrucciones MT
-mmuladd        Marca el fichero generado para usar insns adición/sustracción múltiples
-mno-dword      Marca el fichero generado para usar una alineamiento de pila de 4-bytes
-mno-pack       No permite que se empaqueten las instrucciones
-mnopic         Desactiva -mpic, -mPIC, -mlibrary-pic y -mfdpic
-mpack          Permite que se empaqueten las instrucciones
-mpic           Marca el fichero generado para usar código independiente de posición small
-mppc64, -m620          genera código para PowerPC 620/625/630
-mppc64bridge           genera código para PowerPC 64, incluyendo
                                                  instrucciones puente
-mbooke                        genera código para PowerPC BookE de 32-bit
-ma2                                 genera código para la arquitectura A2
-mpower4, -mpwr4        genera código para la arquitectura Power4
-mpower5, -mpwr5, -mpwr5x
                        genera código para la arquitectura Power5
-mpower6, -mpwr6        genera código para la arquitectura Power6
-mpower7, -mpwr7        genera código para la arquitectura Power7
-mpower8, -mpwr8        genera código para la arquitectura Power9
-mpower9, -mpwr9        genera código para la arquitectura Power9
-mcell                  genera código para la arquitectura Cell Broadband Engine
-mcom                   genera código de instrucciones comunes Power/PowerPC
-many                   genera código para cualquier arquitectura (PWR/PWRX/PPC)
-mrelocatable           admite la opción -mrelocatble de GCC
-mrelocatable-lib       admite la opción -mrelocatble-lib de GCC
-memb                   activa el bit PPC_EMB en las casillas ELF
-mlittle, -mlittle-endian, -le
                        genera código para una máquina little endian
-mbig, -mbig-endian, be
                        genera código para una máquina big endian
-msolaris               genera código para Solaris
-mno-solaris            no genera código para Solaris
-K PIC                  activa EF_PPC_RELOCATABLE_LIB en las casillas ELF
-V                      muestra el número de versión del ensamblador
-Qy, -Qn                se descarta
-msmartmips		genera instrucciones smartmips
-no-smartmips		no genera instrucciones smartmips
-msoft-float    Marca el fichero generado para usar FP de software
-mtomcat-debug  Depura las alternativas de tomcat
-mtomcat-stats  Muestra estadísticas para las alternativas de tomcat
-mvirt			genera instrucciones Virtualization
-mno-virt		no genera instrucciones Virtualization
-mdsp			genera eXtended Physical Address instrucciones (XPA)
-mno-xpa		no genera instrucciones eXtended Physical Address
-no-expand sólo es válido con SHcompact o SHmedia-no-mix es inválido sin especificar SHcompact o SHmedia-nops=contador        cuando alineando, más que CONTADOR nops utiliza
                                                una ramificación
-ppc476-workarround  avisa si emitiendo datos para secciones de código
-shcompact-const-crange es inválido sin SHcompact.%s externo de %s...¡Longitud .COMMún (%d.) < 0! Se descarta.¡Longitud de .COMM (%ld.) <0! Se descarta.longitud .COMMún (%lu) fuera de límite descartado.EQU debe usar una etiqueta.EXIT debe aparecer dentro de un procedimientola expresión .REG debe ser un registro.REG debe usar una etiqueta¡Longitud SCOMMon (%ld.) <0! Se descarta.expresión .abiversion no evalúa a una constantese detectó .abort.  Se abandona la nave..arch <arq> requiere una coincidencia --march=... opcional.asmfunc pseudo-op solo disponible con marca -mccs..asmfunc repetido.símbolo .asmfunc función.se descarta .begin [no-]densitydirectiva .begin sin una directiva .end coincidentedirectiva .begin sin una directiva .ent precedentedirectiva .begin sin una directiva .file precedenteEl uso de .begin literal es obsoleto.  Utilice en su lugar .literal.begin/.bend en segmentos diferentessímbolo desconocido en los nombres de la directiva .benddirectiva .bend sin una directiva .ent precedentedirectiva .bend sin una directiva .file precedente¡Tamaño de .bss %d < 0!¡Tamaño de .bss %ld < 0!Ausente el tamaño del argumento .bss
alineamiento .bundle_align_mode demasiado grande (maximo %u)secuencia .bundle_lock en %u bytes, pero límite .bundle_align_mode es %u bytesdirectiva .bundle_lock sin una coincidencia .bundle_unlockdirectiva .bundle_unlock sin precedente .bundle_lockdirectiva .callinfo no está dentro de una definición de procedimiento.cfi_endproc sin un .cfi_startproc correspondiente.cfi_fde_data no es compatible para este objetivo.cfi_fde_data sin correspondiente .cfi_startproc.cfi_inline_lsda no está apoyado para este destino.cfi_inline_lsda no válido para este marco.cfi_lsda requiere argumentos de codificación y símbolo.cfi_personality requiere argumentos de codificación y símbolono se admite .cfi_personality_id para este objetivoausente el lenguaje y la versión en la directiva .compilerausente la versión en la directiva .compiler.cpload no está en la sección noreorderse usó el pseudo-operador .def dentro de .def/.endef: se descarta.se utiliza el pseudo-operador .def dentro de .def/.endef; se descartase usó el pseudo-operador .dim fuera de .def/.endef: se descarta.se utiliza el pseudo-operador .dim fuera de .def/.endef; se descarta.ef sin un .function precedentese descarta .end [no-]densityla directiva .end no tiene nombreausente la directiva .end o hay un símbolo desconocidola directiva .end nombra un símbolo diferente de .entsímbolo desconocido en los nombres de la directiva .enddirectiva .end sin una directiva .ent precedentedirectiva .end sin una directiva .ent precedente.directiva .end sin una directiva .file precedentedirectiva .end sin una directiva .ent coincidente.end no está en la sección text.end simbólico no coincide con el símbolo .ent.end simbólico no coincide con el símbolo .ent.se encontró .end%c sin un %s precedente.end%s sin un .%s precedente.endasmfunc sin un .asmfunc..endasmfunc sin función.se utiliza el pseudo-operador .endef antes de .def; se descartase usó el pseudo-operador .endef fuera de .def/.endef: se descarta.ausente .endfunc para el .func previoausente .endfunc para el .proc previola directiva .ent no tiene nombrela directiva .ent no tiene símbolodirectiva .ent sin una directiva .end coincidente.ent o .aent no interno sección textual.ent o .aent no están en la sección text.se encontró .errse invocó la directiva .error en el fichero fuente.es sin un .bs precedenteencontrado .fail %ldla cuenta de .field '%d' está fuera de límite (1 ≤ X ≤ 32)tamaño .fill restringido a %d.fmask fuera de .entdirectiva .fnend sin .fnstart.frame fuera de .ent.gnu_attribute %d,%d es incompatible con «%s».gnu_attribute %d,%d no es compatible más.gnu_attribute %d,%d no es un ABI coma-flotante reconocida.gnu_attribute %d,%d requiere «%s»la directiva .handler no tiene nombreerror sintáctico en .ifeqsla cuenta .incbin es cero, se descarta «%s»operando de .inst.n es demasiado grande. Use en su lugar .inst.w.largecomm sólo se admite en modo de 64bit, se produce .comm.linkonce no admitido en este formato de fichero objeto.literal no se permite dentro de una región .begin literal.literal_position dentro de una directiva literal; se descarta.ln como pseudo-operador dentro de .def/.endef: se descarta..loc antes de .file.loc fuera de .textpseudo-operador .loc dentro de .def/.endef: se descarta.expresión .localentry para `%s' no evalúa a una constantela expresión .localentry para `%s' no es una potencia de 2 válidase vio el pseudo-operador .longcall cuando no se estaba relajandose vio el pseudo-operador .longjump cuando no se estaba relajando.ltorg en la sección %s emparejado con .using en la sección %s.ltorg sin .using previo en la sección %sdesbordamiento de pila en .machinedesbordamiento por debajo de la pila en .machinedesbordamiento superior .machinemode de piladesbordamiento inferior .machinemode de pila.mask fuera de .ent.mask/.fmask fuera de .ent.module no está permitido tras generar código.module utilizado con símbolo no reconocido: %s
la directiva .name no tiene símbolola directiva .name no está en la sección de enlace (.link)No se admite .option pic%d.option pic%d no admitido dentro de modo PIC VxWorksopción .option pop sin opción .option pushla directiva .pdesc no tiene un símbolo de entradala directiva .pdesc no está en la sección de enlace (.link).pdesc no coincide con el último .ent.pdesc tiene un símbolo de entrada equivocado.popsection sin .pushsection correspondiente; se descarta.previous sin .section correspondiente; se descartael pseudo .profiler requiere por lo menos dos operandos.directiva .prolog sin una directiva .ent precedente.prologue dentro del prólogo.ref fuera de .csect.sblock se puede utilizar únicamente para secciones inicializadasse utiliza el pseudo-operador .scl fuera de .def/.endef: descartado.se utiliza el pseudo-operador .scl fuera de .def/.endef; se descarta.sect: se ignora el nombre de la subsección.set pop sin .set pushsintaxis de .set no válida
la expresión .size para %s no evalúa a una constantese utiliza el pseudo-operador .size fuera de .def/.endef: descartado.se utiliza el pseudo-operador .size fuera de .def/.endef; se descarta.space ó .fill con valor negativo, se descartael contador de repetición .space es negativo, se descartóel contador de repetición .space es cero, se descartó.space especifica un valor que no es absolutoLa cuenta de repetición .space/.bes es negativa, se descartaLa cuenta de repetición .space/.bes es cero, se descartano se admite .stab%c.stab%c: la descripción del campo '%x' es demasiado grande, intente un formato de depuración diferente.stab%c: se descarta el otro campo que no es cero.stab%c: ausentea coma.stabx de la clase de almacenamiento stsym debe estar entre .bs/.es.syntax %s requiere de la opción de línea de mandatos `--no-underscore'.syntax %s requiere de la opción de línea de mandatos `--underscore'se utiliza el pseudo-operador .tag fuera de .def/.endef; descartado.se utiliza el pseudo-operador .tag fuera de .def/.endef; se descarta.tag requiere una estructura tagel objetivo .tag «%s» no está definido.tc no está en la sección .toc.tc sin etiquetase utiliza el pseudo-operador .type fuera de .def/.endef; descartado.se utiliza el pseudo-operador .type fuera de .def/.endef; se descarta.unwind_save no admite este tipo de registro.usect: se descarta la opción de alineamiento que no es cerola directiva .usepv no tiene nombrela directiva .usepv no tiene tipo.uses no se refiere a un símbolo local en la misma secciónse vio el pseudo-operador .uses cuando no se estaba relajandoel objetivo .uses no se refiere a un símbolo local en la misma sección.using: la expresión direccional base es ilegal o demasiado complejala expresión .val es demasiado complejase utiliza el pseudo-operador .val fuera de .def/.endef; descartado.se utiliza el pseudo-operador .val fuera de .def/.endef; se descarta.var solamente se puede usar dentro de una definición de macro.vframepsp no tiene significado, se asume que se quería .vframesp.vliw no está disponible cuando VLIW está desactivado.se invocó la directiva .warning en el fichero fuenteno cabe .word %s-%s+%sFalló el manejo de la distribución de case .word: la distribución es demasiado grande0x%lx fuera de límite del desplazamiento de 32 bit con signo0x%lx: «%s» tipo = %ld, clase = %d, segmento = %d
esperado registro SIMD de 128-bit escalar o coma flotante a precisión cuadrupleesperado registro SIMD de 16-bit escalar o coma flotante a precisión mediadirección de 16-bit no está permitida dentro de instrucciones MPXExtensión de 16-bit16-bit omitido fuera de límitela reubicación de 16-bit utilizada en operando de 8-bitinmediato de 3-bit fuera de límiteesperado registro SIMD de 32 bit escalar o coma flotante a precisión simpledirección 32-bit no está permitido en instrucciones MPX de 64-bit.generada una ramificación condicional de 32-bitno se admite el modo de 32bit en «%s».x86_64 de 32bit sólo se admite para ELF5-bit de campo debe ser absoluto5-bit inmediato demasiado grande6-bit desplazamiento fuera de límiteinmediato de 6-bit fuera de límitela reubicación de 62-bits aún no está implementadaesperado registro SIMD de 64-bit escalar o coma flotante a precisión dobleesperado PS o registro 64-bit enterono se admite el modo de 64bit en «%s».se especificaron 68040 y 68851; las instrucciones mmu podrían ensamblar incorrectamenteesperado registro SIMD de 8-bit escalarDesubicación de 8-bit fuera de límiteinmediato de 8-bit fuera de límiteutilizaba reubicación de 8-bit en operando 16-bit: Valor inmediato dentro de ‘cbcond’ está fuera de límite.: Instrucción requiere frs2 y frsd deben estar el mismo registro: operando relativo a PC no puede ser una constante: operando TLS no puede ser una constante: Solamente hay 32 registros f; [0-31]: Solamente hay 32 registros f de precisión sencilla; [0-31]: Solamente hay 64 registros f; [0-63]: el número asr debe estar entre 0 y 31: cripto inmediato debe estar entre 0 y 31: esperado nombre de registro ccr : esperaba nombre de registrado pc : se esperaba un nombre registrado r0-r7 : suponiendo %asrN: suponiendo criptograma inmediato: operando inmediato imm2 fuera de límite (0-3): expresión ASI no válida: nombre ASI inválido: número ASI inválido: nombre cpreg inválido: expresión no válida de máscara membar: nombre inválido de máscara membar: número inválido de máscara membar: expresión de función de precargado no válida: nombre de función de precargado inválido: número de función de precargado inválido: modo expresiva siam no válida: modo numérico siam inválido: operando imm2 no inmediato: registro estatal auxiliar no reconocible: registro hiperprivilegiado no reconocido: registro privilegiado no reconocidono se permite :b; se cambia por defecto a :w:lower16: no permitido dentro de esta instrucción:operand tiene demasiadas bits:operando valor%d) demasiado grande para instrucción:unknown de reubicación de tamaño restringido:upper16: no permitido dentro de esta instrucción<nombre abi>		  específicamente para ABI <nombre abi><abi>	          Especificar una versión abi
			  <abi> podría ser v1, v2, v2fp, v2fpp<abi>	  ensambla para la ABI de coma flotante <abi><abs><arch name>	  Ensambla para arquitectura <arqu nombre>
			  <arqu nombre> podría ser
			  v3, v3j, v3m, v3f, v3s, v2, v2j, v2f, v2s<nombre arq>	  ensambla para la arquitectura <nombre arq><baseline>	  Ensambla para línea básica <baseline>
			  <baseline> podría ser v2, v3, v3m<nombre cpu>	  ensambla para el CPU <nombre cpu><nombre dsp>	  ensambla para la arquitectura DSP <nombre dsp><nombre fpu>	  ensambla para la arquitectura de Unidad de Coma Flotante <nombre fpu><freg>	  Específicamente una configuración FPU
			  <freg>
			  0:     8 SP /  4 DP registros
			  1:    16 SP /  8 DP registros
			  2:    32 SP / 16 DP registros
			  3:    32 SP / 32 DP registros<imm8>,X<etiqueta><modo>	  controla la inserción implícita de instrucciones IT<desconocido><ver>		  ensambla para la eabi versión <ver>se descarta la opción seccional ? con G presente@%s no es una reubicación compleja.no se admiten las reubicaciones @%s con el formato de salida de %d bits@tls quizá  no está utiliada con «%s» operandos@tls sólo se puede utilizar en el último operandoUn número grande/de coma flotante no puede ser una desubicación: se usa 0x%lxUn desplazamiento de ramificación requiere alineamiento 0 MOD 4Una instrucción omitida con longitud inmediata detectada al final de la etiqueta ZOL @%sYa existe un parámetro llamado «%s» para la macro «%s»Se requiere un registro estatal o un nombre de bit estatalA0.2,A0.3,A1.2,A1.3 requerido para registrador QUICKRoTAAARG → reubicación constante no manipulado: %dADD/SUB sp, sp #immDIRADRL utilizado para un símbolo que no está definido en el mismo ficheroAR %d sólo se puede acceder por %c-unitNo se encontró el registro AR en la referencia indirectaOpciones ensambladoras específicas ARC:

ARM como registro esperadoExtensión de sonido ISAOpciones de ensamblador AVR:
  -mmcu=[nombre-avr] selecciona la variante de microcontrolador
              [nombre-avr] puede ser:
              avr1  - núcleo AVR nuclear sin RAM de datos
              avr2  - núcleo AVR nuclear hasta con 8K de memoria de programa
              avr25 - núcleo AVR nuclear hasta con 8K de memoria de programa
                      más la instrucción MOVW
              avr3  - núcleo AVR nuclear hasta con 64K de memoria de programa
              avr31 - núcleo AVR nuclear hasta con 128K de memoria de programa
              avr35 - núcleo AVR nuclear hasta con 64K de memoria de programa
                      más la instrucción MOVW
              avr4  - núcleo AVR mejorado hasta con 8K de memoria de programa
              avr5  - núcleo AVR mejorado hasta con 64K de memoria de programa
              avr51 - núcleo AVR mejorado hasta con 128K de memoria de programa
              avr6  - núcleo AVR mejorado hasta con 256K de memoria de programa
              avrxmega3 - XMEGA, > 8K, ≤ 64K FLASH, > 64K RAM
              avrxmega4 - XMEGA, > 64K, ≤ 128K FLASH, ≤ 64K RAM
              avrxmega5 - XMEGA, > 64K, ≤ 128K FLASH, > 64K RAM
              avrxmega6 - XMEGA, > 128K, ≤ 256K FLASH, ≤ 64K RAM
              avrxmega7 - XMEGA, > 128K, ≤ 256K FLASH, > 64K RAM
              avrtinyo  Núcleo -AVR Tiny con registros 16 gp
Se aborta porque la declaración tiene «%s»Valor relativo a PC absoluto en código de relajación.  Error de ensamblador.....Valor absoluto en código de relajación.  Error de ensamblador.....Se accede «%s» como un objeto de hilo localSe accede a la función «%s» como un objeto de hilo localAñadido a símbolo no resuelto no está en un límite de word.La adición para un símbolo sin resolver no está en un límite de word.El modo direccional *+ARx no se permite en el direccionamiento de registros mapeados en memoria.  El comportamiento resultante no está definido.El modo direccional *+ARx es de sólo escritura. El resultado de la lectura está indefinido.Dirección de operando inmediatoModo de direccionamiento aún sin implementar.Signo ajustado .word (%ld) desborda: sentencia `switch' demasiado grande.Alineación (%lu) demasiado grande: asumido 15.Alineación debe ser una potencia de 2Alineación negativa: se asume 0Alineación negativa: se asume 0.Alineación demasiado grande: se asume %dAlineación demasiado grande: %d asumidoAlineación muy grande: %d asumido.Opciones Alpha:
-32addr			trata direcciones como valores de 32-bit
-F			ausente el soporte de instrucciones de coma flotante
-mev4 | -mev45 | -mev5 | -mev56 | -mpca56 | -mev6 | -mev67 | -mev68 | -mall
			especifica variante de la arquitectura Alpha
-m21064 | -m21066 | -m21164 | -m21164a | -m21164pc | -m21264 | -m21264a | -m21264b
			estas variantes incluyen códigos operacionales PALcode
Una instrucción IMM no debe estar presente en el fichero .sSe expandió una instrucción (%s)Arquitectura incoherente en "%s %s".Las variantes de arquitectura son: Argumento de tamaño .vec_size está esperado 4 o 16, actual: %d.Argumento de .vec_size no es constante.El argumento para .BLOCK/.BLOCKZ debe estar entre 0 y 0x3fffffffSe descarta el argumento para .evenEl ensamblador aún no admite PICMensajes del ensamblador:
Se esperaba al menos un argumento PRSe esperaban al menos dos argumentos PRIntentaba purgar macro inexistente «%s»Intentaba poner un símbolo común en el conjunto %sIntentaba poner un símbolo indefinido en el conjunto %sSe intenta redefinir el conjunto de registros «%s»No reconocido el nombre del atributo: %sEl auto incremento/decremento del desplazamiento '%ld' está fuera de límite.Se requiere un registro auxiliar AR0--AR7 para el indirectoBALING inmediato no es 0, 1, 2 o 3 (%lu)BFD está fuera de sincronización con GAS, tipo seccional inmanipulado bien conocido `%s'BSPEC ya está activo.  No se admite el anidamiento.BSPEC sin un ESPEC.Longitud BSS (%d) <0 se descarta¡Longitud BSS (%d.) <0! Se descarta.BYTE de expresión no un número puroBYTE de expresión no interno al límite 0..255Directiva .fmask equivocadaParámetro 1./2. de directiva .frame equivocadoParámetro 3./4. de directiva .frame equivocadoDirectiva .mask equivocadaDirectiva .section equivocada: se quiere en la cadena a,s,w,x,M,S,G,TVersión COFF equivocada «%s»Versión CPU equivocada '%s'RA equivocado (%d) registrador para marco .frameRegistro base equivocado, se usa $%d.Equivocación de llamada a MD_ATOF()Llamada equivocada a MD_NTOF()Llamada equivocada a md_atof ()Llamada equivocada a md_atof () - no se admiten los formatos de coma flotanteEquivocación de llamada a md_atof()Construcción de direccionamiento directo %s equivocadaDesplazamiento %d equivocado (se requiere 0--255)
Expresión equivocada: @%s + %s.Tabla de códigos operacionales equivocada, ensamblador descompuesto.Opción-de-tabla-de-códigos-de-operación equivocada, revise en el fichero ns32k-opcode.hOperando equivocadoOperando equivocado para una instrucción load <%s>Operando equivocado para una instrucción store <%s>Valor de operando equivocado: %sLista de parámetros equivocada para la macro «%s»Nombre de registro equivocadoNombre registrado equivocado %sRango de registro equivocadoTipo de compostura de reubicación inválido (%d)Tipo de reubicación equivocado: 0x%02xSegmento equivocado (debe ser absoluto).Segmento equivocado dentro de expresión.Secuencia de números equivocada: !%s!%sSufijo equivocado tras ':' utilice {b|w|d} Se cambia por defecto a dSufijo equivocado, se cambia por defecto a dExpresión direccional mal formadaLos registros en bancos no están disponibles para esta arquitectura.El número grande es demasiado grandeBig-endian R2 sin apoyo.No se permite un número grande en una literal short. Se asume el modo inmediato.Número grande demasiado grande para el formato %c; se truncaNúmero grande demasiado grande para longCampo de bits fuera de límiteAmbos argumentos deben ser símbolos de sustituciónTanto the_insn.HI como the_insn.LO están activados: %sCorchetes en campo operativo incorrectoRamificación a dirección sin alinearEnsamblador descompuesto.  No se intentó ensamblar.Código operacional defectuoso: «%s» «%s»
C0 - C15 se esperabanOpciones de línea de mandatos específicas de C54x:
CFI como instrucción utilizada sin un precedente .cfi_startprocCFI no admitido en este objetivoCFI como declaración restaurada se utilizó sin un recuerdo previoLa versión de CPU ya se había establecidoCPU8: puntero de pila accedido con un desplazamiento imparOpciones específicas de CRIS:
C_EFCN comoo símbolo para %s fuera de ámbitoSe llama a gen_cond_branch_32 para .arch common_v10_v32
No se puede hacer %d byte reubicación %sNo se puede hacer la reubicación pic relativa a pc de %d bytesNo se puede hacer la reubicación relativa a pc de %d bytesNo se puede hacer la reubicación relativa a pc de %d byte para el tipo de almacenamiento %dNo se puede hacer la reubicación pic de %d bytesNo se puede hacer la reubicación de %d bytesNo se puede hacer la reubicación de %d byte para el tipo de almacenamiento %dNo puede encontrar coincidencia relajada insinuada.  Línea: %dNo se puede representar la reubicación %s en este formato de fichero objetoNo se puede establecer dlx_skip_hi16_flagNo se puede agregar el bit de parada para marcar el fin del grupo de instruccionesNo se pueden modificar espacios dentro de una definición de procedimiento. Se descartaNo se pueden modificar subespacios dentro de una definición de procedimiento. Se descartaNo se puede lidiar con la expresión; se cambia por defecto a %ldNo se puede hacer una literal short de un número de coma flotante: se usa el modo inmediato.No se puede encontrar el código operacional que coincida con los operandosNo se puede manipular O_big en s390_exp_compareNo se puede dispersar %s: %sNo se puede dispersar «%s»: %s
No se puede dispersar la instrucción «%s»:%sNo se puede redirigir la salida de error estándar al fichero «%s»No se puede relajar la diferenciaNo se puede reubicar la expresiónNo se puede establecer el valor GPNo se pueden establecer las máscaras de registroNo se pueden usar ramificaciones long en esta arquitecturaNo se puede obtener el tamaño de operando.
No se puede asignar un descriptor de desenredo
No se puede ensamblar la instrucciónNo se puede definir el símbolo de exportación: %s
No se puede definir el símbolo estático: %s
No se puede expresar la reubicación %s%d%sNo se puede encontrar el tipo reubicado para el símbolo %s, código %dNo se puede generar el tipo reubicado para el símbolo %s, código %sNo se puede manipular la composturaNo se puede hacer la reubicación relativa a PC %sNo se puede representar la reubicación %s en el fichero objetoNo se puede representar el exponente en %d bitsNo se puede representar el tipo reubicado %sNo se puede usar el registro especial con esta instrucciónValor de case %ld inesperado en la línea %d del fichero «%s»
No se admite mmodificar la versión del CPU al vueloNo se admite la generación de cambio del procesador al vuelo...Escoja el valor GP de %lx
Ausentea llave que cierraSe esperaban una coma y un símbolo para '.asg CADENA, SÍMBOLO'Se esperaban una coma y un símbolo para '.eval EXPR, SÍMBOLO'Se esperaba una comaSe esperaba una coma
Se esperaba una coma tras nombre seccionalAlineación común negativa; se asume 0La alineamiento común no es una potencia de 2No se admiten las expresiones complejasOperando de objetivo complicado LAPC no es un múltiplo de dos.  Use LAPC.DLa condición «%s» no coincide con el grupo precedenteLa condición «%s» utiliza un acumulador diferente al de una condición precedenteLa condición <%c%c> en la directiva de control estructurada no se puede codificar correctamenteExpresión constante %d fuera de límite, [%d, %d].Conversión de un BSR relativo a PC a un JSR absolutoConversión de una ramificación relativa a PC a un salto absolutoConversión de una ramificación condicional relativa a PC a un salto absolutoConversión de un desplazamiento relativo a PC a absoluto© 2018 Free Software Foundation, Inc.
No se pueden establecer la arquitectura y la máquinaNo se pueden establecer la arquitectura y la máquina.No pudo generar instrucciones extensas de códigos de operaciónCrear secciones con .xdataN/.xrealN/.xstringZ es obsoleto.La sección actual está no inicializada, se requirió el nombre seccional para .clinkD como registro fuera de límite para versión VFP seleccionadaOpciones D10V:
-O                      Optimiza.  Hará algunas operaciones en paralelo.
--gstabs-packing        Empaqueta instrucciones pares adyacentes cortas juntas
                        cuando se especifique --gstabs.  Activado por defecto.
--no-gstabs-packing     Si se especifica --gstabs, no empaqueta juntas
                        las instrucciones adjacentes.
Uso simultáneo peligroso de `f%d' y  `f%d'No se admite el objetivo por defecto «%s».Ensamblador defectuoso.  No se intentó ensamblar.Las ramificaciones postergadas no están disponibles en SH1Sintaxis obsoleta.El acumulador de destino para cada parte de esta instrucción paralela debe ser diferenteEl registro destino debe ser ARnEl registro destino debe ser R0 o R1El registro destino debe ser R2 o R3Diferencias simbólicas en secciones diferentes no es compatibleEl valor directo de %ld no es adecuadoLa directiva .atmp sólo es disponible con la opción -mintel-syntaxLa directiva .dual sólo está disponible con la opción -mintel-syntaxLa directiva .enddual sólo es disponible con la opción -mintel-syntaxDirectiva no válida dentro de una agrupación¡Se descarta la longitud de desubicación %s!Desubicación demasiado grande para :dEl valor de desplazamiento de %ld es demasiado grandeSoporta instrucciones dividirNo se sabe cómo manipular este campo. %sNo se cómo reubicar operandos planos de tipo %sInstrucciones Dot Product no puede ser condicional,  el comportamiento es IMPREDECIBLECondicional %s duplicadoSigno igual (=) duplicado en la instrucciónSe descarta el registro de predicado duplicadoDuplicado pseudo-opcode %s.EBCDIC como constante no son admitidosECOFF depurando está desactivada.ENDLOOP sin un LOOP correspondienteOpciones de la línea de mandatos específicas de EPIPHANY:
ESPEC sin un BSPEC precedenteArgumento vacío para .endpArgumento vacío de .procLa cuenta de epílogo de %lu excede el número de prólogos anidados (%u)Error %s en %s
Error en el argumento %d.  Se esperaba:  «%s»Error en la expresiónError en el manejo de la reubicaciónError en la sintaxis de la declaraciónError al establecer las casillas para «%s»: %sError: Se requiere un número par. Se redondea a %dEjecutar %s en IU en serie reversa podría no funcionarEjecutar %s en IU podría no funcionarEjecutar %s en IU podría no funcionar en ejecución paralelaEjecutar %s en serie reversa con %s podría no funcionarCódigo operacional expandido tras la ramificación retardada: «%s»Código operacional expandido en modo dual: «%s»Se esperaba '('Se esperaba ')'Se esperaba ':'Se esperaba '['Se esperaba ']'Se esperaba una coma tras la longitud comúnSe esperaba una coma tras nombreSe esperaba una coma tras nombre «%s»Se esperaba una coma tras nombre del símboloSe esperaba coma tras nombre del símbolo: se descarta el resto de la línea.Se esperaba una expresión inmediataSe esperaba una cadena entrecomilladaSe esperaba un registro, se obtuvo «%s».Se esperaba el separador `='Se esperaba un número simple.Se espera un valor constanteSe espera un nombre de registroSe espera un registro.Se espera una constante de carácter como argumentoSe esperaba una coma después del nombre errata CPU, no: %sSe esperaba un operando tras ','Se esperaba un operando tras ','; se obtuvo nadaSe esperaba un operando antes de ','; se obtuvo nadaSe espera el registro D para el modo indizado indirecto.Se esperaba un segundo argumentoSe descartan las paradas explícitas en modo automáticoError de Expresión para el modificador de operando %%hi/%%lo
Expresión interna %%%s no pudo ser interpretadoExpresión fuera de límite, utilizando 0Expresión demasiado compleja.No se admite el direccionamiento extendido en el CPU especificadoAdicional )Basura extra en la llamada a función, se esperaba ')'Basura extra en la líneaFATAL: Al adjuntar el encabezado de compilador %sNo se admite FIRST como un argumento de .SUBSPACEFP ramificado en ranura retrasadaFP ramificado precedió por instrucción FP; se insertó NOP.unwind_save de FPA no toma una lista de registrosFPA como registros esperadoFPU como extensión DPExtensión FPU PSFPU  fused-multiply-add como instruccionesEl parámetro FRAM debe ser un múltiplo de 8: %d
Opciones de línea de mandatos específicas de FVR:
Opciones FT32:
Fallado para crear secciones propietarias `%s'
Fallaba al encontrar un modo válido para «%s».Falló al buscar el inicio real de la función: %s
Error fatal: El campo no está alineado adecuadamente [%d] (%d).Campo fuera de límite [%d..%d] (%d).El fichero «%s» no está en el formato de archivo de macroEl primer código operacional es long.  No se pueden mezclar las instrucciones como se especificó.El primer operando de .%s debe ser un predicadoEl primer operando de .%s no es un registroEl primer operando de .%s no es un registro válidoEl primer operando de .altrp no es un registro de ramificación válidoEl primer operando de .fframe debe ser una constanteEl primer operando de .prologue debe ser una constante positiva de 4-bitsEl primer operando de .restore debe ser un puntero de pila (sp)El primer operando de .save no debe ser un registroEl primer operando de .save no es un registro válidoEl primer operando de .save.b debe ser una constante positiva de 5-bitsEl primer operando de .save.g debe ser una constante positiva de 4-bitsEl primer operando de .save.gf debe ser una constante de 4-bits que no sea negativaEl primer operando de .unwabi debe ser una constanteEl primer operando de .vfram debe ser un registro generalDependencia de datos fija: %s %s -- %s %s (insertar %d nop!/%d’)Dependencia de datos fija: %s %s -- %s %s (insertar 1 `pflush/%d')La compostura de %ld es demasiado grande para el campo de anchura %dAC de coma flotante no es legal como operando enteroEl número de coma flotante no es válido en la expresiónRegistro de coma flotante en la lista de registrosSe fuerza la literal short a modo inmediato. now_seg=%s to_seg=%sSe fuerza la desubicación de byteSe encontró '{' tras cambio explícito al modo automáticoSe encontró '{' cuando ya estaba agrupado.Se encontró '{' cuando la agrupación manual ya está activadaSe encontró '}' cuando la agrupación manual está desactivadaSe encontró '}' cuando no se está agrupando.Se encontró el uso del nombre de registro %s que no es canónico; use %s en su lugar.Opciones paraco-procesador XGATE:
  -mshort                 emplea ABI int de 16-bit (por defecto)
  -mlong                  emplea ABI int de 32-bit
  -mshort-double          emplear ABI double de 32-bit
  -mlong-double           emplear ABI double de 64-bit (por defecto)
  --mxgate			especificar la variante del procesador [predet. %s]
  --print-insn-syntax     escribe la sintaxis de la instrucción en caso de error
  --print-opcodes         escribe la lista de instrucciones con sintaxis
  --generate-example      genera un ejemplo de cada instrucciónLa función espera dos argumentosEnsamblador %s de GNU
GNU ensamblador versión %s (%s) utilizando BFD versión %s
GOT ya está en la distribución simbólicosGOT ya está en la distribución simbólicosGOT como expresión equivocada con %s.GP como prólogo de tamaño del campo excedido, se utiliza 0 en su lugarGREG como expresión muy complicadaBasura al final de la instrucción: «%s».Fallo de gas, tipo reubicado #%i
Fallo de gas, valor reubicado %s
Fallo de gas, valor reubicado %d
El registro general no es legal como operando de coma flotanteSección de grupo «%s» no tiene firma de grupoLos registros HI/LO se deben especificar juntosLos registros HI/LO se deben especificar sin registros adicionalesLa capacidad de hardware «%s» no se activó para «%s».Dispersión devolvió «%s».Registro-Superior ADD, MOV, CMP utilizando pcRegistro-Superior ADD, MOV, CMP, BX, BLX utilizando pcNo se necesita o se utiliza el fichero temp. «%s».¡No se usa un fichero entre pasos! Se descarta -VI960 con opciones:
Opciones de IA-64:
  --mconstant-gp	  marca el fichero de salida como que usa el modelo
			  GP-constante (establece la opción EF_IA_64_CONS_GP
			  del encabezado ELF)
  --mauto-pic		  marca el fichero de salida como que usa el modelo
			  GP-constante sin los descriptores de función
			  (establece la opción EF_IA_64_NOFUNCDESC_CONS_GP
			  del encabezado ELF)
  -milp32|-milp64|-mlp64|-mp64	selecciona el modelo de datos
                              	(-mlp64 por defecto)
  -mle | -mbe		  selecciona el orden de bytes little- o big-endian
             		  (-mle por defecto)
  -mtune=[itanium1|itanium2]
			  optimiza para un CPU específico
			  (por defecto -mtune=itanium2)
  -munwind-check=[warning|error]
			  revisión de directiva de desenredo
			  (-munwind-check=warning por defecto)
  -mhint.b=[ok|warning|error]
			  revisión de hint.b (-mhint.b=error por defecto)
  -x | -xexplicit	  activa la revisión de violaciones de dependencias
                 	  (por defecto)
Opciones de la línea de mandatos específicas de IP2K:
IT cayendo dentro de límite de un bloque IT anteriorUna instrucción IU no puede estar en el contenedor izquierdoSe descarta el intento de redefinir el símboloSe ignora el intento de redefinir el símbolo %sSe descarta el intento de redefinir el símbolo «%s».Se descarta el intento de derramar más allá del fin de la regiónSe descartan los atributos seccional cambiados para %sSe descarta la declaración debido a «%s»Registro de procesador de 32 bit ilegal («%s») en la Instruction: «%s»Registro AR ilegal en la referencia indirectaEscala ilegal - '%d'Parámetro `cinv' ilegal: `%c'Operando `mask16' ilegal, la operación está indefinida - «%s»Registro co-procesador ilegal en Instrucción `%s'Registro especial de co-procesador ilegal en la Instrucción «%s»Combinación ilegal de funciones de reubicaciónInstrucción emulada ilegítimaPar de registro de índice ilegal («%s») en la Instrucción: «%s»Instrucción ilegal o código operacional sin implementar.Operando ilegal (arg %d)Separador ilegal de operando `%c'Operando ilegal.Operandos ilegalesOperandos ilegales (espacios en blanco): «%s»Operandos ilegales para %sOperandos ilegales%sOperandos ilegales: %%%s sólo se pueden usar con la llamada __tls_get_addrOperandos ilegales: %%%s no se pueden usar junto con otras reubicaciones en la insn ()Operandos ilegales: %%%s requiere de argumentos en ()Operandos ilegales: %%r_%s%d requiere argumentos en ()Operandos ilegales: %%r_plt en el campo de datos de %d-bytesOperandos ilegales: %%r_tls_dtpoff en el campo de datos de %d-bytesOperandos ilegítimos: %%tls_ldo en campo de datos de %d-bytesOperandos ilegítimos: %%tls_ldo requiere argumentos en ()Operandos ilegales: No se puede añadir una expresión que no es constante a %%%s()Operandos ilegales: No se puede hacer aritmética que involucre a %%%s() de un símbolo reubicableOperandos ilegales: No se puede hacer aritmética aparte de + y - que involucre %%%s()Operandos ilegales: sólo se permite %%r_%s%d en campos de datos de %d-bytesOperandos ilegales: hay basura tras %%r_%s%d()Operandos ilegítimos: hay basura tras %%tls_ldo()Registro de procesador ilegal («%s») en la Instrucción: «%s»Registro ilegal («%s») en Instruction: «%s»Registro ilegítimo («%s») en instrucción: «%s»Registro ilegal «%s» en la Instruction «%s»Registro ilegal «%s» en la lista de registros de coprocesadorRegistro ilegal «%s» en la lista especial de registros de coprocesadorRegistro ilegítimo «%s» en instrucción «%s»Registro ilegal «%s» en la lista de registrosRegistro ilegal «%s» en la lista de registros de usuarioPar de registro ilegal («%s») en la Instrucción: «%s»Par de registro ilegal «%s» en la Instrucción «%s»Nombre seccional «%s» ilegal (causa una colisión con el nombre seccional de desenredo)Tipo de operando ilegal (arg %d)No se permite un operando inmediato para operando %d.El valor inmediato de %ld es demasiado grandeValor inmediato para mbar > 32. utilizando <valor %% 32>El valor inmediato no está en el límite de 16 bit: %ldEl valor inmediato no está en el límite de 16 bit con signo: %ldEl valor inmediato no está en el límite de 16 bit sin signo: %ldEl valor inmediato no está en el límite de 4 bit sin signo: %ldEl valor inmediato no está en el límite de 5 bit sin signo: %ldEl valor inmediato no está en el límite de 6 bit: %ldEl valor inmediato no está en el límite de 6 bit sin signo: %ldEl valor inmediato no está en el límite de 8 bit: %ldEl valor inmediato no está en el límite de 8 bit con signo: %ldEl valor inmediato no está en el límite de 8 bit sin signo: %ldEl valor inmediato de %ld es demasiado grandeEl valor inmediato de %ld es demasiado grande para ldfLos inmediatos %d y %d darán una conducta sin definir.Dirección CSR impropia (%lu)Inmediato CSRxI impropio (%lu)Cantidad de desplazamiento impropia (%lu)Utilización impropia de OP1_IMM_IMPLIEDUtilización impropia de OP1_MUST_BE_IMMPrimer y segundo operandos incompatibles en la instrucciónValor de fr_opcode incorrecto en frag.  Error interno.....Número incorrecto de operandosNúmero incorrecto de operandos dadosSintaxis incorrecta, %s.El valor de incremento/decremento está fuera de límite: `%ld'.El índice sólo se puede aplicar a registros rotantes o indirectosEl índice debe ser un registro generalÍndice fuera de límite 0..%uSe requiere un registro índice IR0,IR1 para el desplazamientoNo se permite el modo indizado directo para movb/movw.El direccionamiento indizado indirecto no es válido para 68HC11.El índice de registros indirectos debe ser un registro generalSe encontró un ciclo infinito al intentar computar las direcciones de los símbolos en la sección %sNo se admiten infinitos en este objetivo
Informe: El .body inicial debe preceder a cualquier instrucciónEl .prologue inicial debe preceder a cualquier instrucciónInsertando «%s» dentro de distribución de tipo direccional fallada: %sFalló la inserción de «%s» en la distribución de dispersión de constantes: %sFalló la inserción de «%s» en la distribución de entrada de pistas: %sInsertando «%s» dentro de tabla de registro fallada: %sFalló la inserción de «%s» en la distribución de estructuras: %sInsn %s tiene una instrucción omitida/rama %s dentro de su ranura de retardo.Insn %s tiene una instrucción %s con limm en ranura de retardo.Ranura insn no especifica un registro desenredado.No se permite la instrucción %s en una ranura de retardo.Instrucción %s no admitida dentro de la línea base.La instrucción %s requiere una expresión absolutaLa instrucción «%s» requiere una versión de cpu LPLa instrucción «%s» requiere el modo de direccionamiento farNo reconocida la instrucción «%s».La instrucción no admite las direcciones =NRelleno de instrucción no disponible en esta arquitectura.Formatos de instrucción para «%s»:La instrucción en el contenedor R es aplastada por la instrucción de control de flujo en el contenedor L.La instrucción se debe ejecutar en paraleloLa instrucción se debe ejecutar en paralelo con otra instrucción.La instrucción no se admite en esta arquitecturaLa instrucción usa una versión long, así que no se puede mezclar como se especificóLas instrucciones no usan tuberías de ejecución paralela.Las instrucciones no se pueden ejecutar en paraleloLas instrucciones comparten la misma tubería de ejecuciónLas instrucciones utilizando modificadores de desplazamiento long o direcciones absolutas no se pueden repetir. El comportamiento resultante no está definido.Las instrucciones que causan discontinuidad en el PC no se permiten en una ranura de retardo. El comportamiento resultante no está definido.Intel K1OM es solamente 64bit ELFIntel K1OM es solo 64bitIntel L1OM es solamente 64bit ELFIntel L1OM es solo 64bitIntel MCU no admite «%s» como arquitecturaIntel MCU es solo 32bit ELFIntel MCU es solo 32bitError Interno:  No se puede dispersar %s: %sError Interno: No se puede encontrar %s en la distribución de dispersiónError Interno: No se puede dispersar %s: %sError interno: longitud equivocada de instrucciónError interno del ensamblador para la instrucción %sError interno del ensamblador para el formato de instrucción %sError interno del ensamblador para la macro %sDefecto interno. Intente utilizar 0(r%d) en lugar de @r%dError de consistencia interno.  revise ns32k-opcode.hError interno (%s).
Error interno en %s:%d.
Se encontró un error interno en md_convert_frag: desplazamiento %ld.  Por favor repórtelo.Error interno en %s en %s:%d.
Error interno: No se puede dispersar %s: %sError interno: límite erróneo. %sError interno: relajar error insinuoso. %s: %xError interno: No se puede encontrar el espacio contenedor para %s.Error interno: Tipo desconocido de corrección: %d (`%s')Error interno: no se puede encontrar el código operacional «%s» para «%s»
Error interno: no se puede dispersar «%s»: %s
Error interno: no se sabe como forzar a %s al fin del grupo de instruccionesError interno: se pierde el código operacional: «%s» «%s»
Error interno de lógica en iif.iifP[].tipoError interno de lógica en iif.iifP[n].tipoError lógico interno.  Línea %d, fichero «%s»Error lógico interno. línea %d, fichero «%s»Opción invalida --compress-debug-sections: «%s»Invalida opción no reconocida --elf-stt-common «%s»Invalida opción --size-check=: «%s»Argumento de .CALL inválido: %sArgumento de .CALLINFO inválido: %sArgumento de .SPACE inválidoArgumento de .SUBSPACE inválidoFormato .insn inválido
Condición de Adición Inválida: %sCondición de Adición y Ramificación InválidaCondición de Ramificación en Bit Inválida: %cIdentificador COPR inválidoValor de operando CST4 inválido (arg %d)Condición de Comparación y Ramificación InválidaCondición de Comparación/Sustracción InválidaCondición de Comparación/Sustracción Inválida: %sValor de operando DISPU4 inválido (arg %d)Expresión DataLabel no válidaCondición de Comparación de FP Inválida: %sFormato de Operando FP Inválido: %3sCompletador FTEST inválido: %sFormato de Operando de Coma Flotante Inválido.Sintaxis de Completador de Carga Indizado Inválido.Completador de Carga Indizado Inválido.Condición de Instrucción Lógica Inválida.Nulificación Inválida: (%c)Expresión PIC no válida.Identificador SFU inválidoCondición Desplazar/Extraer/Depositar Inválida.Completador Short de Load/Store Inválido.Completador Almacenaje de Bytes Cortos InválidoCondición de Instrucción Unit Inválida.Registro acumulador inválido.Argumento inválido %d para .prologue.Descripción de argumento no válida: %dUbicación de argumento no válida: %s
Argumento inválido para la opción --abi: %sArgumento inválido para la opción --isa: %sArgumento inválido para opción --mach: %sArgumento inválido para .abi: %sArgumento inválido para .mode: %sRegistro auxiliar inválido (utilice AR0-AR7)Carácter inválido %s antes de operando %sCarácter inválido %s en operando %sCarácter inválido %s en el código operacionalCombinación no válida de instrucciones para el agrupado.Combinación no válida: --abi=32 con --abi=64Combinación no válida: --abi=64 con --abi=32Combinación no válida: --abi=64 con --isa=SHcompactCombinación no válida: --isa=SHcompact con --abi=64Combinación no válida: --isa=SHcompact con --isa=SHmediaCombinación no válida: --isa=SHmedia con --isa=SHcompactOperando constante inválido %sArquitectura por defecto no válida, ensamblador descompuesto.Registro destino inválido para esta instrucción, utilice 'tfr'.Registro destino inválido.Directiva no válidaDesplazamiento inválido en la referencia indirectaSintaxis de ‘dmad’ no válida «%s»Uso duplicado inválido de `%c%d'Expresión no válida tras # número
Expresión no válida tras %%%%
Expresión no válida.Selector de campo inválido.  Asumiendo F%%.Tamaño de campo inválido, debe ser de 1 a 32Número de coma flotante inválidoOperando de escritura inmediato inválido.Modo indizado indirecto inválido.Registro indizado inválido, se esperaba el registro X.Registro indizado inválido, se esperaba el registro Y.Registro indizado inválido.Modo de direccionamiento indirecto inválidoDesplazamiento de modo de direccionamiento indirecto %d inválidoInstrucción %s no válidaEtiqueta no válida «%s»Completador de combinación derecha/izquierda inválidoLongitud no válida (utilice 0 a %d)Mnemónico inválido «%s»Modo inválido: %s
Número inválidoCódigo operacional/operandos inválidosOperando(s) inválido(s) para la instrucción paralela «%s»Operando inválido (utilice 1, 2, ó 3)Expresión de operando inválidoOperando inválido para «%s»Operando inválido: valor inmediato empleado como dirección.Operando inválido: valor inmediato empleado como dirección base.Operandos inválidosOperandos inválidos %sOperandos inválidos para %sOperación no válida en símboloOperador inválido para operando.Modo de direccionamiento inválido o ilegal combinado con índice-escaladoReubicación relativa a pc no válidaCompletador de permutación inválidoTipo de registro inválido para el formato P3.Tipo de registro inválido para el formato B1Tipo de registro inválido para el formato P6Tipo de registro inválido para el formato X1Tipo de registro inválido para el formato X3Registro inválido para la instrucción dbcc/tbcc.Registro inválido para post/pre incremento.Registro inválido para fmpyadd ó fmpysub de precisión simpleRegistrador inválido en listado de registroLista de registros no válida para ldm/stm
Invalida número de registro en '%.6s'Especificación de registro no válida.Registro inválido.Registro inválido: 'r%d'Registro inválido: r0 y r15 ilegalesReubicación no válidaModo escalado-indizado inválido, utilice (b,w,d,q)Uso simultáneo inválido de `f%d' y `f%d'Registro fuente inválido para esta instrucción, utilice 'tfr'.Registro fuente inválido.Invalida registro de posición «%s»Subíndice inválido (utilice de 1 a %d)Sufijo inválido para la entrada de conjunto de literalesSintaxis no válida en el modo de direccionamiento ExternoSintaxis no válida en el modo de direccionamiento Relativo a MemoriaSintaxis no válida en el modo de direccionamiento relativo al PCUso inválido de `%c%d' como operando de salidaUso inválido de `r%d' como operando direccional de actualización baseUso inválido del operador de paralelizador.JALX para un símbolo dentro del mismo modo ISAOmisión/Rama de instrucción detectada al final de la etiqueta ZOL @%sBasura tras '}': «%s»Basura al final de la línea, %s.Instrucción núcleo detectada el final de la etiqueta ZOL @%sNombres MCU conocidos:La instrucción LDP requiere un operando de 24-bitLOC como expresión volviendo pasos no está admitidoLR y PC no deberían estar ambos dentro de registros listadosEtiqueta «$%d» redefinidaEtiqueta «%s» coincide un nombre de registro de CPULa etiqueta debe estar al inicio de un grupoSe requiere una etiqueta para .tagNo se permite el signo más inicial en el modo coreLa longitud de .comm «%s» ya es %ld. No se cambia a %d.La longitud de .comm «%s» ya es %ld. No se cambia a %ld.La longitud de .lcomm «%s» ya es %ld. No se cambió a %ld.La longitud de .scomm «%s» ya es %ld. No se cambió a %ld.Se descarta la especificación de longitud. Se usa el modo de direccionamiento 9FLínea %d: tipo reubicado desconocido: 0x%x.Los números de línea deben ser enteros positivos
Desbordamiento de Conjunto LiteralCargas literalesLas instrucciones long no se pueden combinar.Se ve como un proc, no se puede saber de qué tipo.
Se truncaron los bits de orden inferior en operando de coma flotante inmediatoM340 utilizado como código operacional específico cuando ensambla para M210Opciones específicas de MCORE:
  -{no-}jsri2bsr	  {des}activa la transformación de jsri a bsr (def: des)
  -{no-}sifilter	  {des}activa el comportamiento filtrado del silicio (def: des)
  -cpu=[210|340]          selecciona el tipo de CPU
  -EB                     ensambla para un sistema big endian (predet.)
  -EL                     ensambla para un sistema little endian
Opción MCU requiereun nombre
MDRD validado debe estar entre 1 y 9Llamada PIC MIPS a un registro diferente de $25Opciones MIPS:
-EB			genera salida big endian
-EL			genera salida little endian
-g, -g2			no borra NOPs innecesarios o intercambia ramificaciones
-G NUM			permite la referencia a objetos hasta NUM bytes
			implícitamente con el registro gp [por defecto 8]
Opciones MN10200:
ninguna aún
Opciones de ensamblador para MN10300:
ninguna aún
MOVI como operando no es un valor de 32-bit con signo: 0x%8x%08xMRI de estilo ORG pseudo-operador no apoyadoOpciones de la línea de mandatos específicas de MT:
Una instrucción MU no puede estar en el contenedor derechoMacro %s no implementadaLa macro «%s» ya está definidaMaverick DSPSC como registro esperadoMaverick MVAX como registro esperadoMaverick MVD como registro esperadoMaverick MVDX como registro esperadoMaverick MVF como registro esperadoMaverick MVFX como registro esperadoSe pueden establecer %d bits `mask16' como máximo en operandoOpciones de línea de mandatos específicas para MeP:
  -EB                     ensambla para un sistema big endian
  -EL                     ensambla para un sistema little endian (por defecto)
  -mconfig=<nombre>       especifica una configuración de chip a usar
  -maverage -mno-average -mmult -mno-mult -mdiv -mno-div
  -mbitops -mno-bitops -mleadz -mno-leadz -mabsdiff -mno-absdiff
  -mminmax -mno-minmax -mclip -mno-clip -msatur -mno-satur -mcop32
                          activa/desactiva los códigos operacionales dados

  Si se da -mconfig, las otras casillas -m lo modifican.  De otra manera,
  si no se dan casillas -m, todos los códigos operacionales core se activan;
  si se da cualquier opción -m que activa, sólo ésas se activan;
  si se da cualquier opción -m que desactiva, sólo ésas se desactivan.
El registro mapeado en memoria «%s» está fuera de límiteInstrucciones 16-bit miscelánea.entry mal ubicado. Se descarta.Ausente '(' tras la función simbólica de sustituciónAusente ')'Ausente ')' en la expresión simbólico de sustitución suscritoAusentea ','Ausente '}' al final del ficheroAusente '}': «%s»Ausente )Ausente ) en ra(rb)Ausente .EXIT para un .ENTRYAusente .callinfoAusente .callinfo para este procedimientoAusente .callinfo.Ausente .endp tras .proc previoAusente .exit
Ausente .label_state %ldAusente .procend
Ausentea Condición de Ramificación de BitAusente `]' para cerrar el modo indizado directo.Ausente `]' para cerrar operando indirecto de registro.Ausentes argumentos para el código operacional <%s>.Ausente el terminador de sustitución forzada ':'Ausente el nombre de función para .PROCAusente el nombre de función para .PROC (cadena de etiquetas corrupta)Ausente el nombre de etiqueta en .LABELAusente el nombre de macroAusenten las llaves coincidentes : «%s»Ausente operandoAusente operando.Ausentea directiva .using o es equivocadaAusente el calificador de parámetro para «%s» en la macro «%s»Ausente el tipo de relación del predicadoAusente el segundo registro para el modo indizado indirecto.Ausenten el segundo registro o el desplazamiento para el modo indizado indirecto.Ausente el nombre seccionalAusente el tamaño del argumentoAusente nombre simbólico en la directivaAusente el valor para el parámetro requerido «%s» de la macro «%s»No se admite la mezcla de direccionamiento normal y extendidoSe mezcla la sintaxis del registro, con y sin '$'.Se encontró más un registro AR en la referencia indirectaSe encontró más de un desplazamiento en la referencia indirectaMás de un operador de reubicación por insnOpciones para Motorola 68HC11/68HC12/68HCS12:
  -m68hc11 | -m68hc12 |
  -m68hcs12 | -mm9s12x |
  -mm9s12xg               especifica el procesador [por defecto %s]
  -mshort                 usa la ABI int de 16-bit (por defecto)
  -mlong                  usa la ABI int de 32-bit
  -mshort-double          usa la ABI double de 32-bit
  -mlong-double           usa la ABI double de 64-bit (por defecto)
  --force-long-branchs    siempre convierte las ramificaciones relativas en
                          absolutas
  -S,--short-branchs      no convierte las ramificaciones relativas en
                          absolutas cuando el desplazamiento está fuera de límite
  --strict-direct-mode    no convierte el modo directo en modo extendido
                          cuando la instrucción no admite modo directo
  --print-insn-syntax     escribe la sintaxis de la instrucción en caso de
                          error
  --print-opcodes         escribe la lista de instrucciones con sintaxis
  --generate-example      genera un ejemplo de cada instrucción
                          (se utiliza para pruebas)
Encontradas directivas .cpu múltiplesApoya instrucciones múltiplesDebe estar en un espacio antes de modificar o declarar subespacios.
Opciones de NS32K:
-m32032 | -m32532	selecciona la variante de la arquitectura NS32K
--disp-size-default=<1|2|4>
No se admiten NaNs en este objetivo
Nombre # Modos  Min ops  Max ops  Masc. modos # Usado
Nan, se usa cero.Necesita Nº1 o Nº2 aquíSe esperaba un registro de precisión doble o cuádruple NeonSe esperaba un registro de precisión cuádruple NeonSe esperaba un registro de precisión simple o doble NeonProcedimientos anidadosNingún !literal!%ld fue encontradoNingún !tlsgd!%ld fue encontradoNingún !tlsldm!%ld fue encontradoNo hay un punto de entrada 'bal' para el proceso hoja %sNo hay .ENTRY para este .EXITNo se permite addend en la reubicación @fptr()No hay una coma tras .pdesc <nombraasiento>No se compiló el soporte para el formato de fichero objeto de %d bitSin marco actualNo se encontró una instrucciónNo hay instrucción o ausente el código operacional.No se encontró un lda !gpdisp!%ldNingún ldah !gpdisp!%ld fue encontradoNo hay operadorNo hay un operando de reubicaciónNingún informe segmentario para sección actualNo existe esa entrada en la lista. (registros cpu/mmu)No existe ese código operacionalNo hay un símbolo tras .code_addressNo hay un símbolo tras .linkageOperando etiquetado reubicado no válidoSímbolo no absoluto: «%s».No se permiten símbolos que no sean constantes
No es una arquitectura coldfire definidaNo un tipo funcionalNo es una expresión simbólicaNo hay suficientes operandosNo está en un espacio.
No está en un subespacio.
El número de elementos debe ser positivosNúmero demasiado grandeOperando inmediato OPF fuera de límite (0-0x1ff)Se usan registros numerados impares como objetivo para una instrucción multi-registroSe descarta el desplazamiento en estructuras anidadasDesplazamiento fuera del límite de 16-bit para insn movw/movb: %ldDesplazamiento fuera del límite de 16-bit: %ld.Desplazamiento fuera del límite de 5-bit para insn movw/movb: %ldDesplazamiento fuera del límite de 5-bit para insn movw/movb: %ld.Desplazamiento fuera del rango de 5-bit para insn movw/movb: %ldUna de estas instrucciones no se puede ejecutar en paralelo.Sólo se admiten los desplazamientos constantesSólo se admite el alojamiento de espacio constante¡Sólo un pseudo-operador .compiler por fichero!¡Sólo un pseudo-operador .copyright por fichero!¡Sólo un pseudo-operador .version por fichero!Sólo se permite una comparación condicionalSólo se permite un desbordamiento condicionalSolamente se reporta la primera ruta donde se encuentra el conflictoEl código operacional %s no está disponible en este modoNo reconocido el código operacional «%s».El código operacional «%s» con esos tipos de operando no está disponible en el modo %sEl código operacional «%s» con esos tipos de operando no están disponibles en el modo H8/300El código operacional «%s» con esos tipos de operando no está disponible en el modo H8/300HEl código operacional «%s» con esos tipos de operando no está disponible en el modo H8/300SCódigo operacional(%d.%s): Operando «%s» está fuera de límite (utilice 1 ó 2)Operando %d de .%s debe ser una constanteOperando %d de .%s debe ser un registro preservadoOperandos %d de .%s debe ser un registro modificableOperando %u de «%s» debería ser %sOperando «%s» está fuera de límite (%d ≤ x ≤ %d)No reconoce operando `%x' en fixup16.No reconoce operando `%x' en fixup8.Operando tiene un desplazamiento impar (arg %d)Operando no es una constante. «%s»No coinciden los operandosOperando de .vframe contradice a .prologueOperando fuera del límite de 16-bit: `%ld'.Operando fuera del límite de 8-bit: `%ld'.Operando fuera de límite (arg %d)Operando fuera de límite para una ramificación relativa: `%ld'Operando fuera de límite, %s.Operando de .copy_state debe ser una constanteOperando de .label_state debe ser una constanteOperando de .save.f debe ser una constante positiva de 20-bitsOperando de .spill debe ser una constanteOperando de .vframesp debe ser una constante (desplazamiento relativo al sp)El valor de operando no está en los 64 KB superiores (arg %d)Ambos operandos de .save.gf no pueden ser cero al mismo tiempoEl operador sólo se puede aplicar a símbolos.La opción -b es obsoleta, por favor utilice -mbigLa opción -p es obsoleta, por favor utilice -mmemparmLa opción -r es obsoleta, por favor utilice -mregparmLa opción -s es obsoleta, por favor utilice -msmallNo reconocida la opción «%s».Opciones:
  -a[sub-opción...]	  activa listados
                      	  Sub-casillas [por defecto hls]:
                      	  c      omite condicionales falsos
                      	  d      omite directivas de depuración
                      	  g      incluye informe general
                      	  h      incluye código de alto nivel
                      	  l      incluye ensamblador
                      	  m      incluye expansiones de macros
                      	  n      omite el procesamiento de formas
                      	  s      incluye símbolos
                      	  =FICH  lista a FICHero (debe ser la última subcasilla)
El manejo del desplazamiento .word fuera de límite no está implementado para .arch common_v10_v32Desbordamiento en la expresión, se trunca a 16 bitDesbordamiento en la expresión, se trunca a 8 bitPC no admitido dentro del listado de registroPC como parte operativa es impredecibleRamificación relativa a PC a la etiqueta %s, la cual no está en el espacio de instrucciónPC relativo reubicadado no asumido para tipo (interno) %dPC utilizado como argumento a RPTPC-relativo de acceso fuera de límiteAcceso PC-relativo para direcciones mal alineada (%lx)Desplazamiento relativo al PC no alineado a 4-bytesDesplazamiento relativo al PC está fuera de límiteReferencia relativa al PC para una sección diferenteReubicación relativa al PC se debe resolver trivialmenteDesbordamiento del desplazamiento del código PIC (máx 16 bits con signo)Desbordamiento del desplazamiento del código PIC (máx 32 bits con signo)PIC como tamaño reubicado no coincide con el tamaño de operandoOpciones de PJ:
-little			genera código little endian
-big			genera código big endian
Operando PTA es un símbolo SHcompactOperando PTB es un símbolo SHmediaEl código operacional paralelo no puede contener más de dos instruccionesEl parámetro nombrado «%s» no existe para la macro «%s»No se pueden modificar los parámetros de un subespacio existenteFalló la decodificación.Rendimiento extensiónRendimiento extensión¿Tal vez le ausente %%tpoff()?Instrucción en `pipeline':  fsrc1 = fdestPor favor reporte este bicho.
Por favor utilice --help para ver el modo de empleo y casillas para este ensamblador.
Valor por defecto sin sentido para el parámetro requerido «%s» en la macro «%s»Uso sin sentido de p0 como el primer operando de .%sUso sin sentido del primer operando en cero de .prologueEl modo de post-decremento no es válido para 68HC11.El modo de post-incremento no es válido para 68HC11.Opciones de PowerPC:
-a32                    genera ELF32/XCOFF32
-a64                    genera ELF64/XCOFF64
-u                      se descarta
-mpwrx, -mpwr2          genera código para POWER/2 (RIOS2)
-mpwr                   genera código para POWER (RIOS1)
-m601                   genera código para PowerPC 601
-mppc, -mppc32, -m603, -m604
                        genera código para PowerPC 603/604
-m403                   genera código para PowerPC 403
-m405                   genera código para PowerPC 405
-m440                   genera código para PowerPC 440
-m464                   genera código para PowerPC 464
-m476                   genera código para PowerPC 476
-m7400, -m7410, -m7450, -m7455
                        genera código para PowerPC 7400/7410/7450/7455
-m750cl                 genera código para PowerPC 750cl
-m821, -m850, -m860     genera código para PowerPC 821/850/860
El modo de pre-incremento no es válido para 68HC11Se esperaba un registro de predicadoSe requieren el predicado fuente y destinoPrefijo 'd.' inválido para la instrucción «%s»Fin de sufijo prematuro -- Se cambia por defecto a d.save previo está incompletoLas variantes de procesador son: Registro utilizado prohibido para registro reducido, %s.Pseudocódigo ya utilizado %sLa pseudodirectiva .file es válida solamente cuando se genera ELFLa pseudodirectiva .loc es válida solamente cuando se genera ELFExtensión QUICKRoT 64-bit no aplicable a esta instrucciónExtensión QUICKRoT requiere 4 registrosSe esperaba un predicado calificadorEl registro RA se guarda dos veces.Operando RC/SAE debe seguir inmediatamente operandosOperando RC/SAE debe preceder inmediatamente operandosRDRD, (RI,#offs5)RD,RSRI, #imm4RISC-V con opciones:
  -fpic          generacódigo independente de posión
  -fno-pic       no genera código independiente de posición (predet.)
  -march=ISA     establece la arquitectura RISC-V
  -mabi=ABI      establece el ABI RISC-V
No se admite el radical «%s» o es inválidoRd y Rm deben ser diferentes en mlaRd y Rm deben ser diferentes en mulRedefiniendo el número de entrada para el proceso del sistema %sRedefiniendo el proceso hoja %sOperadores de sufijo `#' redundantesEl registro no es válido para H8/300El registro debe ser R0--R7El registro debe ser RnEl registro debe ser un registro direccionalEl registro debe ser ivtp o tvtpEl nombre de registro %s tiene conflictos con el símbolo del mismo nombreSe esperaba un nombre de registroEl número de registro (R%ld) para el acceso de double word debe ser par.El número de registro debe ser PARNúmero de registro fuera de límite 0..%uEl símbolo de registro %s ya estaba definido.Se descarta la anotación del valor del registroLos registros no se pueden usar como un prefijo en la expresión indizada [%s]Los registros no se pueden usar en la expresión absoluta [%s]Los registros no se pueden usar en la expresión inmediata [%s]La relajación nunca debe ocurrirLa relajación a grandes ramificaciones para .arch common_v10_v32 no está implementadaEl formato del fichero objeto no admite la reubicación %dLos valores reubicables requieren por lo menos almacenamiento WORDEl formato del fichero objeto no admite la reubicación %d.La reubicación %s no es segura para %sLa reubicación no cabe. (valor reubicado = 0x%lx)Comunica defectos a %s
Se utilizó la palabra reservada «%s» como un parámetro en la macro «%s»Rn no debe sobreescribir otros operandosEl índice de registros rotantes debe ser una constante que no sea negativaSe esperaba un registro de co-procesador S+corese esperaba un registro S+coreSe esperaba un registro especial S+coreOpciones de SH:
--little			genera código little endian
--big			genera código big endian
--relax			altera las instrucciones de salto para
			desubicaciones long
--renesas		desactiva la optimización con símbolos de
			sección por compatibilidad con el ensamblador Renesas.
--small			alinea las secciones a límites de 4 bytes, no 16
--dsp			activa insns sh-dsp, y desactiva ISAs de coma flotante.
--isa=[any		usa la isa más apropiada
    | dsp               igual que '-dsp'
    | fpSHF_ALLOC no está establecido para sección GNU_MBIND: %sCódigo no admitido SHmedia en la misma sección como constantes y  código SHcompactSIMD escalar de coma flotante registrada esperadaNo se admite SMC en esta arquitecturaPS y PC no se permiten .unwind_movsp como directivaPS no admitido dentro de listado de registroOpciones SPARC:
Opciones de SPU:
  --apuasm		  emula el comportamiento de apuasm
SRS al registro base debe ser r13SSE como instrucción «%s» está utilizadaNo se admite SVC en esta arquitecturaSVE predicado registrado esperadoSVE como vector esperaba registroSYMBOL TABLE no está implementadoS^# tal vez sea solamente para acceso de lecturaS^# necesita una expresiónSe usa el mismo registro fuente/destino (`r%d'), el resultado es indefinidoSe usa el mismo registro fuente/destino (`r%d'), el resultado es indefinidoModo de direccionamiento escalado-indizado combinado con índice-escaladoEl segundo operando de .save contradice a .prologueEl segundo operando de .%s no es una constanteEl segundo operando de .prologue debe ser un registro generalEl segundo operando de .prologue debe ser el primero de %d registros generalesEl segundo operando de .restore debe ser una constante >= 0El segundo operando de .save no es un registro válidoEl segundo operando de .save.b debe ser un registro generalEl segundo operando de .save.b debe ser el primero de %d registros generalesEl segundo operando de .save.g debe ser un registro generalEl segundo operando de .save.g debe ser el primero de %d registros generalesEl segundo operando de .save.gf debe ser una constante de 20-bits que no sea negativaEl segundo operando de .unwabi debe ser una constanteNo se admite el cambio seccional en código.Error semántico. Este tipo de operando no se puede reubicar, debe ser una constante en el momento de ensambladoValor de desplazamiento > 32. se utiliza <value %% 32>Desbordamiento de la literal short (%ld.), se asume el modo inmediato.El valor inmediato con signo %ld es demasiado grandeEl tamaño del marco excede el máximo de 96 registrosEl tamaño de los registros rotantes excede el tamaño del marcoAlgo se olvidó de limpiar
Los registros fuente y destino no deben ser igualesRegistros origen deben estar en la misma unidad`,' sobrante o modo de direccionamiento de registro indirecto equivocado.Operandos espurios; (%d operandos/instrucción máximo)Un `#' solo es ilegalCadena extendidaLos símbolos de sustitución deben empezar con una letraNo reconocido el subtipo %d.Sunplus-v2-0-0-20060510
No se compiló el soporte para aritmética de 64-bit.Se admiten los siguentes valores de ARQ:Se intercambia el orden de la instrucciónSe utilizó el símbolo %s como operando inmediato en modo PIC.No se puede crear el símbolo «%s».El símbolo «%s» no puede ser débil y común al mismo tiempoSe esperaba un símboloAusente símbolo
Ausente el símbolo para .set/.equSe utiliza un símbolo como inmediato para instrucción mbarSe utiliza un símbolo como inmediato para la instrucción desplazamientoSe utiliza un símbolo como valor inmediato para instrucciones msrset/msrclrSintaxis en el modo escalado-indizado, utilice [Rn:m] donde n=[0..7] m={b,w,d,q}TLS reubicado contra una constanteTLS reubicado no permitido dentro del haz FLIXTLS para tamaño de la reubicación no coincide con el tamaño de operandoTLS_*_S9 como reubicaciones no son aún admitidasOpciones TMS320C6000:
TOC como sección excede 64kTOKEN TRACE no está implementadoLa etiqueta debe venir antes del predicado calificador.Se esperaba un nombre de etiquetaAún no se admiten etiquetas en los pseudo-operadores de desenredoEl procesador objetivo no admite esta instrucción.No se admite el pseudo-operador ".%s"
Operando %s no coincideEl pseudo-op .BTEQU no está implementado.No se admite el pseudo-operador .DEFINENo se admite el pseudo-operador .ENTERNo se admite el pseudo-operador .LEAVENo se admite el pseudo-operador .MACROSe usa el formato de fichero de 64 bit sin instrucciones esame.La directiva `.abi %s' no es válida para esta arquitecturaLa directiva `.mode %s' no es válida para esta arquitecturaLa opción "--no-allow-flix" prohibe flix en ranuras múltiples.El id de captura debe ser una constante.Esta arquitectura no admite la instrucción atomicEsta arquitectura no admite mmuEste ensamblador no admite la generación de procesador %ldEste ensamblador fue configurado para un objetivo de «%s» y por omisión,
tipo «%s» de cpu.
Este ensamblador se configuró para un objetivo «%s».
Este acceso a registro del coprocesador es obsoleto en ARMv8Este inmediato requiere alineamiento 0 MOD 16Este inmediato requiere alineamiento 0 MOD 2Este inmediato requiere alineamiento 0 MOD 4Este inmediato requiere alineamiento 0 MOD 8Esta instrucción puede ser impredecible si se ejecuta en núcleos M-profile con interrupciones activadas.Esta es la ubicación del uso conflictivoEste operando debe ser una constante al momento de ensamblarEste operador sólo produce valores de dos bytes.Este programa es software libre; se puede redistribuir bajo los términos de
la Licencia Pública General de GNU versión 3 o posterior.
Este programa no tiene ninguna garantía.
Thumb no admite NOP con pistasThumb no admite la ejecución condicionalThumb no admite el indizado negativo de registroThumb no admite el indizado de registro con retroescrituraThumb no admite el post-indizado de registroThumb no admite la forma con 2 argumentos de esta instrucciónThumb no admite este modo de direccionamientoThumb como codificación no admite un inmediato aquíThumb como codificación no admite rotaciónThumb carga/almacenaje múltiples no compatible {reglist}^Thumb sólo admite LSL en el indizado desplazado de registroMUL de Thumb-2 no debe establecer casillasThumb-2 como instrucción sólo válida en sintaxis unificadaThumb2 ramificado fuera de límiteAusenten operandos para «%s».Demasiados argumentos. «%s»Demasiadas instrucciones para la agrupación.Demasiados operandosSe pasan demasiados operandos a la instrucciónSe analizaron demasiados operandosDemasiados operandos: %sDemasiados registros aparecidosEl id de captura `%ld' está fuera de límite.El id de captura debe estar dentro de [0x30..0x39] o [0x40..0xff]Tratando '%-*s' como un símbolo.Intentó establecer .set al modo no reconocido «%s»Se trató de convertir una ramificación relativa a PC a un salto absolutoTratando hacer 'bal' a %sDos instrucciones IU no se pueden ejecutar en paraleloDos instrucciones MU no se pueden ejecutar en paraleloDos instrucciones en el mismo haz ambos escriben al registro %s, lo no está permitido.Incapaz de asignar memoria para las instrucciones nuevas
No se puede determinar el procesador objetivo por defecto de la cadena: %sIncapaz encontrar %s reubicacion para instrucción %sNo se pueden mezclar las instrucciones como se especificóImposible interpretar base TLS: %sIncapaz de procesar reubicación para código operacional pulgar: %lxIncapaz producir reubicación contra símbolo «%s»Incapaz de emplear reubicación @pcl para insn %sIncapaz de utilizar @plt para reubicación para insn %sOperando no alineado. Requiere ser alineado a 16-bitOperando no alineado. Requiere ser alineado a 32bitSe descarta el operador unario %c porque hay un operando equivocado a continuaciónParéntesis sin balancear en operando %s.Paréntesis sin balancear en operando %dArgumento indefinido .EXPORT/.IMPORT (descartado): %sConstante absoluta sin definir: «%s».Registro indefinido: «%s».Espacio indefinido: «%s» Se asume que el número de espacio = 0.Símbolo sustitucional sin definir «%s»Conversión de ramificación inesperada con `%x'Carácter inesperado '%c' antes de operando %d para %s.Referencia inesperada a un símbolo en una sección que no es de código¡Valor de devolución inesperado [%d] de parse_toc_entry!
Dependencia %s sin manipular para %s (%s), nota %dTipo reubicado no manipuladoRegistro no implementado «%s» especificadoDesconoce operando .syntaxDesconoce identificador de CPU «%s»Instrucción TMS320C30 desconocida: %sDesconoce cpu -mcpu=%sExcepción desconocida: «%s»Desconoce extensiónDesconoce modo de direccionamiento indirecto %sInstrucción desconocida «%s»Desconoce código operacional `%.*s'.Código operativo desconocido «%s»Desconoce código operacional «%s».Código operacional desconocido: «%s»Operador desconocidoRegistro de procesador desconocido (32 bit) : '%d'Registro de procesador desconocido: '%d'Opción ‘psr’ desconocida «%s»Registros modo relativo par - indizado desconocido: '%d'Par de registro desconocido: '%d'Registro desconocido: '%d'Reubicación desconocida en md_apply_fix: %sSe encontró una reubicación desconocida en md_apply_fix.Operando de reubicación desconocido: !%sOperando de reubicación desconocido: @%sTipo de segmento desconocidoTamaño desconocido de registros de coma flotantePseudo registro temporal desconocidoTipo desconocidoTipo de desconocido %c
Tipo direccional literal desconocida/incompatibleReubicación high sin coincidenciaReubicación high/shigh sin coincidenciaNo reconocida la opción: -hiddenNo reconocido el argumento de .LEVEL
No reconoció directiva .option: %s
No reconocido argumento .typeNo reconocido el código de condición «%s»No reconocido el especificador de dependencia %d
No reconocido el tipo de campo '%c'No reconocida la compostura (0x%08lx)No reconocido el formato direccional indirecta «%s»No reconocida la instrucción «%s»No reconocido el formato de código operacional: «%s»No reconocido el código operacional: %s.No reconocido el código operacional: «%s»No reconocida la lista de operandos «%s» para la instrucción «%s»Operando no reconocido %s.No reconocida la opción '-x%s'No reconoce opción seguida de -KNo reconoce o no admite constante de coma flotanteNo reconocida la instrucción paralela «%s»No reconocida la instrucción paralela «%s»No reconocida la combinación de instrucciones paralelas "%s || %s"No reconocido el tipo de relación de predicadoNo reconocida sección «%s»No reconocido el bit estatal «%s»No reconocida la marca de struct/union «%s»No reconocida la función simbólica de sustituciónVersión no reconocida «%s»El valor inmediato sin signo %ld es demasiado grandeNo admitido número de reubicación RISC-V %dNo admitió emisión: «%s»No se admite el tamaño de compostura %dNo se admite la extensión de conjunto de instrucciones: %sOperación no soportado en reubicaciónNo se admite la generación de procesador %dNo se admite el tamaño de reubicación %dNo se admite el uso de %sNo se admite el uso de .gpwordNo se admite el uso de spCadena sin terminar tras una expresión absolutaLa directiva de desenredo no está seguida por una instrucción.Modo de empleo: %s [opción...] [ficheroasm...]
El uso de .def/.ref es obsoleto.  Utilice en su lugar .globalEl uso de PC aquí es IMPREDECIBLEEl uso de PC aquí es obsoletoEl uso de p0 no es válido en este contextoUtilización de r%u como registro origen es obsoleto cuando r%u es el registro destino.Use la directiva .mmregs para utilizar nombres de registro mapeados en memoria tales como «%s»Se utilizó $at sin ".set noat"Instrucción FPU utilizada requiere activación de extensión FPUSe usaron más registros rotantes que los 48 disponiblesSe usaron más registros rotantes que los 96 disponiblesSe usaron más registros rotantes que los %d declaradosUtilizando ENTRY en lugar de CODE en la directiva export para %sUtilizando una constante como el segundo operando de .prologue es obsoletoUtilizando estilo antiguo, %%hi(expr), por favor modifique al estilo PPC, expr@h.Utilizando estilo antiguo, %%lo(expr), por favor modifique al estilo PPC, expr@l.Utilizando registero (r1) tempSe usa register(r1) temporalOpciones de VAX:
-d LONGITUD		se descarta
-J			se descarta
-S			se descarta
-t FILE			se descarta
-T			se descarta
-V			se descarta
VFP como registros deben ser adyacentesSe esperaba un registro de precisión simple o doble VFPSe esperaba un registro de precisión simple VFPSe esperaba un registro de precisión simple o doble VFP, o cuádruple NeonVFP como registro esperadoSe esperaba un registro de precisión doble VFP/NeonError VIP_BEGIN:%sViolación de restricción de empaquetado VLIWSe utilizó empaquetado VLIW para -mno-packOpciones VMS:
-+			codifica (no trunca) nombres más largos que 64 caracteres
-H			muestra el símbolo nuevo tras truncado por dispersión
-replace/-noreplace	activa o desactiva la optimización de llamadas a procedimiento
Opciones de VMS:
-+			dispersa los nombres de codificación más largos que 31 caracteres
-1			manejo de `const' handling compatible con gcc 1.x
-H			muestra el símbolo nuevo tras truncado de dispersión
-h NUM			no dispersa nombres con mayúsculas y minúsculas mezcladas, y ajusta:
			0 = mayúsculas, 2 = minúsculas, 3 = preservar mayúsculas/minúsculas
-v"VERSION"		el código a ensamblar fue producido por el compilador "VERSION"
El valor %d no cabe en el campo de %d bit con signoEl valor %d no cabe en el campo de %d bit sin signoValor %ld no alineado por 2 para ramificación de 10-bit PC-relativa.Valor %ld no alineado por 2 para ramificación de 9-bit PC-relativa.Valor %ld demasiado largo para ramificación PC-relativa de 10-bit.Valora %ld demasiado grande para la ramificación de 8-bit relativa al PC.Valor %ld demasiado largo para ramificación PC-relativa de 9-bit.Valorar para ENTRY_FR debe estar en el límite 12..21
Valorar para ENTRY_GR debe estar en el límite 3..18
Valorar para ENTRY_SR debe ser 3
El valor para parámetro «%s» de macro «%s» fue ya especificadoEl valor no está en el límite de 16 bit: %ldEl valor no está en el límite de 16 bit con signo: %ldEl valor no está en el límite de 4 bit sin signo: %ldEl valor no está en el límite de 5 bit sin signo: %ldEl valor no está en el límite de 6 bit: %ldEl valor no está en el límite de 6 bit sin signo: %ldEl valor no está en el límite de 8 bit: %ldEl valor no está en el límite de 8 bit con signo: %ldValor fuera del límite de 16-bit.Valor externo de 3-bit de límite.Valor fuera de límite de 4-bit.Valor externo de 5-bit de límite.Valor truncado a 62 bitsSe accede a la variable usando un ancla de sólo lectura de datos small, pero no está en la sección de sólo lectura de datos smallSe accede a la variable usando un ancla de lectura escritura de datos smaill, pero no está en la sección de lectura escritura de datos smallInstrucción muy corta para la opción, p.e. no lo puede hacer en un NULLstrMemoria agotadaAviso: Aviso: condicional fuera de un bloque IT para Thumb.Aviso: registro duplicado (r%d) en la lista de registrosAviso: error interno: se olvida definir endndx de %sAviso: el límite de registros no está en orden ascendenteNo se permiten las escrituras al registro «%s».Desplazamiento equivocado %dNúmero equivocado de operandos de entradaNúmero equivocado de operandosNúmero equivocado de operandos de salidaNúmero equivocado de operandos por defecto, revise ns32k-opcodes.hRegistro equivocado en la lista de registros de coma flotanteRegistro equivocado en el modo indirecto de registro.Tamaño de registro puntero equivocado para la arquitectura.XScale como registro acumulado esperadoXtensa como opción absoluta literal no se admite; se descartalas etiquetas [0-9]H no se mezclan con pseudo-puntoslas etiquetas [0-9]H no pueden aparecer solas en una líneaíndice [PC] prohibido[]índice igual que ()+registro: impredecible[]índice igual que -()registro: impredecible[no-]generics es obsoleto; utilice en su lugar [no-]transform[no-]relax es obsoleto; utilice en su lugar [no-]transformel símbolo [tocv] no es un símbolo de tabla de contenido`%s %d' tras `%s %d' desde %s:%u«%s %d» pero no recorta abierto aún`%s%s' no se puede ser empleado para máscara de escriturano se permite `%s%s' con `%s%c'«%s» Combinación de registros-cuenta ilegal.«%s» Uso inválido de registro.«%s» Uso inválido de registros.«%s» y «%s» no pueden estar indefinidos en «%s» - «%s»«%s» no puede ser igualdad al símbolo común «%s»«%s» no puede ser indefinido en «%s» - «%s» {%s sección}«%s» no puede ser indefinido en «%s» {%s sección} - «%s»«%s» no puede ser versionado al símbolo común «%s»«%s» no puede ir en %s de la plantilla %s«%s» no puede ser predicado`%s' no puede ser empleado aquí«%s» no puede ser utilizado con «%s»«%s» no cabe en la plantilla %s«%s» no cabe en el grupo«%s» no apoyado con herencia NaN«%s» tiene un resultado indefinidoel símbolo «%s» ya es el alias de %s «%s»«%s» es obsoleta, emplee «%s»«%s» no es una expresión %s válida«%s» no es un calificador de parámetro válido para «%s» en la macro «%s»«%s» no se admite en modo de 64-bit«%s» no se admite en `%s%s'«%s» no se admite en «%s»«%s» no es válido aquí (se esperaba `%c%s%s%c')«%s» sólo se admite en modo de 64-bit«%s» debe ser el último en el grupo«%s» debe ser el último en el grupo de instrucciones«%s» operando %d debe utilizar `%ses' como segmento«%s» debe ser un operando para este .endpsímbolo «%s» sin una función precedente«%s» ya está definidaYa se usó «%s» como nombre de parámetro (o nombre local)«%s» no se definió dentro del procedimiento«%s» no se especificó con el .proc previonúmero serial `&' operador no está admitido`)' requerido`,' requerido`.abi 32' pero las opciones de la línea de mandatos no especifica la ABI de 32-bit`.abi 64' pero las opciones de la línea de mandatos no especifica la ABI de 64-bit`af' debe aparecer soloutilizó`fp=32' con un ABI de 64-bitutilizó `fp=32' con un MIPS R6 cpuutilizó `fp=64' con un ABI de 32-bitutilizó `fp=64' con un fpu de 32-bit`fp=xx' no puede ser utilizado con `singlefloat'se utilizó `gp=32' con un ABI de 64-bitse utilizó `gp=64' con un ABI de 32-bitse utilizó `gp=64' con un procesador de 32-bit`nooddspreg` no puede ser empleado con un ABI de 64-bitse debe establecer `noreorder' antes de `nomacro'un NOP quizá está requerido antes del EINTun número grande con subrayados no puede tener más de 8 dígitos hexadecimales en cualquier palabraun número grande con subrayados debe tener exactamente 4 wordsun registro de destino debe ser proporcionadoun %s diferente fue ya especificado, ahora es %sun registro no tiene direcciónuna reubicación en este operando implica un desbordamientono se admiten las secciones absolutasacumulador no un destino válidose usó addend con $DSBT_INDEXel desplazamiento direccional se debe alinear con half wordel desplazamiento direccional se debe alinear con wordla dirección prohibe #la dirección prohibe ()la dirección prohibe ()+la dirección prohibe -()la dirección prohibe @la dirección prohibe []la dirección prohibe un especificador de longitud de desubicaciónla dirección prohibe un registrodirección demasiado alta para distribuciones vectoriales jmp/jsrunidades direccionales debe ser uno de %sno se admite el modo de direccionamientoalias = %s
alineamiento valorada no reconocida, empleando tamañola alineamiento no es un número positivola alineamiento no es una potencia de 2el alineamiento debe ser constantealineación negativa, 0 asimidoalineamiento negativo; asumido 0la alineamiento no es una potencia de 2rellenando alineamiento (%lu byte) no un múltiplo de %ldrellenando alineamiento (%lu bytes) no un múltiplo de %ldalineación demasiado grande, %d asumidoalineamiento es muy grande: %u asumidoalineamiento demasiado grande; se asume %dalineamiento demasiado grande; se asume %dalineamiento demasiado grande; se asume %ldno se admiten las alineaciones más grandes que %d bytes en las secciones .text.las instrucciones ya están ensambladascombinación de casillas ambigua - se descarta la directiva '.profiler'.tamaño de operando de memoria ambigua para `%s`tamaño de operando ambiguo para «%s»no se permite la extensión de arquitectura «%s» para la arquitectura base actualextensiones de arquitectura deben ser especificadas en orden alfabéticoarquitectura «%s» no reconocidala arquitectura saltó de «%s» a «%s» en «%s»las características de la arquitectura están activadas y desactivadas al mismo tiempola arquitectura del código operacional tiene conflictos con alguno de una(s) instrucción(es) anterior(es)arquitectura variante no válidaensambla código Thumbensamblar para big-endianensamblar para little-endianensambla 0x%08x, esperado %sno se estableció el estado de ensamblado para el primer fragmento en la sección %sasumiendo %s en símbolose asume que todos los miembros del grupo «%s» son COMDATsólo se permiten hasta %d operandos de desubicaciónsólo se permiten cuando mucho %d operandos inmediatosadjuntando encabezado de copyright %s: %sal adjuntar el encabezado de versión %s: %s¿se intentó hacer .org/.space hacia atrás? (%ld)¿se intentó hacer .space/.bes hacia atrás? (%ld)trata añadir un símbolo indirecto (indirect_symbol) a un reguardo o sección referenciado con un elemento de tamaño cero en %sintentó asignar datos en la sección absolutase intentó asignar datos en la sección comúnse intentó ramificar en un segmento diferentetrata rellenar sección absoluta con valor distinto de cerotrata rellenar sección «%s» con valor distinto de cerose intentó obtener el valor del símbolo sin resolver «%s»se intentó mover .org hacia atrásse intentó redefinir el símbolo «%s»trata recrear una entrada relajadase intentó redefinir «%s» con una longitud diferenteintenta redefinir pseudo-operador «%s» descartadose intenta redefinir el símbolose intentó redefinir el alias con tipotrata almacenar flotante en sección absolutatrata almacenar un valor en la sección flotante «%s»trata almacenar cadena no vacía dentro de sección «%s»trata almacenar un valor distinto de cero en la sección «%s»se intentó almacenar un valor en la sección absolutase intentó usar una instrucción ARM en un procesador que sólo es Thumb -- «%s»referencia hacia atrás a la etiqueta desconocida "%d:"segmento .common %s equivocadodirectiva .fmask equivocadadirectiva .frame equivocadaformato de .longcall equivocadodirectiva .mask equivocadadirectiva .mask/.fmask equivocadadirectiva .nan equivocadaformato de .relax equivocadosegmento .reserve equivocado -- se esperaba el segmento BSSdirectiva .section equivocada: se quiere en la cadena a,e,v,w,x,M,S,G,Tdirectiva .section equivocada: se quiere a,l,w,x,M,S,G,T en la cadenadirectiva .section equivocada: se quiere a,o,s,w,x,M,S,G,T en la cadenadirectiva .section equivocada: se quiere a,s,w,x,M,S,G,T en la cadenadirectiva .section equivocada: se quiere a,v,w,x,M,S en la cadenadirectiva .section equivocada: se quiere a,w,x,M,S,G,T en la cadenaformato de .uses equivocadodirectiva .weakext equivocadainformación de depuración COFF equivocadaequivocación de especificador 'C%c' de campo RVC
alineamiento equivocadaalineamiento equivocada de %d bytes en el conjunto de literalesargumento equivocado para `%s_check' de directiva.argumento equivocado para la directiva syntax.argumentos equivocados para la instrucciónregistro base equivocado: debe ser r0se especificó una máscara de bit equivocada tras APSRllamada equivocada a MD_ATOF()llamada equivocada a md_atofoperando de salida pmuls mal combinadoid de coprocesador equivocadodefsym equivocado; el formato es --defsym nombre=valortipo elemental equivocado para instruccióncarácter escapado equivocadamente en la cadenaexpresión equivocadasintaxis de expresión equivocadaliteral de coma flotante equivocada: %sconstante de coma flotante equivocada: desbordamiento del exponenteconstante de coma flotante equivocada: código de error desconocido=%dformato equivocado para ifc ó ifncformato equivocado de OPT NEST=profundidadfragmento equivocado en %p: fix %ld dir %ld %ld 
unidad funcional equivocada para operando %u de '%.*s'valor inmediato equivocado para el desplazamiento de 8-bit (%ld)valor inmediato equivocado para el desplazamiento (%ld)instrucción equivocada «%s»formato de instrucción equivocadoequivocación de instrucción sintácticalongitud de lista equivocadalongitud de lista equivocada para la búsqueda de tablatipo de lista equivocado para la instruccióntamaño de literal equivocado
operando de memoria equivocado «%s»número equivocado de operandos para '%.*s'desplazamiento equivocado 0x%08lX (debe ser un número de 8-bit de words)desplazamiento equivocado 0x%08lX (debe ser alineado a word)desplazamiento equivocado 0x%08lX (sólo hay 12 bits disponibles para esta magnitud)desplazamiento equivocado 0x%08lX (sólo hay 8 bits disponibles para esta magnitud)código operacional u operandos equivocadosoperando %u equivocado de '%.*s'combinación de operandos equivocada para '%.*s'expresión absoluta equivocada o irreducibleexpresión absoluta equivocada o irreducible; se asume ceronúmero de co-procesador equivocado o ausententetipo reubicado equivocada o sin manipular: 0x%02xnúmero de rutina personality equivocadoequivocación de predicado «%s»límite equivocado en la lista de registrosexpresión de registro no válidaregistro equivocado para mrsregistro equivocado para operando %u de '%.*s'registro equivocado para el post-índiceregistro equivocado en []lista de registros equivocadalista de registros equivocada: %snombre de registro equivocado «%s»nombre de registro equivocado: %snúmero de registro equivocado: %sregistro o pareja de registros equivocados para operando %u de '%.*s'pareja de registros equivocada para operando %u de '%.*s'límite de registro equivocadoestado de relajación equivocadoexpresión de reubicación equivocadaexpresión de reubicación equivocada para «%s»tipo de compostura de reubicación inválido (%d)segmento equivocadotamaño equivocado %d en el especificador de tipotamaño equivocado %d en el especificador de anchura vectorialregistro de inicio equivocado: r0 y r15 inválidosconstante de cadena equivocadasufijo simbólico equivocadotipo equivocado para el registrotipo equivocado para el escalarequivocación de tipo en instrucción Neonvalor (%s) equivocado para %stipo alineamiento vectorial equivocadoespecificador psr equivocado/ausententedirectiva .dim mal formadase descarta la directiva .dim formada equivocadamentedirectiva .size mal formadase descarta la directiva .weak formada equivocadamenteexpresión equivocadamente formada cercana a %sbase y destino deben ser desde la misma unidadse esperaba un registro basese especificó el registro base pero es ceroregistro base escrito atrás, y cubre uno de registros transferencialesregistro base se escribió hacia atrás, y sobrescribe el segundo registro transferencialunidad base debe ser o A0 o A1unidad base debe ser una de %sobjetivo-bfd = %s
bfd_set_section_flags: %sno se admite el modo big endianbignum inválidobignum inválido; se asume ceronúmero grande truncado a %d bytesnúmero grande truncado a %d byteel campo de bits se extiende más allá del final del registroblx a «%s» cambió una función estatal ISA de ARM a blblx a la función Thumb «%s» cambió del estado ISA Thumb a blambas insns para !gpdisp!%ld deben estar en la misma sección¡Registro br_gr antes del registro de región!¡Registro br_mem antes del registro de región!bra o bsr con símbolo indefinido.rama %s siempre es verdaderoramificación de límite direccional desborda (0x%lx)branch debe ser la última instrucción en el bloque ITramificación de desplazamiento%d fuera de rangoramificación de desplazamiento%d fuera de límite %d a %dramificación desplazada fuera de límite
operando de ramificación tiene un desplazamiento impar (%lx)
ramificación fuera de límitepredicción de ramificación no válida en este código operacionalrelajación de ramificación fallada
relajación de ramificación no está admitida en «%s»la frecuencia de ramificación de objetivo debe ser mayor a 0ramificación destino no alineado con palabraramificación a un símbolo dentro de otro modo ISAramificación a una dirección mal alineada (0x%lx)la ramificación o salto al final de un ciclo puede activar errores de hardwarebreak externo al bucle estructuradoemisión es necesaria para operando de tal tipoemisión no en operando de memoria origenensamblador descompuesto, no trata ensamblarloconteo byte constante %ld está fuera del rango [1..%d]desplazamiento byte fuera de límitebyte o media palabra no válido para registro basellama dirección destino 0x%08x fuera del límite 0x%08x a 0x%08xse llama a md_convert_frag
llamada a md_convert_frag 
se llama a md_estimate_size_before_relax
llamada a md_estimate_size_before_relax 
llamada a tc_aout_fix_to_chars 
no se puede hacer la reubicación relativa a pc de %d bytesno se puede hacer la reubicación de %d bytesno se puede resolver la expresiónsolamente se pueden cargar dos registros consecutivossolamente se pueden almacenar dos registros consecutivossolamente se pueden transferir dos registros consecutivosno se puede []indizar un registro, porque no tiene direcciónno se puede modificar el índice para operandono se puede cerrar %s: %sno se puede cerrar «%s»no se puede crear %s: %sno se puede crear un grupo: %sno puede crear reubicaciónno se puede crear la sección %sno se puede codificar el registro '%s%s' en una instrucción que requiere el prefijo REX.no se pueden extender el fragmentono puede extender %lu carácter fragmentadono puede extender %lu caracteres fragmentadosno se puede rellenar %ld byte en sección %s de %s: '%s'no se puede rellenar %ld bytes en sección %s de %s: '%s'no se puede encontrar la compostura señalada por .usesno se puede encontrar el código operacionalno se puede encontrar el código operacional no se puede encontrar el código operacional previo no se puede manipular la expresiónno se puede manipular la generación de literales/etiquetas aúnno se puede manipular un segmento no absoluto en «%s»no se puede manipular un OP TYPE sin definirno puede dispersar %s: %sno se puede tener una reubicación para ipushno se puede hacer global el símbolo de registro «%s»no se pueden mezclar argumentos posicionales y palabras claveno se puede entremezclar reubicación modificado con desplazamiento explícitono se puede abrir %s para lectura: %sno se puede abrir %s: %sno se puede abrir «%s» para escriturano se puede abrir un bfd en la salida estándar %sno se puede abrir el fichero de biblioteca de macro «%s» para lectura: %sno se puede predecrementarno se puede leer de %s: %sno se puede redefinir el índice de un alias escalarno se redefinir el tipo de un alias de registrono se puede redefinir el tipo para operandono puede representar tipo %s reubicableno se puede resolver «%s» {sección %s} - «%s» {sección %s}no se puede resolver el valor para el símbolo «%s»no se pueden establecer las casillas para la sección %sno se puede iniciar la escritura de la sección .mdebug: %sno se puede utilizar el formato COBR con una etiqueta externano se puede usar un registro Neon cuádruple aquíno se puede usar R0 aquíno se puede usar la alineamiento con esta instrucciónno se puede usar la parte alta del registro en operando %dno se puede utilizar el registro '%s%s' como operando %d en «%s».no se puede escribir %ld byte a sección %s de %s: «%s»no se puede escribir %ld bytes a sección %s de %s: «%s»no se puede ensamblar instrucción DSP, opción DSP no establecida: %sno puede ensamblar la instrucción FPS, opción FPS no definida: %sno se puede ensamblar en un fragmento literalno se puede predecrementar y postincrementarno se puede ramificar a una dirección imparno se puede combinar index con optionno se puede combinar pre y post-indizadono se puede convertir el símbolo de expresión %s a una reubicación complejano puede crear datos reubicantes de 64-bitno se puede crear el número de coma flotanteno se puede decodificar el formato de instrucciónno se puede definir el símbolo «%s» en la sección absolutano se puede determinar el tamaño de la instrucción Thumb. Use en su lugar .inst.n/.inst.wno se puede hacer la reubicación %s de %u bytesno se puede hacer la reubicación relativa a pc de %u bytesno puede hacer reubicación %u-bytesno se puede emitir la reubicación %s relativa al PC%s%sno se puede emitir la reubicación %s contra el símbolo subsy %sno se puede codificar el código operacional «%s»no se puede codificar el código operacional «%s» en el formato dado «%s»no puede encontrar lanzador útilincapaz de generar el tipo reubicado para el símbolo %s, código %sno se puede honrar el sufijo de anchura -- «%s»no se puede hacer un salto relativo a una ubicación absolutano se puede enmascarar la instrucción sin una unidad funcionalno se puede invalidar tipo de sección rellenado a cero para `%s,%s'no se pueden empaquetar %s y %s juntosno se pueden empaquetar %s y %s juntos con una insn de 16-bitno se puede empaquetar %s en la ranura P1no se puede empaquetar %s con una insn de 16-bitno puede representar reubicación %s en fichero objetono se puede representar la reubicación %s en este formato de fichero objetono se puede representar la reubicación %s en este fichero objeto format1no se puede representar la reubicación «%s» en el fichero objetono se puede representar el tipo reubicado %sno se puede representar el tipo reubicado %s en modo x32no se puede resolver el parámetro @slotcountno se puede establecer literal_prefix dentro de un fragmento literalno puede utilizar `%s' dentro de esta secciónno se puede utilizar una dirección indirecta con el PCno se puede utilizar registro %s parcial para direccionamientono se puede usar post-indizado con el direccionamiento relativo al PCno se puede usar post-indizado con esta instrucciónno se puede usar el índice de registro con direccionamiento relativo al PCno se puede utilizar registro indizado con esta instrucciónno se puede usar retroescritura con el direccionamiento relativo al PCno se puede usar retroescritura con esta instruccióncanónico = %s
la constante de carácter es demasiado grandeel carácter a continuación del nombre no es '#'cmpu no admite el código de condición %sdesplazamiento de coprocesador fuera de límitese esperaba un registro de co-procesadorel código es conforme a ATPCSel código utiliza un contador de programa de 26-bitel código utiliza un contador de programa de 32-bitcoma esperaba entre operandosse esperaba una comaausentea coma en .xstabsla alineamiento común no es una potencia de 2comparaciones deben ser con registros o #0código %s condicional con valor (%d) es demasiado grandecódigo de condición inválido para jrcódigo condicional registrado debería ser 0 o 4 para %s, era %dcódigo condicional registrado debería ser par para %s, era %dla condición no está seguida por una insn condicionalizablese requiere una condiciónla condición sa no se puede usar aquíla ramificación condicional o operando de insn jal se refiere a R%ld de la insn aritmética o lógica previa.ramificación condicional fuera de límitedestino condicional ramificado no alineado con palabralos infijos condicionales son obsoletos en la sintaxis unificadala instrucción condicional no puede utilizar marca Bla instrucción condicional no puede utilizar marca Ginstrucción condicional no puede utilizar marca Rextensión ISA en conflicto de atributos.expresiones de reubicación confusasconfusión en los parámetros formalesconstante no cabe en 4 bitsse esperaba una expresión constantese esperaba una expresión constante o una lista de registrosse requiere una expresión constanterequerida expresión constante.encontrado generador de registro destino constante en %sgenerador constante de registro destino encontrado en %sdesplazamiento constante requeridoconstante fuera del límite de 8-bit: %dcantidad de desplazamiento constante requeridala constante es demasiado grande para caber en la instrucciónse requiere un valor constanteel registro de control «%s» no se admite en esta arquitecturase esperaba un registro de control, pero se vio '%.6s'convert_frag
las longitudes de las insns core y copro deben ser en total 32 bit.las longitudes de las insns core y copro deben ser en total 64 bit.registro %s core con valor (%d) es demasiado grandeno se puede ensamblar: %sno se puede construir la transición para %s => %sno se puede decodificar INSN_PATTERN «%s»no se puede decodificar INSN_REPL «%s»no pudo interpretar definición de plantillano se pueden establecer la arquitectura y la máquinano se puede omiter a %ld en el fichero «%s»no se pueden actualizar la arquitectura y la máquinano se puede escribir la sección .mdebug: %sno se puede encontrar un formato de instrucción válidono pudo encontrar reubicación a usarcpu «%s» no reconocidatipo-cpu = %s
cr%ld es un registro de control reservadose utilizó una reubicación ctoff() en una instrucción que no la admiteregistros d0/d1ubicación de MULS/MULU peligrosa; déles una alineamiento superior`__gcc_isr colgado %d'colgado `__gcc_isr'dependencia de datos: %s %s -- %s %s (%d/%d burbujea)datos en sección ejecutableelemento de datos con una alineamiento más grande que la ubicaciónregistro de transferencia de datos no puede ser mitad de palabradest y source1 deben ser el mismo registrodest debe sobreescribir un registro fuentedestinoel destino para add/substract sólo puede ser R2 o R3el destino para multiply sólo puede ser R0 o R1operando de destino debe ser un registro de 16 bitoperando de destino debe ser una dirección absoluta de 16bitoperando de destino debe ser un registro de 8 bitel registro de destino es el mismo para insns paralelasel registro de destino se modificó por la dirección de desplazamiento-post-modificadaregistro destino debe ser palabra completadestino debe ser registro r1registro destino es el mismo que la base de retroescrituraregistro destino deberían ser numerados paresunidad destino debe ser RDse detectó el uso de un registro global que no está cubierto por el pseudo-operador .registersólo se admite la diferencia de dos símbolos con .long .short o .bytela directiva %s no se puede negarse encontró una directiva .big cuando se requirió una opción -bigse encontró una directiva .little cuando se requirió una opción -littleno se admite una directiva LOC desde dentro de una pareja BSPEC/ESPECla directiva LOCAL debe estar colocada en el código o en los datoslas directivas no son válidas dentro de una agrupacióndiscriminador menor que cerodesubicación demasiado grandeel desplazamiento debe ser un número de 8-bit sin signola desubicación desborda el campo de 12-bitla desubicación desborda el campo de 8-bitdesplazamiento para símbolo %s definido sobredesborda el campo de 12-bitla desubicación del símbolo definido %s desborda el campo de 8-bitsla desubicación del símbolo indefinido %s desborda el campo de 12-bitdesplazamiento a símbolo %s indefinido sobredesborda campo de 8-bit desubicación muy grande (%d)desubicación demasiado grande para esta arquitectura; necesita 68020 o superiordiv / mul son instrucciones reservadasdivisión entre cerodivisión por cerodivisión por cero al establecer «%s»dla utilizado para cargar registros de 32-bit; recomienda usar la en su lugarno sacar mensajes de error detalladosno avisa del uso de una opción obsoletano coincide begin %s%s en %s:%dno use la sintaxis Rn-Rm sin un estribo que no sea unidadsoltando registro %d dentro de sección %s no coincide utilizando registro %dsoltando el registro %d dentro de la sección %s previamente utilizada dentro de la sección %sel valor de desplazamiento inmediato dsp no es constante!tlsgd!%ld duplicadoduplica !tlsldm!%ldduplica ".else"directiva .fnstart duplicadadirectiva .handlerdata duplicadadirectiva .personality duplicadadirectiva .personalityindex duplicadaduplica operador descartado de etiquetado de datosinstrucción duplicada %smacro duplicado %sduplicado «%s»especificador de bit psr duplicadolos elementos deben ser menores que la región de reversaelse sin if coincidenteemit_one_bundle: operador dinámico inesperadocampo de etiqueta vacío para ISnombre simbólico vacío en .def; se descartalistado de registro vectorial vacíolas emulaciones no se manejan en esta configuraciónfinal de fichero tras una comilla de un carácter; se insertó \0final de fichero en el comentariofinal de fichero en comentario; línea nueva insertadafinal de fichero en carácter de escapefinal de fichero en comentario multilíneasfinal de fichero dentro de cadena; '%c' insertadofinal de fichero dentro de un condicionalfinal de fichero no está al final de una línea: se insertó línea nuevafin de macro dentro de un condicionalfinal de listado de registro vectorial no encontradoerror de final de líneaendf sin forendi sin if coincidenteel registro final debe ser r15endw sin whileno se especificó el tamaño de entidad para SHF_MERGEinstrucción entry con decremento de pila < 16error al construir la distribución de pseudo-operadores %s: %serror al decodificar la lista de elementos/estructuraerror al establecer las casillas para «%s»: %serror al establecer marcas para ".sbss": %serror: directiva #foo() sin apoyo para directiva utilizada en símbolotamaño estimado
se llamó a estimate_size_before_relaxrequerido número de registro parrequerido registro parexceso de operandos para %sexceso de operandos: «%s»se esperaba #constantesperaba #n como primer argumento de %sse esperaba %cesperaba ',' tras nombre de secciónesperado ',' tras nombre simbólicoesperado ',' tras tamaño simbólicoesperaba ']', no %c dentro de %sse esperaba , <constante>se esperaba .L, .W ó .B para el registro en modo de direccionamiento indizadose esperaban 0 operandos para la etiqueta generadase esperaba 0 ó 1se esperaba un operando <Rm> o <Dm> o <Qm>se esperaba <nn>se esperaba <desplazamiento>, <códigoop>se esperaba <reg>, <reg>se esperaba <etiq> , <valor>se esperaba @(exp, reg16)se esperaba el registro EPse esperaba que «%s» ya estuviera definido para .vtable_inheritesperaba una nombre %s seguido por una `,'se esperaba una expresión direccionalse esperaba alineamiento tras tamañose esperaba un paréntesis que cierrase esperaba una comase esperaba una coma tras «%s»esperaba coma después del nombre de instrucciónesperaba coma tras operación de código mayoresperaba una coma tras el nombrese esperaba una coma tras nombre «%s»coma esperada tras nombre «%s» en directiva .localentryse esperaba una coma tras nombre «%s» en la directiva .sizese esperaba una coma tras nombre en .symverse esperaba una coma tras nombre en .vtable_entryse esperaba una coma tras nombre en .vtable_inheritesperaba coma tras modo registroesperaba coma tras número del registrose esperaba una coma tras nombre del símboloesperaba una coma tras el nombre-símbolo: el resto de la línea descartado.se esperaba coma o punto y coma tras nombre del símbolo: se descarta el resto de la líneaesperaba separador de comaesperaba una expresión constante como primer argumento de %sexpresión constante esperada, obtuvo %sconstante esperada dentro del límite 2..16esperaba un valor constante como argumento a RPTse esperaba una expresiónexpresión esperada, obtuvo %sausente el patrón de relleno esperadoesperaba primer argumento de %s para estar dentro del rango 1-4índice esperadose esperaba una constante numéricase esperaba un operando para la literal generadase esperaba una cadena entre comillasse esperaba un registroesperaba registro como segundo argumento de %sse esperaba una lista de registrosnombre registrado esperada o constante como primer argumento de %sse esperaba un número simplese esperaba un símbolose esperaba un nombre simbólicose esperaba un modo de direccionamiento válido para mova: "@(disp, ea.sz),ERn"se esperaba }esperando %c cerca de %sse esperaba )se esperaba ]se esperaba `)' tras factor de escala en «%s»se esperaba `,' ó `)' tras registro base en «%s»se esperaba `,' ó `)' tras registro índice en «%s»se espera un registro para operando %dse esperan operandos delimitados por comasse esperan operandos de registro delimitados por comasesperando registro de controlse espera ON u OFF tras .listse esperaba un registro índice o un factor de escala tras `,'; se obtuvo '%c'esperando rama instruccional indirecta tras «notrack»se espera el registro indirecto `($rA)'se espera el registro indirecto `($rX)'se espera una instrucción bloqueable tras `lock'se esperaba un mnemónico; se obtuvo nadaesperando cadena operacional de código en modo de pruebase esperaba un operando tras ','; se obtuvo nadase esperaba un operando antes de ','; se obtuvo nadase esperaba un prefijo; se obtuvo nadase espera un registrose esperaba un factor de escala de 1, 2, 4, u 8: se obtuvo «%s»esperando rama instruccional válida tras «bnd»esperando {expresión no cabe en BYTEexpresión no cabe en WORDerror de expresiónla expresión debe ser constantela expresión no es una constanteexpresión fuera de límite: se cambia por defecto a 0expresión fuera de límite: se cambia por defecto a 1error sintáctico en la expresiónexpresión demasiado complejainstrucción extendida en una rama de ranura de retardoinstrucción extendida en ranura de retardose solicitó un operando extendido pero se necesitadesplazamiento extendido no está permitidoextensión «%s» no reconocidaextensión no se aplica a la arquitectura basese descartan los argumentos extra de .LABEL.caracteres adicionales «%s» al final de expresión constante «%s»caracteres adicionales «%s» al final de expresión inmediata «%s»caracteres adicionales «%s» al final de operando «%s»caracteres adicionales «%s» al final de operando absoluto «%s»llave que cierra extrapunto y coma extracoma extrapunto adicionalllave que abre extrase descarta los elementos extra en la líneaextraños caracteres al final de tipo seccional numéricodesplazamiento extraño como parte de operando para la insn desplazamientofalló para %d
falló la prueba de sanidad de registro general.falló la prueba de sanidad regnum.falló la prueba de sanidadfalló la prueba de sanidad.falló la prueba de sensated: long_jumpfalló la prueba de sensated: short_jumpfalló prueba de sensatez de la insn case especialfallaba al ensamblar la instrucción: «%s»fallaba interpretar marcasfalló al leer la distribución de instrucciones %s
fallaba al establecer marcas para «%s»: %sfallado al obtener subsecciones por símbolosfalló al establecer la información de depuración: %s.file falso tras realla frecuencia de caída debe ser mayor a 0el campo fx_size es demasiado pequeño para contener %del tamaño del campo debe ser 16 cuando el valor es reubicablevalor del campo «%s» es demasiado complejo para un campo de bitsse trunca valor del campoanchura de campo «%s» es demasiado compleja para un campo de bitsanchura de campo %lu es muy grande para caber en %d byte: se truncó a %d bitsanchura de campo %lu es muy grande para caber en %d bytes: se truncó a %d bitsquintoel fichero terminó con un bloque IT abierto.no se encontró el fichero: %snúmero de fichero %ld ya asignadonúmero de fichero menor que unoel nombre de fichero sobrepasa el límite de una páginaprimeroel primer y segundo operandos deben ser el mismo registroel primer operando es número de coma flotanteel primer operando es demasiado grande para entero con signo de 16-bitel primer operando es demasiado grande para un desplazamiento de 24-bitel primer registro debe ser r4primer registro de transferencia debe ser parno se ‘movi’eron todas las composturas de %sse esperaba una opción para la instrucción {c}psrregistro flotante debería ser par, era %dlos argumentos de coma flotante están en los registros de coma flotanteconstante de coma flotante demasiado grandenúmero de coma flotante inválidonúmero de coma flotante inválido; se asume cerolos números de coma flotante no están implementadosrequerida expresión de coma flotanteformato = %s
los nombres de formato sólo son válidos dentro de agregadosse encontraron %d operando para «%s»:  Se esperaban %dse encontraron %d operandos para «%s»:  Se esperaban %dencontrado `%c', se esperaba: `%c'cuarto¡Registro fr_mem antes del registro de región!fr_var %lu < longitud %dfr_var (%ld) < longitud (%d)valor de varios bit fraccional fuera de límitese esperaba un registro de marco, se usa $%d.tamaño del marco especificado dos veces¡Registro frgr_mem antes del registro de región!la unidad funcional ya está enmascaradaunidad funcional ya está enmascarada para operando %u de '%.*s'la unidad funcional ya está en uso en este paquete de ejecuciónse descarta la basura tras la especificación del índicebasura al final de la líneabasura a continuación de la instruccióngenera código PICget_expanded_loop_offset: código operacional inválido¡Registro gr_gr antes del registro de región!¡Registro gr_mem antes del registro de región!no se especificó el tamaño de entidad para SHF_GROUPsección de grupo «%s» no tiene firma de grupohandlerdata en un marco cantunwindhard-float tiene conflictos con la unidad de coma flotante (fpu) especificadadivide por hardwareteniendo el registro base en la lista de registros al usar retroescritura se vuelve IMPREDECIBLEaquí está el "else" del condicional sin terminaraquí está el anterior ".else"aquí está el anterior ".if"aquí es el inicio del condicional sin terminarse utilizó una reubicación hi() en una instrucción que no la admitese utilizó una reubicación hi0() en una instrucción que no la admitese establecieron los bits altos en la expresión de lista de registrosno se puede usar la pista en la unidad Bla pista en la unidad B se puede tratar como nophint.b quizá es tratado como nopno se debe usar hint.bse esperaba un registro de control iWMMXtse esperaba un registro de datos o control iWMMXtse esperaba un registro de datos iWMMXtse esperaba un registro escalar iWMMXtia64.md_begin: no se puede dispersar «%s»: %sidentificador+constante@%s significa identificador@%s+constanteidentificador+constante@got significa identificador@got+constantesi el registro de retroescritura está en la lista, debe ser el registro más bajo en la listaignorando intento de redefinir símbolo «%s».se descarta el intento de redefinir el símbolo interno «%s»se ignora el intento de redefinir el símbolo %strata ignorando a registro interno indefinido «%s»se descarta el intento de usar .unreq en un nombre de registro interno fijo: «%s»se descarta la alineamiento equivocadase descartan los atributos seccional cambiados para %sse descarta el tamaño de entidad seccional cambiado para %sse descarta el tipo seccional cambiado para %sse descarta el delimitador '-rename-section' adicional ':'ignorando valor relleno dentro de sección absolutaignorando valor rellenado dentro de sección «%s»se descarta el tipo seccional incorrecto para %sse descarta la especificación '-rename-section' no válida: '%s'se descarta la salida de macro fuera de una definición de macro.se descartan los operandos: %s se descarta la redefinición del alias de registro «%s»ignorando tipo no reconocido .endian «%s»iif convierte a pcrel/binario internoiif convierte a pcrel/puntero internoreubicación de tamaño %s ilegal: %ddirectiva .stab%c ilegal, carácter equivocadoexpresión .stabx ilegal; se asume cerodoble indirección ilegalexpresión ilegaloperando de registro inmediato ilegal %sreferencia indirecta ilegalliteral ilegalcódigo operacional %s ilegal para el mcu %soperando ilegaloperando ilegal - se encontró un nombre de registro donde no se esperaba ningunooperandos ilegaleslímite ilegal de versiones de hardware objetivoregistro ilegal tras @registro ilegal tras @-se incluyó un registro alegal en la listanúmero de registro ilegalse incluyó un recurso ilegal en el agregadoutilización ilegal de registro de controlutilización ilegal de uso de registro de coprocesadorimm3imm5 debe ser >= 2el inmediato 0 no se puede usar aquíse esperaba un inmediato 1 o 2inmediato no puede ser trasadado por una instrucción simpleexpresión inmediata requiere un # prefijadoel inmediato tiene bits definidos fuera del tamaño de operandoinmediato no es una potencia de dosel inmediato debe ser 1 o 2el desplazamiento inmediato no está alineado a 2 bytesel desplazamiento inmediato no está alineado a 4 bytesel desplazamiento inmediato está fuera de límiteoperando inmediato ilegal con salto absolutooperando inmediato no coincideoperando inmediato es demasiado grandeoperando inmediato requeridooperando inmediato requiere iWMMXt2la suma de los operandos inmediatos es mayor a 32inmediato fuera de límiteinmediato fuera de límite para insertinmediato fuera de límite para la operación de estrechamientoinmediato fuera de límite para desplazamientovalor inmediatovalor %d inmediato fuera de límite %d a %dvalor inmediato %llu fuera de límite desde %u hasta %luvalor inmediato %u fuera de límite desde %u hasta %uvalor inmediato 0x%x truncado a 0x%xel valor inmediato está fuera de límitevalor inmediato fuera de límitevalor inmediato fuera de límite valor inmediato fuera de límite, se esperaba el límite [0, 16]valor inmediato fuera de límite, se esperaba el límite [1, 32]esperado cero inmediaronúmero impropio de operandos.  Esperando %d, obtuvo %dargumentos inapropiados para código operacional «%s»argumentos inapropiados para el código operacional «%s»opción incompatible %i en la directriz de líneatipos inconsistentes en la instrucción Neonutilizaciones inconsistentes de .cfi_sectionscondición incorrecta en el bloque ITformato incorrecto para la instrucción paralela multiplynúmero de operandos dados incorrecto en la primera instrucciónnúmero de operandos dados incorrecto en la segunda instrucciónregistro incorrecto `%s%s' utilizado con `%c' como sufijoregistro incorrecto en la lista de registrosnúmero de registro incorrecto, se descartaregistros indizados y destino deberían ser distintosíndice no permitido dentro de listado de registrodesplazamiento indizado fuera de límiteregistro índice sobrescribe el registro de transferenciase especificó el registro índice pero es cerovalor indizado demasiado grande para %sesperado registro vectorial indizado%s indirecto sin `*'falló la inserción de «%s» en la distribución de dispersión de alias %s: %sfalló la inserción de «%s» en la distribución de dispersión de nombres %s: %sse inserta «%s» en la distribución de de dispersión de cadenas: %sfalló la inserción de «%s» en la distribución simbólicos: %sse inserta «%s» en la distribución de de dispersión de marcas: %sinsertando un NOP antes de EINTlas insns no se pueden combinar con insns de procesamiento paralelolas insns no se pueden combinar con las que no son nopxlas insns no se pueden combinar con las que no son nopyla insn no se pueden combinar con pmulsla instrucción %s no puede estar a continuación de otra instrucción E/S.la instrucción %s no puede estar a continuación de otra instrucción de acceso a memoria.instrucción %s requiere de %d operandoinstrucción %s requiere de %d operandosinstrucción %s requiere MSP430X mcuinstrucción %s requiere activar extensión AUDIOinstrucción %s requiere activar extensiones DIV & DX_REGSinstrucción %s requiere activación de extensión DX_REGSinstrucción %s requiere una extensión FPUinstrucción %s requiere activar extensión FPU_DPinstrucción %s requiere activación de extensión FPU_MACinstrucción %s requiere activar extensión FPU_PSinstrucción %s requiere activación de extensión STRINGinstrucción %s requiere activando extensión rendimientoinstrucción %s requiere activar extensión rendimiento IIinstrucción %s.a no existeinstrucción %s: resultado es siempre falsoinstrucción %s: resultado es siempre verdaderoinstrucción '%.*s' no puede ser predicadola instrucción «%s» no se puede ejecutar en paralelo.la instrucción «%s» sólo es para el M32R2la instrucción «%s» sólo es para el M32RXinstrucción «%s» tras «xacquire» no permitidoinstrucción «%s» no admitido en modo 16-bit.la instrucción direccional no es un múltiplo de 16la instrucción direccional no es un múltiplo de 2la instrucción direccional no es un múltiplo de 4la instrucción direccional no es un múltiplo de 8la instrucción no puede ser condicionalinstrucción no puede operar pares de valoresinstrucción no acepta el direccionamiento preindizadoinstrucción no acepta el índice de registro escaladola instrucción no acepta este modo de direccionamientoinstrucción no acepta el direccionamiento sin indizarla instrucción no permite un índice desplazadoinstrucción no admite el direccionamiento sin indizarinstrucción no admite retroescriturala instrucción no toma un tipo de bloquerelleno de instrucción no disponible en esta arquitectura.instrucción accede implícitamente a R31 de carga anterior.la instrucción es siempre incondicionalinstrucción mnemónica demasiado larga: %sno se permite la instrucción en el bloque ITla instrucción no se admite en modo Thumb16instrucción requiere etiquetala instrucción requiere una etiqueta o valor en el límite -511:512la instrucción requiere una etiqueta sin '$'la instrucción requiere un índice de registrola secuencia de instrucción (write a0, branch, retw) puede activar errores de hardwarelas instrucciones escriben al mismo registro de destino.esperado registro 32-bit enteroesperado registro 64-bit enterooperando entero fuera de límiteesperado registro entero o PSesperado registro entero o ceroesperado registro enteroregistro entero esperado dentro del registro operando extendido/desplazadoesperado entero, cero o registro PSconfusión interna: reubicación en una sección sin contenidoerror interno en interpretación argumentalerror interno: valor CFA equivocado nº%derror interno: tipo de argumento equivocado %cerror interno: equivocación del ID propietaria de fichero %derror interno: código op microMIPS equivocado (longitud eincorrecta: %u): %s %serror interno: equivocación de código operativo microMIPS (código operacional/longitud incoherente): %s %serror interno: reubicación equivocada nº%derror inteno: sección base indizado fuera de límiteerror interno: descripción de código operacional defectuoso para `%s %s'
error interno: no se puede exportar el tipo reubicado %d («%s»)error interno: no se puede dispersar «%s»: %serror interno: no se puede dispersar «%s»: %s
error interno: no se puede dispersar registro aux «%s»: %serror interno: no se puede dispersar la macro «%s»: %serror interno: no se puede dispersar el código operacional «%s»: %serror interno: no se puede dispersar el código operacional «%s»: %serror interno: no se puede instalar la compostura para el tipo reubicado %d («%s»)error interno: fallado al asignar %d punteros simbólicos directoserror interno: la compostura no está contenida en un fragmentoerror interno: macro inválidoerror interno: fallaron los operandos lookup/geterror interno: se pierde el código operacional: «%s» «%s»
error interno: más símbolos indirectos mach-o que los esperadoserror interno: reubicación %d («%s»)  no admitidó por formato del fichero objetoerror interno: formato enana2 desconocidoerror interno: estado marcado ‘nop’ desconocidoerror interno: nombre desconocido opcional '%s'error interno; incapaz de generar «%s» reubicadoerror interno? incapaz de generar «%s» reubicado¿Error interno? incapaz de generar la reubicación «%s» (%d, %d)falla interna en parse_register_listinconsistencia interna en %s: bdap.w sin algún símboloinconsistencia interna en %s: bdapq no es un símboloproblema de inconsistencia interna en %s: %lxproblema de inconsistencia interna en %s: ext. insn %04lxproblema de inconsistencia interna en %s: fr_subtype %dproblema de inconsistencia interna en %s: fr_symbol %lxproblema de inconsistencia interna en %s: insn %04lxproblema de inconsistencia interna en %s: símbolo resueltoproblema de inconsistencia interna: se llamó %s por %d bytesreubicación interna (tipo: IMMEDIATE) no compuestainterno: BFD_RELOC_MMIX_BASE_PLUS_OFFSET no resuelve a la seccióninterno: la expresión GREG no resuelve a la seccióninterno: código operacional RISC-V  equivocado (varios bit 0x%lx indefinidos): %s %sinterno: código operacional RISC-V equivocado (error de máscara): %s %sinterno: código operacional RISC-V equivocado (tipo desconocido de operando `%c'): %s %sinterno: código operacional RISC-V equivocado (tipo de operando `C%c' desconocido): %s %sinterno: código operacional mips equivocado (varios bit 0x%08lx definidos): %s %sinterno: código operacional mips equivocado (bits 0x%08lx definidos doble ): %s %sinterno: código operacional mips equivocado (varios bit 0x%08lx definidos): %s %sinterno: código operacional mips equivocado (error de máscara): %s %sinterno: no se puede dispersar «%s»: %sinterno: hay un mmix_prefix_name pero es un prefijo vacíointerno: tipo de relajación inesperado %d:%dinterno: etiqueta %s sin manipularinterno: tipo operando desconocido: %s %sreubicación_interna (tipo OFFSET_IMM) no compuestael vector de interrupción para la instrucción trap está fuera de límiteopción %s no válida para %s cpuopción -march= no válida: «%s»opción -mavxscalar= no válida: «%s»opción -mevexlig= inválido: «%s»invalida opción -mevexrcig=: «%s»opción -mevexwig= no válida: «%s»opción -mfence-as-lock-add= no válida: «%s»opción -mmnemonic= no válida: «%s»opción -momit-lock-prefix= no válida: «%s»opción  -moperand-check= no válida: «%s»opción no válida  -mrelax-relocations=: «%s»opción -msse-check= no válida: «%s»opción -msyntax= no válida: «%s»opción -mtune= no válida: «%s»arquitectura <arq> en --march=<arq> no válida: %svalor de @slotcount inválidoexpresión BSPEC no válidaexpresión inmediata FPA no válidaregistro Hi inválido con el inmediatoexpresión LOC no válidainvalida opciones NaN -mnan=%soperando relativo al PC inválidoreferencia PIC no válidadirección VSIB no válidainvalida WakeOnStatus %ldinvalida Dirección XFR WideBus %ldinterruptor abi -mabi=%s inválidoinvalida registro acumuladordirección no válidamodo de direccionamiento inválidoextensión de arquitectura no válidaarquitectura %s no válidaarquitectura no válida -A%sarquitectura -xarch=%s no válidaarquitectura -z%s no válidaopción de arquitectura -m%s no válida, se descartaargumento «%s» inválido para -fdebug-prefix-mapintento inválido de declarar un nombre de versión externo como valor por defecto en el símbolo «%s»argumento inválido auto-litpool-limitargumento inválido auto-litpool-limit (límite es 100-10000)tipo de barrera equivocadoregistro base inválido para el desplazamiento del registrooperando de ramificación inválidodesplazamiento de ramificación byte inválidonompre operacional caché inválidocarácter inválido %s al inicio de operando %d «%s»caracter inválido %s antes de operando %dcarácter inválido %s en el mnemónicocarácter inválido %s en operando %dcaracteres inválidos en la entradaoperando co-procesador inválidocondición no válidacódigo condicional inválido «%s»nombre de código de condición inválidola opción de configuración «%s» es no válida en la regla de transición «%s»constante no válidaconstante no válida (%lx) tras la composturadesplazamiento distribuido contante inválido %ldconstante no válida: la expresión de %d bit no está en el límite %d..%dconstante no válida: la expresión de %d bit no está en el límite %u..%uconstante no válida: %d no es un entero alineado a wordconstante no válida: la expresión de 10 bit no está en el límite [-2^9, 2^9-1]invalida constante: expresión de 20 bit no dentro del límite -2^19..2^19-1constante no válida: la expresión de 25 bit no está en el límite [-16777216, 16777215]constante no válida: la expresión de 32 bit no está en el límite [-0x80000000, 0x7fffffff]constante no válida: la expresión de 32 bit no está en el límite [0, 0xffffffff]constante no válida: la expresión de 32 bit no está alineada a wordconstante no válida: la expresión de bit no está definidanombre de registro de control inválidotamaño de desubicación por defecto «%s» inválido. Se cambia a %d por defecto.operando de memoria destino no válidainvalida registro destinoinvalida destino del listado de registroinvalida unidad destinoselector de elemento inválidono válida tamaño de elemento %d y combinación de tamaño vectorial %cciclo vacío inválidotipo de evaluación de expresión %d inválidoexpresión no válida para operando %i en «%s»expresión no válida en load/store múltiplesexpresión no válida en operandoexpresión no válida en la direcciónopción no válida «%s»par de registro de coma flotante inválido.  Los operandos de pares de registro fp válidos son 0, 1, 4, 5, 8, 9, 12 o 13.constante de coma flotante inválidoregistro cuarto inválidotamaño de marco inválidoexpresión hvc no válidaidentificador inválido para ".ifdef"inmediato inválidoposición de campo inmediato no válidainmediato inválido para el cálculo de la dirección (valor = 0x%08lX)inmediato inválido para el cálculo de la dirección de la pilatamaño inmediato inválidovalor inmediato inválidoinmediato inválido: %ld está fuera de límiteregistro índice inválidotamaño de índice inválido para coldfiretamaño de registro indirecto inválidoinstrucción «%s» no válida tras «%s»instrucción no válida para esta arquitectura; necesita instrucción shape no válidatamaño de instrucción seleccionado inválido (%d)invalida sufijo de instruccióninstrucción last no válida para un ciclo con adelanto cerolongitud especificada de campo no válidalongitud no válida para la directiva .scomminvalida listado de opción `%c'constante literal no válida: el conjunto necesita estar más cercainvalida ‘lrlive’ '%lu'máquina no válida «%s»modo no válido de máquina «%s»operando de memoria no válidotamaño de entidad de mezcla inválidomodo inválidoregistro direccional movx inválidoregistro dsp movx inválidoregistro direccional movy inválidoregistro dsp movy inválidosufijo neón inválido para la instrucción que no es neonnúmero inválidonúmero inválido de registros listados; %d registros están esperados en operando %d -- `%s'número inválido de registros listados; solo 1 registro está esperado al operando %d -- `%s'expresión de desplazamiento no válidadesplazamiento inválido, el objetivo no está alineado a word (0x%08lX)desplazamiento inválido, valor demasiado grande (0x%08lX)código operacional inválidocódigo operacional «%s» inválido en la regla de transición «%s»código operacional inválido, «%s».operando inválidooperando inválido (sección %s) para «%s»operando inválido (sección %s) para «%s» al establecer «%s»operando inválido en ldmoperando inválido en stmmodo de operando inválido para esta arquitectura; necesita 68020 o superioroperando inválido de ()+operando inválido de -()operando inválido de S^#se solicitó un tamaño de operando inválidosufijo de operando inválidooperando inválido para la directiva .code (%d) (se esperaba 16 o 32)operando inválido para el código operacional %s: «%s»operando inválido, no es un valor de 10-bit con signo: %doperando inválido, no es un valor de 11-bit con signo: %doperando inválido, no es un valor de 12-bit con signo: %doperando inválido, no es un valor de 13-bit con signo: %doperando inválido, no es un valor de 16-bit con signo: %doperando inválido, no es un valor de 16-bit sin signo: %doperando inválido, no es un valor de 5-bit sin signo: %doperando inválido, no es un valor de 6-bit con signo: %doperando inválido, no es un valor de 6-bit sin signo: %doperando inválido, no es un múltiplo de 32: %doperando inválido, no es un múltiplo de 4: %doperando inválido, no es un múltiplo de 8: %doperando inválido, no es un valor par: %doperando inválido: expresión en el objetivo PToperandos inválidosoperandos inválidos (secciones %s y %s) para «%s»operandos inválidos (secciones %s y %s) para «%s» al establecer «%s»operandos inválidos para op de unidades cruzadasoperandos inválidos para el código operacionaloperandos inválidos para %soperandos inválidos para el código operacional %s: «%s»codificación no válida o no admitida en .cfi_lsdacodificación no válida o no admitida en .cfi_personalitydirección relativa a pc no válidarendimiento registrado inválidonombre pre operacional inválidoprioridad no válida '%lu'pseudo operación no válidainvalida registro quickrot especificadoinvalida unidad quickrot especificadalímite inválido en listado de registro vectorialinvalida registroregistro inválido %sregistro «%s» inválido para «%s» como instrucciónexpresión de registro inválidoregistro para acceso de memoria inválidolista de registros no válidalista de registros no válida para la instrucción push/popmáscara de registro no válidanombre de registro inválidonúmero de registro inválido (%ld) para «%s»número de registro (%ld) inválido para instrucción «%s»número de registro inválido: %d no está en [r0--r7]invalida registro operandooperando registrado inválido Nº1operando registrado inválido Nº2operando registrado inválido Nº3operando registrado inválido Nº4operando registrado inválido: %slímite inválido registroregistro inválido de tipo %dregistro inválido: r15 ilegalresultado de fragmento de relajación inválidoexpresión de reubicación no válidareubicación no válidareubicación no válida %s para campoexpresión de reubicación no válidareubicación para instrucción '%s' no válidareubicación no válida para el camporeubicación no válida para la instrucciónreubicación no válida para operando %d de «%s»reubicación no válida para operando %i de «%s»reubicación no válida en la ranura de instrucción %irotación no válidamodo entorno inválidoregistrador escalar inválido en listafactor de escala inválidosegmento no válido «%s»desplazamiento inválidodesplazamiento inválido para el modo direccional de desplazamiento de registroinvalida operador desplazadovalor de desplazamiento inválido: %ldforma short no válida de operando inmediato de coma flotanteexpresión smc no válidaoperando de memoria origen inválidoinvalida registro fuenteinvalida listado registrador origeninvalida unidad origensufijo inválidosufijo inválido tras registro.expresión swi no válidainterruptor -m%s inválidooperando simbólico inválidosintaxis no válida para la directiva .dnsintaxis no válida para la directiva .qnsintaxis no válida .reg para directivasintaxis no válida .unreq para directivanombre de registro de sistema inválidoversión de hardware objetivo inválidotipo inválido para de conjunto de literalesvalor de operando no extendido inválidocódigo operacional de desenredo inválidoempleo no válido de "=immediate"uso inválid de la reubicación %sutilización no válido de  'MSL'utilización no válida de 'MUL'utilización no válida de desplazamiento registrado de 32-bitutilización no válida de desplazamiento registrado de 64-bituso inválido del operador «%s»utolización no válida de registro vectorialvalor inválido para el registro de propósito especialregistro vectorial inválido en listadonombre de registro vectorial no válidamarca de escritura no válida «%s»invalida mascarada a cero `%s'is_stmt valorado distinto de 0 o 1número isa menor que unoomisión no está a 3..10 bytes (es %d)omite objetivo fuera de límiteomite objetivo fuera de límite; trampolín encontrado no utilizableomite a un símbolo dentro de otro modo ISAomisión a una dirección mal alineada (0x%lx)«%s» basura tras la expresión«%s» basura tras registrobasura tras operando %u de '%.*s'basura al final de la línea; el primer carácter descartado es `%c'basura al final de la línea; el primer carácter descartado tiene valor 0x%xbasura al final de la línea: «%s»basura al final de la línea: «%s»basura al final de la línea de máquina; el primer carácter inreconocible es «%c»basura aparecida tras instrucción: %s.%sla debe utilizar con símbolo . «%s»la utilizada para cargar direcciones de 64-bit; recomienda usar en lugar dlaetiqueta "$%d" redefinidaetiqueta "%d$" redefinidala etiqueta %s no se definió en esta sección enanaetiqueta tras '||'etiqueta tras predicadola etiqueta no está al inicio del paquete de ejecuciónlas etiquetas no son válidas dentro de una agrupaciónausente la etiquetaausente la etiqueta  el último registro debe ser r7ldr al registro 15 debe ser alineado a 4-bytesldrd/strd requiere un par de registros par:imparoperando lib128 es un símbolo indefinido: %soperando izquierdo es un número grande; se asume el entero 0operando izquierdo es un número de coma flotante; se asume el entero 0no se necesita la longitudlongitud de .comm «%s» ya es %ld. No modificado a %ld.longitud de .lcomm «%s» ya es %ld. No modificado a %ld.etiqueta li rd no es relleno instruccional correctolínea %d: rep o repi debe incluir por lo menos 4 instruccioneslínea %d: no se puede colocar la dirección del símbolo «%s» en un bytelínea %d: no se puede colocar la dirección del símbolo «%s» en un quadlínea %d: no se puede colocar la dirección del símbolo «%s» en un shortlínea %d: no se puede colocar el valor %lx en un bytelínea %d: no se puede colocar el valor %lx en un shortlínea %d: tipo reubicado desconocida: 0x%xel número de línea (%d) para la directiva .stab%c no cabe en el campo de índice (20 bits)los números de línea deben ser positivos; número de línea %d rechazadaregistro enlazado debe estar dentro de un registro numerado bajoregistro enlazado unitario debe ser uno de %sfalló la inserción en el conjunto de literalesse requiere la ubicación del conjunto de literales para text-section-literals; especifique con .literal_positiondesbordamiento en el conjunto de literalesse referencía una literal a través de un límite seccionalmodos direccionados lk son inválidos para direccionamiento de distribuciones de registros en memoriapseudo instrucción lmi no debería emplear una etiqueta en el campo immse requiere el registro lose utilizó una reubicación lo() en una instrucción que no la admitese carga el mismo registro en la operación paralelala etiqueta local «%s» no está definidase requiere un salto largoun ciclo que contiene menos de tres instrucciones puede activar errores de hardwareconteo constante de bucle %ld está fuera del rango [1..%d]el final de un ciclo demasiado cerca a otro final de ciclo puede activar errores de hardwareel objetivo del ciclo no sigue la instrucción loop en la secciónciclo demasiado largo para la instrucción LOOPbucle: desplazamiento de 32-bit no compatiblese esperaba registro bajo (r0-r15), no '%.100s'16 bit por debajo de máscara descartadosexpresión lui no en el límite 0..1048575se seleccionaron características tanto de m68k como de cfmacro %s aún no implementadainstrucción macro expandida en un tamaño de instrucción equivocado dentro de una ranura de retraso de ramificación de 16-bitinstrucción macro expandida en un tamaño de instrucción equivocado dentro de una ranura de retraso de ramificación de 32-bitinstrucción macro expandida en instrucciones múltiplesinstrucción macro expandida en instrucciones múltiples en una ranura de retraso de ramificaciónla macro requiere el registro $at mientras noat está en efectola macro requiere $at mientras $at está en usomacro $at empleada tras ".set noat"macros anidadas con demasiada profundidadel código operacional major no está ordenado para %slista de registros malformada en push/popmáscara no sobre operando destinomascarada recorta bits del código operacional para %smáscara, índice, y registro de destino debe ser distintoregistros de máscaras, indizado, destino deberían ser distintoscoincidiendo operandos para código operacionalmd_apply_fix: r_type 0x%x desconocido
md_estimate_size_before_relax
destino de memoria requerido para instrucción `%s' tras `xrelease'código operacional menor no dentro del rango [0x00 - 0x3f]destinaciones ramificadas desalineadasdatos desalineadosdesplazamiento desalineadono hay coincidencia entre el tamaño del código operacional y el tamaño de operandono hay coincidencia entre el registro y el sufijo.eb sin coincidencialos tipos de elementos/estructura no coinciden en la listaparéntesis sin coincidencia.procend mal ubicadooperando PIC mal ubicadoausente '%c'ausente ')'ausente ']'ausente +.end ausente.end ausente al final del ensamblado.end ausente o .bend al final del ficheroausente .endp antes de .cfi_startprocausente .fnstart antes de directiva unwindingausente .funcausente .procausente =ausenten las casillas CPSnombre DSP ausente «%s»ausente [ausente ]ausente `)'ausente `)' tras los formales en la definición de macro «%s»ausente `.end'ausente `]'ausente `lock' con «%s»ausente `}'ausente `}' en «%s»ausentando nombre abi «%s»ausente la alineamientoindicio de alineamiento ausenteausente la extensión de la arquitecturaausente el nombre de arquitectura «%s»ausente el argumentoargumento ausente para %s_check de directivaausente el separador de argumentos ',' para .cpsetuptipo de bloque ausenteausente contador de rupturasllamada argumental ausentellamada de firma ausenteausente la claseausente la comilla que cierra; (se asume)ausente cierre «"»ausente de cierre `%c'ausentea llave que cierraausente paréntesis que cierraausentea comaausentea coma tras la constante insn
ausentea coma o punto y comaausente el código de condición en la directiva de control estructuradaausente la arquitectura de cpuausente el nombre de cpu «%s»ausente doausencia de tamaño de elementoausente el nombre del modo de emulaciónausentea comilla finalausentea expresiónexpresión ausente en directiva localentryausentea expresión en la directiva .sizeausente el nombre fpu «%s»ausente el tamaño del marcoexpresión inmediata ausenteausencia etiquetadoausentea expresión localindizado local ausenteausente el parámetro modeloausente nombreausente desplazamientodesplazamiento ausente dentro de dirección pre-indizadacódigo operacional ausenteausente operandoausente operando tras la comaausente operando; se asume ceroexpresión de desplazamiento ausentente o equivocadaexpresión de desubicación ausentente o no válida «%s»la expresión de desubicación ausentente o no válida «%s» se toma como 0expresión ausentente o no válida «%s»expresión inmediata ausentente o no válida «%s»ausente tipo predicativoausente el nombre del símbolo realausente el tipo reubicadoausente la cadena para renombrarausente el campo rotation tras la comaausente el separadorausente cantidad abandonadaausente el tamañoausentea expresión de tamañoausentea expresión sizeof_stubausentea cadenaausente el nombre del símbolodistribución indizada ausenteausente thenausente to o downtoausente el tiposufijo ausente de tipoausente el valorausente el nombre de versión en «%s» para el símbolo «%s»más de 65K de conjuntos literalesmov no puede utilizar puerto RD como destino'||' múltiples en la misma líneamúltiples ramificaciones o saltos en el mismo agregadoespecificaciones múltiples de condiciónse especificaron múltiples nombres de emulaciónse especificaron múltiples formatos para un agregado; se usa «%s»literales múltiples en la expansiónespecificaciones movx múltiplesespecificaciones movy múltiplesespecificaciones múltiples de procesamiento paralelopredicados múltiples en la misma líneasecciones múltiples remapeadas a la sección de salida %sversiones múltiples [«%s»|«%s»] para el símbolo «%s»escrituras múltiples al mismo registrodebe ser @(r0,...)se deben especificar extensiones para agregar antes de especificar las que se borraránrequiere PIC cualificador con símbolo.requiere PIC cualificador con símbolo. «%s»requiere @GOT en @GOTOFF. %salineamiento negativacontador negativo para %s - descartadodesplazamiento negativotamaño negativose descarta el valor negativo en %sni Power ni PowerPC opcodes fueron seleccionados.bloques .bs anidadosdirectivas .ent anidadasciclo entubado por software anidadolínea nueva en el títulose definió la sección nueva «%s» sin atributos - esto podría causar problemasnext externo al bucle estructuradono hay reubicaciones de %d bytes disponiblesno hay '(' que coincida con ')'no hay '[' que coincida con ']'no se utilizó pseudo-operador .cprestore en el código PICno se utilizó pseudo-operador .frame en el código PICninguna arquitectura contiene todas las instrucciones utilizadas
no se compiló el soporte para x86_64 de 32bitno compiló el soporte para el formato de fichero objeto de 64 bitno se compiló el soporte para x86_64no hay un puntero a fichero actualmenteno hay símbolo entrante para función global «%s»no hay un nombre de fichero a continuación de la opción -tno hay un nombre de fichero a continuación del pseudo-operador .INCLUDEunidad no especificada de coma flotanteninguna función tipo en reubicación PLTno hay una entrada hppa_fixup para el tipo de compostura 0x%xno se dio un sufijo mnemónico de instrucción y ningún operando de registro; no se puede determinar el tamaño de la instrucciónno se dio un sufijo mnemónico de instrucción; no se puede determinar el tamaño inmediatono hay una sección XCOFF enana conocida para la opción 0x%08x
ninguna sección anterior para devolver, descartada.no hay un fragmento registrado para la literalninguna relajación encontrada para esta instrucción.no hay un número de secuencia tras !%sno hay tal modificador de arquitectura: «%s»no hay tal arquitectura: «%s»no hay tal instrucción: «%s»no como extensión de máquina «%s»no hay un sfr en esta arquitecturano hay una definición GREG adecuada para los operandosno se especificó una marca para %sno es posible manipular un .file dentro de una sección .ent/.endno-auto-litpools es incompatible con auto-litpool-limitomisión no-PIC utilizada en biblioteca PICexpresión no absoluta en campo constantese utilizó un valor no absoluto con .space/.besno constante. %cleb128 no está apoyadocontador no constante de byteexpresión no constante en ".elseif" declaradoexpresión en declaración ".if" no constantecontador de relleno no constante para sección absolutael límite de registros no es contiguooperando OPF que no es inmediato, se descartareubicación no relativa a pc para el campo relativo a pcno hay una instrucción 16 bit «%s»no hay suficientes operandos (%d) para «%s»; se esperaban %dno se usa ningún registro basenúmero (0x%s) más largo que 32 bitsnúmero más largo que 64 bitsel número debe ser positivo y menor que %dnúmero de elementos literales != 1no coincide el número de operandosel número de registros debe estar en el límite [1:4]operando de direccón impar: %lddesplazamiento impar en %xdistancia de ramificación impar (0x%lx bytes)distancia de ramificación impar (0x%lx byte)no se puede usar aquí un número imparnúmero impar de bytes en la descripción de operandose especificaron registros de propósito general numerados impares como par de registrono se puede usar aquí un registro impardestino y origen deben ser desde la misma unidaddesplazamiento tiene distinto tamaño desde baseel desplazamiento en operando %u de '%.*s' no es divisible por %uel desplazamiento en operando %u de '%.*s' está fuera de límitedesplazamiento debe ser un múltiplo de %ddesplazamiento debe ser cero en codificación ARMdesplazamiento no un múltiplo de 4desplazamiento fuera de límiteesperaba registro desplazamientodesplazamiento a destino desalineadodesplazamiento demasiado grandevalor desplazado fuera de límitesólo está permitido el desplazamiento LSLsólo 'MUL VL' está permitidosólo 'MUL' está permitidosólo se pueden indizar los registros Dsolamente se permite el desplazamiento LSL en modo pulgarsólo se permiten SUBS PC, LR, #constsólo se permite una expresión constantesólo se admiten los desplazamientos constantes en la sección absolutasolo utiliza punto flotante cero permitido como valor inmediatosólo se permiten registros lo con inmediatossólo se usan los 16 bits inferiores del primer operandosólo se debe especificar un tipo para operandosóla r0 pueden ser utilizado como registro de conteo de bytesólo se permite r15 aquísólo tipos de bloque simple permitidoadmitido solo con gcc antiguosolamente se permiten dos registros PS VFP consecutivos aquíno se admite el código operacional «%s» para el destino %scódigo operacional «%s»: no se puede encontrar la definición literalcódigo operacional «%s»: no pudo interpretar operando «%s» en «%s»código operacional «%s»: no hay un nombre operacional «%s» enlazado para la precondición en «%s»código operacional «%s»: la precondición sólo contiene constantes en «%s»cód op «%s»: reemplazo no tiene %d operadorcód op «%s»: reemplazo no tiene %d operadorescód op «%s»: operando no identificado «%s» en «%s»cód op 'NOP.N' no está disponible en esta configuraciónno se admite el código operacional «%s» para el objetivo %sel código operacional no tiene efectocódigo operacional no admitido dentro del modo `insn32' no admitidocódigo operacional no admitido dentro del modo `insn32' «%s»código operacional no admitido en este procesador: %s (%s)el código operacional no es válido para esta variante de cpuse usó la reubicación %s específica de código operacional fuera de una instrucciónambos códigos operacionales «%s» (ranura %d) y «%s» (ranura %d) tienen acceso de puerto volatileambos códigos operacionales «%s» (ranura %d) y «%s» (ranura %d) escriben en el mismo puertoambos códigos operacionales «%s» (ranura %d) y «%s» (ranura %d) escriben en el mismo registroambos códigos operacionales «%s» (ranura %d) y «%s» (ranura %d) escriben en el mismo estadoabre CFI al final del fichero; directiva .cfi_endproc ausenteoperandooperando %d debe ser %s -- `%s'operando %d debe ser un inmediatooperando %d debe ser una expresión inmediataoperando %d debe ser constanteoperando %d debe ser escalaroperando %d debe ser el mismo registro que operando 1 -- «%s»operando %d de «%s» tiene el valor inválido '%u'operando %d de «%s» tiene el valor fuera de límite '%u'operando %d fuera de límiteoperando %d sobreescribe en %soperando %d: expresión de uso ilegal: `%s`operando %s0x%lx fuera de límite.operando %u de '%.*s' es de sólo lecturaoperando %u de '%.*s' es de sólo escrituraoperando %u de '%.*s' no es un registro direccional base válidooperando %u de '%.*s' no es una referencia de memoria válidaoperando %u de '%.*s' no es un registro direccional de devolución válidooperando %u de '%.*s' no es una constanteoperando %u de '%.*s' está en el lado equivocadooperando %u de '%.*s' está fuera de límiteoperando 1 debe ser FPSCRerror de índice de operando para %soperando no es una constante absolutaoperando no es un inmediatodesbordamiento de máscara de operandooperando no coincide -- «%s»operando debe ser una constanteoperando debe ser una constante o una etiquetaoperando debe ser un múltiplo de 2operando debe ser un múltiplo de 4operando debe ser absoluto en límite %lx..%lx, no %lxoperando debe ser un absoluto en el límite %u..%u, no %ldoperando no es un múltiplo de 4 para PT, PTA o PTB: %dno coincide el número de operandosoperando fuera de límiteoperando fuera de límite (%d no está entre %d y %d)operando fuera de límite (%s no está entre %ld y %ld)operando fuera de límite para PT, PTA y PTBoperando está fuera de límite, se expande la instrucciónoperando fuera de límite: %ldoperando fuera de límite: %luoperando fuera de límite: 0x%lxdesbordamiento de operandooperando se refiere a R%ld de la instrucción anterior a la previa.operando se refiere a R%ld de la instrucción previa.operando se refiere a R%ld de la carga previa.no coincide tamaño de operandoel tamaño de operando se debe especificar para el inmediato VMOVel tamaño del operador debe coincidir con la anchura del registrono coincide el tipo de operandono se pueden inferir los tipos de operandoel valor de operando está fuera de límite para la instrucciónno coinciden los operandos/tamañoslos operandos 0 y 1 debe ser el mismo registrolos operandos para el código operacional «%s» no coincide con ningún formato válidono coinciden los operandoslos operandos no son reducibles en el momento del ensambladola operación combina símbolos en segmentos diferentesopción --link-relax está admitido únicamente en formato b.outla opción «%s» podría no estar negadaopción «%s» no reconocidala opción `-%c%s' es obsoleta: %sla opción `-A%s' es obsoleta: use `-%s'o superiormemoria agotadafuera de límitemensajes de error detallado salientedesbordamientodesbordamiento en la ramificación a %s; se convirtió en una secuencia de instrucciones más largasobredesbordamiento dentro de argumento inmediatodesbordamiento en la distribución (.lit8) literaldesbordamiento en la distribución (.lita) literalNo se admite p2align en este destinoconflicto de empaquetado: %s debe despachar secuencialmentese añadió rellenoparalelola instrucción paralela no está a continuación de otra instrucciónse descartan los paréntesiserror de decodificaciónquizá un pc no está siendo utilizado con retroescriturarelativo a pc la dirección pc-relativa desplazada fuera del rangoel desplazamiento de carga relativa a pc sin word alineadoel desplazamiento de carga pc-relativa fuera de rangoerror de instrucción pce (16 bit || 16 bit).el pcrel para ramificar a %s muy lejos (0x%lx)el pcrel para ramificar a %s muy lejos (0x%x)el pcrel para bucle ‘loopt’ está muy lejos (0x%lx)el pcrel para lrw/jmpi/jsri a %s está muy lejos (0x%lx)no se permite la reubicación de pcrel en una instrucciónpcrel demasiado lejospcrel demasiado lejos de BFD_RELOC_BFIN_10pcrel demasiado lejos de BFD_RELOC_BFIN_11_PCRELpcrel demasiado lejos de BFD_RELOC_BFIN_12pcrel demasiado lejos de BFD_RELOC_BFIN_24pcrel demasiado lejos de BFD_RELOC_BFIN_5pcrel demasiado lejos de BFD_RELOC_MOXIE_10se requirió una rutina personality antes de la directiva .handlerdatase especificó una rutina personality para el marco cantunwindregistro puntero (X, Y o Z) requeridose requiere un registro puntero (Y o Z)se requiere el registro puntero Zlos polimórficos no están activados. Use la opción -mP para activarlos.el post-índice debe ser un registrose utilizó una expresión post-indizada en la instrucción de precargano se admite el postincrementopowerpc_operands[%d] duplica a powerpc_operands[%d]powerpc_operands[%d].bitm inválidose esperaba una expresión pre-indizadael predicado no está seguido por una instrucciónla predicación en A0 no se admite en esta arquitecturaprefer-const16 tiene conflictos con prefer-l32rprefer-l32r tiene conflictos con prefer-const16final prematuro de prefijo coma flotanteprevio .ent no está cerrado por un .endla entrada CFI previa no está cerrada (ausente .cfi_endproc)el movx previo requiere nopyel movy previo requiere nopx¿análisis de perfil en la sección absoluta?pseudo instrucción «%s» no admitidapseudo prefijo sin instrucciónpseudo-operación ilegal dentro de .struct/.unionpush/pop no admiten {reglist}^el predicado calificador no está seguido por una instrucciónramificación rápida de desplazamiento%d fuera de límite %d a %dr12 no permitido aquíno se permite r13 aquíno se permite r14 como primer registro cuando se omite el segundo registrono se permite r14 aquíno se permite el almacenamiento basado en r15no se permite r15 aquíno se debe usar r2 en el modo de direccionamiento indizador31 no se puede ser empleado con jmp; utilice ret en su lugarr31 no se puede ser empleado con  jmpr.n; utilice ret.n en su lugarrd debe ser un número par.rdhi y rdlo deben ser diferentesrdhi, rdlo y rm deben ser todos diferentescódigo reentranteel tipo de registro no es válidotipo_de_registro_no_validoun símbolo redefinido no se puede usar en la reubicaciónredefinición del registro globalredefinición del tipo de mcu «%s» a «%s»prefijo %s redundantereg debe ser ≤ 31se esperaba registro-registrose esperaba un registrose esperaba un registro, pero se vio '%.6s'se esperaba un registro, no '%.100s'el registro está fuera de ordenel registro tiene el tamaño equivocado para un word %sel registro tiene el tamaño equivocado para la dirección %sregistro listado debe ser numerado pareslistado de registro debe ser de la misma unidadla lista de registros debe contener por lo menos 1 y cuando mucho 16 registrosregistrador listado debe no contener duplicadosla lista de registros no está en orden ascendenteel registro debe ser sp o establecido por una directiva previousunwind_movsprequerido nombre o número de registro desde 0 a 31requerido nombre o número de registro desde 16 a 32el número de registro %u no se admite en esta arquitecturase requiere un número de registro superior a 15número de registro fuera de límitenúmero de registro demasiado grande para push/popdesplazamiento registrado no permitido en modo direccionado pre-indizadose esperaba un operando de registro, pero se recibió un escalarregistro fuera de límite en la listala pareja de registros para operando %u de '%.*s' no es una pareja par/impar válidaregistro r%d fuera de límiteel registro r0 no se puede usar aquíse requiere los registros r16-r23se requieren los registros r24, r26, r28 o r30el límite de registros no está en orden ascendenteregistro rh%d fuera de límiteregistro rl%d fuera de límiteel registro rq%d no existeregistro rq%d fuera de límiteel registro rr%d no existeregistro rr%d fuera de límiteel registro es el mismo que la base de retroescrituraregistrador guarda desplazamiento no un múltiplo de %uregistro escalado está siendo descartado aquíla sección de registros tiene contenido
el registro estribo debe ser 1 o 2la sintaxis de registro es .register %%g[2367],{#scratch|nombresimbolo|#ignore}no coincide el tipo de registrounidad registro debe ser una de %svalor registrado utilizado como expresiónlos registros quizá no son el mismorel demasiado lejos de BFD_RELOC_16rel demasiado lejos de BFD_RELOC_8desbordamiento de reubicación rel31dirección relativa fuera de límitellamada relativa fuera de límitesalto relativo fuera de límiteinstrucción relajada irreconocida: línea %d.no se admite la relajación
ramificación relajada fuera de límite dentro de omisiónel formato del fichero objeto no admite la reubicación %dla reubicación no está dentro (de la parte fija de) la secciónel campo reubicado y el tipo reubicado difieren en signola ABI actual no admite la reubicación %srelocation no puede ser hecho cuando utiliza -mrelocatableno se admite la reubicaciónreubicación no permitidala reubicación no es aplicablereubicación fuera de límitedesbordamiento de reubicaciónvalidación de reubicación en código thumb1 únicorepetición < 0; se descarta .fillrepetición de conteo no puede ser utilizado con %srepite instrucciones utilizadas con modo de instrucción no registradano se dio el desplazamiento requerido en la referencia indirectaconflicto de recurso (A%d)conflicto de recurso (opción C)conflicto de recurso (opción F)conflicto de recurso (PSW)conflicto de recurso (R%d)se descarta el resto de la línea; el primer carácter descartado es `%c'restaurar sin guardardevuelto de mips_ip(%s) insn_opcode = 0x%x
operando derecho es un número grande; se asume el entero 0operando derecho es un número de coma flotante; se asume el entero 0no se admite ror #immla rotación sólo puede ser 0, 8 , 16 o 24se redondea hacia aboajo el primer operando de coma flotante a entero con signose redondea hacia abajo el primer operando de coma flotante a entero sin signorva sin símbolosufijo s sobre comparación de instrucción es obsoletos3_PIC como código de desbordamiento de desplazamiento (máx 16 bits con signo)se utilizó dos veces el mismo tipo de prefijoel índice escalar debe ser constanteíndice escalar fuera de límiteel escalar debe tener un índiceescalar fuera de límiteescalar fuera de límite para la instrucción multiplyfactor de escala inválido en esta arquitectura; necesita cpu32 o 68020 o superiorfactor de escala de %d sin un registro índiceinstrucción score3d.se utilizó una reubicación sdaoff() en una instrucción que no la admitesegundose encontró una segunda directiva .ent antes de la directiva .endausente el segundo operandoel segundo operando debe ser 1el segundo operando de .insn no es una constante
el segundo registro debe ser mayor que el primer registroel segundo registro debe estar a continuación de un guión en la lista de registrosla sección %s se renombró varias vecesla sección «%s» terminó con un bloque IT abierto.la sección «%s» que tiene como alias a «%s» no se utilizala alineamiento de la sección debe ser ≥ 4 bytes para marcar seguridad de MULS/MULUno se admite el cambio seccional desde dentro de una pareja BSPEC/ESPEClos símbolos seccional ya son globalesfalló la búsqueda del final del fichero .incbin «%s»segmento invalidado en «%s» no tiene efectola FPU seleccionada no admite la instrucciónarquitectura seleccionada no admite la rama de instrucción condicional instrucción anchaprocesador seleccionado no tiene todas las características de la arquitectura seleccionadaprocesador seleccionado no admite la forma 'A' de esta instrucciónprocesador seleccionado no admite variante de 32 bit de instrucción «%s»procesador seleccionado no admite códigos operacionales ARMprocesador seleccionado no admite la extensión DSPprocesador seleccionado no admite el nombre de campo PSTATE '%s'procesador seleccionado no admite instrucción SETPANprocesador seleccionado no admite códigos operacionales THUMBprocesador seleccionado no admite «%s»procesador seleccionado no admite «%s» en modo ARMprocesador seleccionado no admite «%s» dentro de modo Thumbprocesador seleccionado no admite «%s» modo Thumb-2procesador seleccionado no admite instrucción fp16procesador seleccionado no admite registro de propósito especial solicitadoprocesador seleccionado no admite el nombre registrado del sistema «%s»formato de objetivo seleccionado «%s» desconocidonúmero de secuencia en uso para !tlsgd!%ldnúmero de secuencia en uso para !tlsldm!%ldsecuencialconjunto: el número no está en el límite -2147483648..4294967295conjunto: el número no está en el límite 0..4294967295utilice setend está obsoleto para ARMv8conjunto sw: el número no está en el límite -2147483648..4294967295se establecen atributos seccional incorrectos para %sse establece un tipo seccional incorrecto para %ssetx: registro temporal ilegal g0setx: el registro temporal es el mismo que el registro destinocantidad desplazada fuera de rango 0 a 63no se permite desplazar por registro en modo pulgarcuenta de desplazamientoesperado desplazamiento expresionalla expresión de desplazamiento es demasiado grandeel desplazamiento debe ser constantedesplazamiento no permitido para mascarada bit inmediatoesperado desplazamiento operadordesplazamiento fuera de límiteno se permite el valor de desplazamiento sobre 3 en modo pulgarlos desplazamientos en las instrucciones CMP/MOV sólo se admiten en la sintaxis unificadaramificación corta con desplazamiento cero: utilice :wdesignador de atajo inválidodebe tener 1 o 2 operandosdebe tener dos operandosdesbordamiento de .word con signo; el interruptor puede ser demasiado grande; %ld en 0x%lxvalor firmado fuera de límiteinstrucción simple es %u bytes largos, pero límite .bundle_align_mode es %u bytestamaño (%ld) fuera de límite, se descartael tamaño no es 4 o 6tamaño negativo; se descarta .fillla longitud de «%s» ya es %ld; no se cambia a %ldsalto (%ld) o cuenta (%ld) inválidos para el tamaño del fichero (%ld)omitiendo prefijos sobre esta instrucciónse omite la instrucción de dos wordpseudo instrucción smi no debería emplear una etiqueta en el campo immalgunos símbolos sin definir; se asumen cerofuenteunidades de origen y dirección deben no ser compartidas para este modo direccionalmodo incrementa de origen y destino registros fuente y destino no deben ser igualesorigen y destino deben ser diferentesregistro de origen y destino deben ser unidades diferentesoperando de origen debe ser una dirección absoluta de 16bitoperando de origen debe ser un registro de 8 bitregistro origen debe estar en la unidad disparadoraorigen debe ser registro r1registro origen es el mismo que la base de retroescrituraregistro origen deberían ser numerados paresregistros origen deberían ser numerados paressource1 y dest deben ser el mismo registrola asignación de espacio es demasiado compleja en la sección absolutala asignación de espacio es demasiado compleja en la sección comúnconvert_frag de sparc
la instrucción especial izquierda «%s» mata a la instrucción «%s» en el contenedor derechola ubicación especificada no estaba TETRA alineadano se admite el registro spill_mask.convert_frag de spu
operandos espurios; (%d operandos/instrucción máximo)st/ld desplaza 23 instrucciones fue desactivado.la disposición del marco de pila no coincide con la rutina personalityla disposición del marco de pila es demasiado complejo para el desenredadoroperando de pila debe ser un múltiplo de 4el desplazamiento del puntero de pila es demasiado grande para la rutina personalityprefijo «%s» por sí solono se admite la dirección de iniciotamaño de papel extraño, se establece a sin formabasura `\'zancada debe ser un múltiplo de 64, menor que 6 bits descartadosno está disponible el estribo de 2 cuando el tamaño del elemento es 8cadena demasiado grande (%lu bytes)las cadenas se deben colocar en una secciónadmite la interoperación ARM/Thumbutilización de swp{b} es obsoleto para  ARMv6 y ARMv7utilización swp{b} es obsoleta para ARMv8 y posteriorsímbolo indefinido «%s»; se asume ceroel símbolo %s está en una sección diferenteel símbolo %s es débil y se puede sobreescribir trasel símbolo «%s» ya está definidoel símbolo «%s» que tiene como alias a «%s» no se utilizael símbolo «%s» ya está definidoel símbolo «%s» no puede ser débil y común al mismo tiempoel símbolo «%s» ya está definidoel símbolo «%s» ya está definido como «%s»/%s%lddefinición simbólico encontrada en bucle en `%s'el símbolo en .toc no coincide con ningún .tcdesbordamiento de tamaño simbólico computacionalsímbolo fuera muy lejosel tipo simbólico «%s» sólo se admite en objetivos GNU y FreeBSDel tipo simbólico «%s» sólo se admite en objetivos GNUsímbolo%dno se admite símbolo+desplazamiento para got tlsno se permite operando simbólicolos símbolos asignados con .asg deben comenzar con una letralos símbolos asignados con .eval deben comenzar con una letraerror sintácticoerror sintáctico en .startof. o .sizeof.error sintáctico en @(disp,[Rn, gbr, pc])error sintáctico en @(r0,...)error sintáctico en @(r0...)error sintáctico en directiva de control estructuradaerror sintáctico: no es esperaba código de condiciónerror sintáctico: se esperaba `]', se obtuvo  `%c'error sintáctico: especificador de tabla de contenido (toc) «%s» inválidoerror sintáctico: no se esperaba un registroerror sintáctico: no se esperaba un registro de sistemaerror sintáctico: ausente el valor antes del nombre de registroerror sintáctico: registro vectorial no esperadoerrór sintáctico; ')' no se permite aquíerror sintáctico; fin de línea, se esperaba `%c'error sintáctico; esperado ','error sintáctico; se encontró `%c', se esperaba `%c'error sintáctico; ausente '(' tras desubicaciónerror sintáctico; ausente ')' tras registro baselos registros del sistema no se pueden incluir en la listano se encontró una marca para .tag %sel objetivo de la instrucción %s debe ser una etiquetaobjetivo fuera de límitese utilizó una reubicación tdaoff() en una instrucción que no la admiteintercambiado temporal para volcadola etiqueta de texto «%s» está alineada a un límite imparel %d-bit %s arquitectural no admite «%s» como extensiónel nombre %s «%s» es demasiado largo (máximo 16 caracteres)el formato del fichero XCOFF no admite secciones arbitrariasla extensión «%s» requiere %s%d revisión %d o superiorla extensión `%s' requiere varios FPR de 64-bitla extensión «%s» fue quitada en %s%d revisión %del número de símbolos indirectos definidos en la sección %s no coincide con el número esperado (%d definido, %d esperado)el desplazamiento 0x%08lX no es representablelos únicos sufijos válidos aquí son '(plt)' y '(tlscall)'el desplazamiento opcional inmediato puede solo ser 0 el registro origen debe no ser $0el registro origen debe no ser $31la opción especificada no está aceptada para PSBla opción especifica ninguna opciónel tipo reubicante especificado no está asignado para registro de 32-bitel tipo reubicante especificado no está permitido para MOVKel tipo de %s es demasiado complejo; se simplificarála macro requiere $at mientras $at está en uso.la utilización de -mvle requiere big endian.la instrucción que produce %s no puede estar en una ranura de retardo.no hay reubicaciones de tamaño pc-relativono hay reubicaciones relativas a pc sin signoterceroaún no se admite esta forma DSeste modo direccional no es aplicable para operando destinoeste modo de direccionamiento requiere retroescritura del registro-baseesta reubicación de grupo no se permite en esta instrucciónesta instrucción no acepta un acumuladoresta instrucción no acepta un inmediatoesta instrucción no admite indizadoesta instrucción requiere una dirección post-indizadaesta instrucción no escribirá hacia atrás el registro baseesta instrucción escribirá hacia atrás el registro baseesta modificador de reubicación no está permitido en esta instrucciónesta cadena no puede contener '\0'este tipo de registro no puede ser indizadoinstrucción condicional pulgar debería estar en el bloque ITmuy pocos operandosdemasiados !literal!%ld para %sdemasiadas entradas .dimdemasiadas entradas .sizese asignaron demasiados registros GREG (máximo %d)demasiadas insns IVC2 para empaquetar juntasexcesivos insns IVC2 a empaquetar con un insn core de 16-bitdemasiadas insns IVC2 para empaquetar con una insn core de 32-bitdemasiados argumentosdemasiadas composturasdemasiadas instrucciones en el paquete de ejecucióndemasiadas insns lda para !gpdisp!%lddemasiadas insns ldah para !gpdisp!%lddemasiadas insns lituse para !lituse_tlsgd!%lddemasiadas insns lituse para !lituse_tlsldm!%lddemasiadas referencias a memoria para «%s»demasiados operandosdemasiados operandos (%d) para «%s»; se esperaban %ddemasiados operandos en la instruccióndemasiados operandos para '%.*s'demasiados argumentos posicionalesmuchos registros internos a listado de registro vectorialdemasiados st_End'sdemasiados códigos operacionales de desenredodemasiados códigos operacionales de desenredo para la rutina personality 0demasiadas instrucciones de desenredoarrastrando basura tras expresión: %sse traslada ‘bgeni’ a ‘movi’se traslada ‘bmaski’ a ‘movi’se traslada ‘mgeni’ a ‘movi’se traslada a `%s %s%s'se traslada a `%s %s%s,%s%s'se traslada a `%sp'excepción de captura no admitida en ISA 1intentaba establecer un símbolo no reconocido: %s
fichero «%s» truncado, leyeron %ld de %ld bytesdos pseudo-operadores .function sin un .ef que intervenga¿tipo %d de reubicación hecha?
tipo incoincidente dentro de listado registrado vectorialtipo especificador tiene el número equivocado de partestipo especificado en ambos mnemónico y operandosincapaz de calcular las instrucciones ADRL para el desplazamiento de PC de 0x%lxincapaz de continuar con ensamblador.incapaz de generar código operacional de desenredo para el desplazamiento de puntero a marcoincapaz de generar código operacional de desenredo para el registro de puntero a marco %dincapaz de generar códigos operacionales de desenredo para el registro %dno se puede localizar el fichero de inclusión: %s¿incapaz de empaquetar %s por sí mismo?incapaz de reservar fichero búfer: %s
incapaz para utilizar %s insnno se puede restaurar la dirección de devolución para el registro previamente restauradoincapaz de extender instrucciónobjetivo de ramificación sin alinear: %d bytes en 0x%lxno se admiten los datos sin alinear en una ubicación absolutaentrada de instrucción sin alinearciclo sin alinear: %d bytes en 0x%lxregistro desalineadonúmero de fichero %ld sin asignarllaves sin balancear en operando %d.paréntesis sin balancear en operando %d.no cerrado '('fix que no se puede decodificarinstrucción no decodificable en la instrucción fragcombinación indefinida de operandosetiqueta local indefinida «%s»símbolo indefinido %s en reubicación PCRsímbolo indefinido %s utilizado como un valor inmediatosímbolo indefinido para el código operacional «%s»corrección inesperada %sdirectiva inesperada .cantunwind.cfi_inline_lsda no esperadodirectiva inesperada .handlerdatadirectiva inesperada .unwind_movsptipo reubicado de 12-bit inesperadotipo reubicado de 18-bit inesperadoexpresión relativa PC inesperadareubicación TLS inesperada`«' o `»' inesperada dentro de expresiónmodo direccional inesperado para %sse especificó un bit inesperado tras APSRcarácter inesperado `%c' dentro del tamaño elementalcarácter inesperado `%c' en tipo de predicadocarácter inesperado `%c' en el especificador de tipocaracteres inesperados continuando instruccióncoma inesperada tras el nombre nemónico «%s» -- «%s»punto inesperado antes de operando opcional omitidofinal de fichero inesperado en irp o irpcfinal de fichero no esperado en la definición de macro «%s»fin de línea inesperadacorrección inesperadaconstante negativo inesperadoregistro no esperado dentro del operando inmediatoinformación inesperada de tamaño seccionaldesplazamiento operador inesperadoclase de almacenamiento %d inesperada%d sin manipular
insn CFA sin manipular para el desenredo (%d)compostura de reubicación local %s sin manipularcódigo de operando %d sin manipularcompostura de reubicación %s en md_pcrel_from_sectiontipo reubicado %s sin manipularsin manipular: .proc %s,%dcódigo operacional «%s» no implementadosufijo reubicable implementablesegmento %s sin implementar en operandomodificador de expresión toc32 no implementadamodificador de expresión toc64 no implementadase utilizó un direccionamiento sin indizar en la instrucción de precargadesconocidoargumento desconocido -mpid= '%s'desconoce valor .gnu_attributedeconoce sub-directorio .loc `%s'desconoce versión «%s» de ABI
desconoce DSP `%s'carácter prefijo DSP desconocido %c%sdesconoce EABI «%s»
desconoce configuración FPU «%s»
desconoce nivel %s ISAdesconoce ISA o arquitectura %sdesconoce MCU: %s
desconoce abi «%s»
desconoce modo de direccionamiento %sdesconoce nombre arq «%s»
desconoce extensión arquitectural «%s»desconoce arquitecturadesconoce arquitectura %sarquitectura desconocida '%s'desconoce arquitectura «%s» 
desconoce extensión de arquitectura «%s»
desconoce arquitectura: %s
desconoce argumento para .usepvdesconoce base lineal «%s»
desconoce código condicional: %sdesconoce constante `%c'desconoce cpu `%s'desconoce cpu = %s predeterminada, os = %sdesconoce directivaescape '\%c' desconocido en la cadena; se descartase pasó un tipo de ejecución desconocido a write_2_short()expresión desconocida en operando %sdesconoce expresión en operando %s.  Utilice #llo() #lhi() #hlo() o #hhi()desconoce tamaño arregladodesconoce abi de coma flotante «%s» desconocida
desconoce formato de coma flotante «%s»
desconoce mnemónico de coma flotante: «%s»desconoce prefijo de caracteres de coma flotantedesconoce tipo de coma flotante '%c'desconoce FPU «%s»desconoce reubicación de grupodesconoce modo IT implícito «%s» , debe ser brazo, pulgar, siempre o nunca.desconoce instrucción «%s»desconoce interrupción %smnemónico inválido `%s' -- `%s'desconoce mnemónico: «%s»desconoce código operacionalcódigo operacional desconocido «%s»desconoce código operacional %sdesconoce código operacional «%s»código operacional desconocido «%s»código operacional o nombre de formato desconocido «%s»desconoce código operacional: %scódigo operacional desconocido: «%s»operando %s desconocidocontador operacional desconocidooperando de desplazamiento desconocido: %x
operando desconocido para .archoperador %s desconocido. ¿ Quiere decir X(Rn) ó #[hl][hl][oi](CONST) ?desconoce o invalida atributo seccional «%s»tipo seccional inválido o desconocido '%s'nombre de campo PSTATE desconocido o ausanteoperación nombrada desconocida o ausentedesconocido o ausente opción a PSBnombre de registro de sistema ausente o desconocidoparámetro desconocido a continuación de la directiva .SECTION: %sfamilia de procedimiento desconocidoopción de análisis de perfil desconocida - se descarta.pseudo-operador desconocido: «%s»tipo de registro desconociodo %d (en %s)registro desconocido %sregistro «%s» desconocido -- se descarta .reqregistro desconocido «%s»desconoce alias de registro «%s»reubicación desconocida (%u)modificador de reubicación desconocidoatributo seccional %s desconocidodesconoce atributo seccional '%c'función definida por el usuario %s desconocidaoperación vectorial desconocida: «%s»especificador desconocida de anchura `%c'operando desconocido/incorrectodesemparejado '['directiva .end no coincididapareja DCTI impredeciblecarga impredicible de par registrado --  «%s»transferencia impredecible con retroescritura -- «%s»no reconocido el tipo de CPU RX %sno reconocido el valor de alineamiento en la directiva .SECTION: %sno reconocido argumento a opción -mcpu: '%s'no reconocido el tipo de cpu «%s»instrucción %s no reconocidano reconocido modificador de tamaño de instrucción .%cversión no reconocida %d-bit de código operacional microMIPSno reconocido tipo .linkonce «%s»no reconocido atributo .section: requiere a,e,w,x,M,S,G,T o númerono se reconoce la opción CPSno se reconocen los caracteres al final de la insn de procesamiento paralelono reconocido el cpu por defecto «%s»no reconocido el nombre de emulación «%s»versión extendida de código operacional MIPS16 no reconocidamarca no reconocidano se reconoce la opción foptno reconocido código operacionalcódigo operacional no reconocido: «%s»opción no reconocida «%s»opción no reconocida -%c%sno reconocida psudo-instrucción %snombre de registro no reconocido «%s»no reconocido el tipo reubicadono reconocido el sufijo de reubicaciónno reconocido el atributo seccionalno se reconoce la orden seccional «%s»no reconocido el tipo seccionalno reconocido el tipo seccional «%s»no reconoció un tipo estadístico '%c'símbolo sufijo no reconocidono reconocido el tipo simbólico «%s»no reconocido el modo de sintaxis «%s»no reconocida versión del código operacional de MIPS16cuenta de repetición sin resolver o no positiva; se utiliza 1expresión sin resolver que se debe resolversímbolo objetivo del ciclo sin resolver: %sse requiere un registro sin desplazarvalor sin signo fuera del límiteno se admite el tamaño de reubicación BFD %dno se admite el tamaño de reubicación BFD %uno se admite el tipo DCno se admite la alineamientono se admite la alineamiento para la instrucciónemisión no admitidano se admite el valor de byte; utilice un sufijo diferenteconstante no admitida en reubicaciónno se admite el tamaño de constante %d
no se admite el tamaño de compostura %dno se admite la opción %i en la directriz de líneano se admite la compostura fptrno se admite el tamaño de compostura fptr %dno admitió instrucción «%s»no se admite la constante largemáscara no soportadainforme seccional mbind no admitido: %sno se admite la reubicaciónno se admite la reubicación contra %sno se admite el tipo reubicado para el campo de desplazamiento DSno se admite el tipo reubicadono se admite el atributo seccional '%c'atributo seccional no apoyado ~ 'a'no admitida reubicación/sae estáticasustracción simbólica no mantenidano se admite la sintaxisno admitió utilización de %sno admitió utilización de .ehwordno admite la utilización de .gpdwordno admite utilización de .gpwordno se admiten el tamaño de la variable o el valor de rellenono se admite el registro de índice de vectorno se admite con mnemónico Intelcadena sin terminarcadena sin terminar; se insertó una línea nuevauntil sin repeatcódigo operacional de desenredo demasiado largoel marco desenredado tiene tamaño negativoel puntero de pila desenredado no está alineado a doblewordemplea -march=armv2emplea -march=armv2aemplea -march=armv3emplea -march=armv3memplea -march=armv4emplea -march=armv4templea -march=armv5emplea -march=armv5templea -march=armv5teemplea -mcpu=allemplea -mcpu=arm1emplea -mcpu=arm2emplea -mcpu=arm250emplea -mcpu=arm3emplea -mcpu=arm6emplea -mcpu=arm600emplea -mcpu=arm610emplea -mcpu=arm620emplea -mcpu=arm7emplea -mcpu=arm70emplea -mcpu=arm700emplea -mcpu=arm700iemplea -mcpu=arm710emplea -mcpu=arm7100emplea -mcpu=arm710cemplea -mcpu=arm710templea -mcpu=arm720emplea -mcpu=arm720templea -mcpu=arm740templea -mcpu=arm7500emplea -mcpu=arm7500feemplea -mcpu=arm7demplea -mcpu=arm7diemplea -mcpu=arm7dmemplea -mcpu=arm7dmiemplea -mcpu=arm7memplea -mcpu=arm7tdmiemplea -mcpu=arm8emplea -mcpu=arm810emplea -mcpu=arm9emplea -mcpu=arm920emplea -mcpu=arm940emplea -mcpu=arm9tdmiemplea -mcpu=iwmmxtemplea -mcpu=strongarmemplea -mcpu=strongarm110emplea -mcpu=strongarm1100emplea -mcpu=strongarm1110emplea -mcpu=xscaleemplea -mfpu=fpa10emplea -mfpu=fpa11emplea -mfpu=fpeuse .code16 para asegurar el modo de direccionamiento correctoemplea -mfpu=softfpa ó -mfpu=softvfpusa puntero de marcoutilice símbolos indirectos requiere `-dinamic'uso de PC en esta instrucción está obsoletose utilizan casillas de estilo antiguo y nuevo para establecer el tipo de CPUse utilizan casillas de estilo antiguo y nuevo para establecer el tipo de FPUel uso de r13 es obsoletoel uso de r15 en blx en modo ARM no es realmente útilel uso de r15 en bx en modo ARM no es realmente útilel uso de r15 en bxj no es realmente útilusa revisión del tamaño de la pilase utilizó $%u sin ".set at=$%u"se utilizó $at sin ".set noat"empleando empleando `%s%s' en lugar de `%s%s' debido `%c' como sufijoempleando una anchura de campo de bit de cerolos especificadores endian válidos son be o levalora %d está fuera de límite. Utilice #lo() o #hi()valora %ld fuera de límitevalora 0x%I64x truncado a 0x%I64xvalora 0x%llx truncado a 0x%llxvalora 0x%lx truncado a 0x%lxvalor 0x%x fuera de límite extendido.el valor no está en el límite [-0xffffffff, 0xffffffff]el valor no está en el límite [0, 0x7fffffff]el valor no está en el límite [0, 0xffffffff]valor de %ld fuera del límite de desubicación de byte.valor de %ld fuera del límite de desubicación de double word.valor de %ld fuera del límite de desubicación de word.valor de %ld es muy grande para ramificar 16-bitvalor %ld es demasiado grande para la ramificación de 8-bit relativa al PCvalor de %s es demasiado grande para el campo de %d byte en %svalor de %s es demasiado grande para el campo de %d bytes en %svalor fuera de límitevalor fuera de límite: 0x%xvalor almacenado para r%d es DESCONOCIDOvalor demasiado grande para un campo de 1 bytevalor demasiado grande para un campo de 2 bytesvalor demasiado grande para caber en %d bitselemento vector debe ser constantevector registrador esperadose esperaba un tipo vectorvista numérica no coincidememoria agotadael grupo vliw debe consistir de 1 insn core y 1 copro.aviso: el símbolo %s no tiene csectopciones ensamblador wasm32:
los sufijos de anchura son inválidos en modo ARMlos sufijos de anchura son inválidos en modo ARM -- «%s»word de NOPs agregados entre multiply de word y multiply de 16-bitword de NOPs agregados entre multiply de word y loadse debe usar retroescritura (!) para VLDMDB y VSTMDBretroescritura del registro base es IMPREDECIBLEretroescritura del registro base cuando está en la lista de registros es IMPREDECIBLEse utilicó retroescritura en la instrucción de precargavalor retroescritura debe ser una contante inmediataescribir o modificar # es impredecibleescribir a APSR sin especificar una máscara de bit es obsoletoequivocación del argumento para .cfi_personality_idnúmero equivocado de operandosnúmero equivocado de operandos para «%s»registro equivocado en la lista de registros de coma flotantesegundo argumento equivocado para .cfi_lsdasegundo argumento equivocado para .cfi_personalitytamaño de instrucción equivocado en una ranura de retardo ramificado a %u-bittercer argumento equivocado para .cfi_val_encoded_addrfallo xtensa-isa: %sno se puede hacer `pop %scs'sólo debe especificar un tipo únicose utilizó una reubicación zdaoff() en una instrucción que no la admitese asume cero para la expresión ausententemarca cero no es válida para esta instrucciónse utiliza cero como valor inmediato{entrada estándar}