Training courses

Kernel and Embedded Linux

Bootlin training courses

Embedded Linux, kernel,
Yocto Project, Buildroot, real-time,
graphics, boot time, debugging...

Bootlin logo

Elixir Cross Referencer

Þ•µÄ
Kl˜$™$L›$Kè$44%½i%3'&u[&pÑ&B'µÓ'8‰(=Â(7)t8)3­)šá)0|*F­*kô*}`+KÞ+w*,¢,‰3-[½-.Œ§.[4//Ž 0”¯0‰D1(Î1(÷1( 2/I21y2B«2%î2%31:3.l3?›3<Û3?4CX4(œ4(Å42î4E!51g59™51Ó5?6(E6)n6.˜6Ç6"Ô6%÷6/7.M7$|7¡7¿7
Ë7Ù7å78858	O8Y8	u88š8µ8Ð8ã8ù8
9(+9T9f9†9¦9½9Ó9ê9 
:+:J:c::ž:°:=Ï:&
;4;C;$`;"…;*¨;Ó;ë;<3'<#[<<ž<
±<D¼<C=+E=&q=%˜=)¾=%è=!>!0>$R>w>Ž>8¥>Þ>"ø>?.?A?W?m?ƒ?™?!±?Ó?'î?'@>@7V@BŽ@Ñ@"ì@#A3APAiAA!™A5»A&ñA'B/@B)pB/šBÊBbèB.KCzC’C®CÉCÛC!÷C%D?D<SDD#¯D2ÓD"E*)E+TE €E¡EÀE/ÛEF%F=FXF qF’F«F+ÀFìFG%"G$HGmG0ˆG0¹G#êG*H%9H7_H!—H!¹H5ÛH"I+4I `I I ¢IÃI+ãI2J2BJ)uJŸJ¸J)ÌJ!öJ'K'@K'hKK¨K¸KÈKàKûKL1LOLmL‹L©LºL"ÑLôL"M'MGMdM|M™M!¶MØM#ôMN6N1UN9‡N)ÁN4ëN8 O?YOA™ObÛO;>P=zP^¸P:Q<RQ]Q=íQ;+R=gR^¥R=S?BS`‚S;ãS=T^]T;¼T=øT^6U;•U=ÑU^V:nV<©V]æV9DW;~W\ºW;X=SX^‘X)ðX#Y9>Y9xY?²Y?òY32Z9fZ? Z?àZ< [>][_œ[@ü[B=\c€\6ä\]4] F]g]]œ]·]È]ß]%ý]#^6^H^2W^0Š^+»^.ç^1_H_f_%w__³_(É_%ò_&`?`&W` ~`Ÿ`´`)Ë`%õ`a8aLa&_a†a¢a¶a&Êañaýa	b!!bCb;Tbb
®b$¹b%Þb+c/0c+`cŒc¥c&Äcëc2ÿc22d2ed4˜d,Íd
úde)"eLe[e(ze£e#Âeæe!f $fEf\fsf‡fŸf·fÌfàfôfgg(0g%Yggg¬g!Âg+äg'h8hXhrhhœh¹h%Õhûhi5*i&`i'‡i¯i-Ïi;ýi/9j	ijsjj˜j¨j%¸jÞjôjk&k(6k$_k"„k$§k Ìkíkl#%l"Il"ll l°lÉlälül%m:m Vmwm‡m–m™oV›oUòo/Hpóxp=lq€ªq}+rö©rú s2›tCÎt5uHu5Êu¤v/¥vDÕvtw„wGx„\x¨áx¤Šyq/z¥¡z¤G{qì{§^|¦}¬­}®Z~,	,6,c46ÅGü+D€+p€+œ€(Ȁ<ñ€G.<vD³.ø.'‚7V‚JŽ‚6ق3ƒ+DƒCpƒ.´ƒ/ãƒ7„K„&Z„)„?«„>ë„-*… X…y…
†…”…#¡…#Ņ.é….†G†S†q†}†/œ†̆ë†þ†‡5‡/S‡ƒ‡%˜‡$¾‡ã‡ˆˆ48ˆ/mˆ-ˆˈ(æˆ'‰7‰3M‰c‰*å‰
Š Š(?Š'hŠ?ŠЊ)îŠ-‹EF‹*Œ‹%·‹݋
ø‹_Œ]cŒ1ÁŒ,óŒ? C`?¤;ä; Ž>\Ž›ŽµŽBώ+5>tŒ¤¿ڏõ#)4"^77¹ñ;‘JJ‘•‘+±‘,ݑ$
’2/’-b’’+®’=ڒ+“,D“-q“$Ÿ“Aē(”x/”1¨”ڔô”•1•+H•0t•<¥•â•Iö•+@–1l–=ž–7ܖE—-Z—(ˆ—*±—"ܗJÿ—%J˜p˜Š˜1§˜=٘1™ I™Qj™3¼™"ð™+š*?š#jš9Žš9Ț,›)/›*Y›K„›7Л(œM1œ7œ@·œ9øœ929l8¦,ߝ3ž3@ž*tžŸž¸ž-Ξüž.Ÿ.JŸ.yŸ!¨ŸʟޟñŸ! -* 8X :‘ :Ì :¡:B¡}¡/¡+½¡
é¡)ô¡,¢/K¢{¢‘¢)¯¢#Ù¢ý¢#£=£[£1z£9¬£)æ£4¤8E¤?~¤A¾¤b¥;c¥=Ÿ¥^Ý¥:<¦<w¦]´¦=§;P§=Œ§^ʧ=)¨?g¨`§¨;©=D©^‚©;á©=ª^[ª;ºª=öª^4«:“«<Ϋ]¬9i¬;£¬\߬;<­=x­^¶­)®#?®9c®9®?×®?¯3W¯9‹¯?ů?°<E°>‚°_Á°@!±Bb±c¥±<	²F²e²"z²² ¼²ݲø²
³%-³-S³³³³³7Ƴ5þ³/4´3d´1˜´'Ê´ò´(µ0µIµ,_µ1Œµ*¾µéµ.¶,4¶a¶z¶9–¶,жý¶·4·/J· z·0›·Ì·)ä·¸¸5¸"K¸n¸>¸.À¸
ï¸"ý¸/ ¹:P¹=‹¹1ɹû¹&º0>ºoºN†ºNÕºN$»Qs»5Å»û» 
¼4.¼c¼(r¼$›¼/À¼2ð¼'#½/K½#{½Ÿ½µ½νä½þ½¾/¾E¾[¾q¾‡¾.¾6̾¿#¿*6¿#a¿F…¿&Ì¿ó¿-À
@À!NÀ!pÀ ’À-³ÀáÀÁGÁ6cÁ8šÁÓÁ9òÁ<,Â:i¤Â&°Â	×ÂáÂóÂ(Ã.à GÃ$hÍÃ&¦Ã"ÍÃ"ðÃ"Ä6ÄMÄ$`Ä)…Ä(¯Ä(ØÄ?Å AÅ!bÅ/„Å/´Å2äÅ-Æ9EÆƏÆ4%<Z¬¸9*ÏF5±’®-[µ;©vžxyw˜ ¡$Lˆq1§$Õ¹/ƒAæ3¨ûOj4	Mym̔¨œX\‡iŽ¢ë®›7<u‡{3¡|6}6îŒKš£ r¿ÅÞ,:ŠÓKò(Gkð“øOƅ†ǾéqL‚m+z5á_&:«z\
¶€Ý”)˜&ýUú•ù=Ž‹rÄ1¤¼S;iŸW„v RU‚t'È­(ñÒ÷ÿþÊߒnT@¦‹œ8EÁ
WB»ˆ›ã0«µ{‘Ù`Îï>p±´#8D·‘§'~„­~.@GºaíoçhoÜ
—kd|THM)ÉI°P£DPê¬tš°c½üÑb öôRlHÍJ-ªsg_V/Q0³ÔeZ…³[Ëä+àÐsh´XCØ>l†ŸpF¯Ûn=¦xwc–!.f	E¤^"ógJu¢ŠY–,d]â€AŒNÚaõ™ª%C¥™"¯7I×åj?*]ì#9ƒbf?èò!BÀÖVN‰•}2©Q“—YS‰¥2ž^`e
²

  For the options above, The following values are supported for "ARCH":
   
  For the options above, the following values are supported for "ABI":
   
  aliases            Do print instruction aliases.

  cp0-names=ARCH           Print CP0 register names according to
                           specified architecture.
                           Default: based on binary being disassembled.

  debug_dump         Temp switch for debug trace.

  fpr-names=ABI            Print FPR names according to specified ABI.
                           Default: numeric.

  ginv                     Recognize the Global INValidate (GINV) ASE
                           instructions.

  gpr-names=ABI            Print GPR names according to specified ABI.
                           Default: based on binary being disassembled.

  hwr-names=ARCH           Print HWR names according to specified 
                           architecture.
                           Default: based on binary being disassembled.

  msa                      Recognize MSA instructions.

  no-aliases               Use canonical instruction forms.

  no-aliases         Don't print instruction aliases.

  no-aliases    Disassemble only into canonical instructions, rather
                than into pseudoinstructions.

  no-notes         Don't print instruction notes.

  no-pc		    Don't print program counter prefix.
  ctx4		    Force disassembly using 4-context mode.
  ctx8		    Force 8-context mode, takes presedence."
  notes            Do print instruction notes.

  numeric       Print numeric register names, rather than ABI names.

  reg-names=ABI            Print GPR and FPR names according to
                           specified ABI.

  reg-names=ARCH           Print CP0 register and HWR names according to
                           specified architecture.

  virt                     Recognize the virtualization ASE instructions.

  xpa                      Recognize the eXtended Physical Address (XPA)
                           ASE instructions.

The following AARCH64 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following ARC specific disassembler options are supported for use 
with -M switch (multiple options should be separated by commas):

The following ARM specific disassembler options are supported for use with
the -M switch:

The following MIPS specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following NFP specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following PPC specific disassembler options are supported for use with
the -M switch:

The following RISC-V-specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following S/390 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

The following i386/x86-64 specific disassembler options are supported for use
with the -M switch (multiple options should be separated by commas):

Warning: disassembly may be wrong due to guessed opcode class choice.
Use -M<class[,class]> to select the correct opcode class(es).
				  addr16      Assume 16bit address size
  addr32      Assume 32bit address size
  addr64      Assume 64bit address size
  amd64       Display instruction in AMD64 ISA
  att         Display instruction in AT&T syntax
  att-mnemonic
              Display instruction in AT&T mnemonic
  data16      Assume 16bit data size
  data32      Assume 32bit data size
  dpfp            Recognize FPX DP instructions.
  dsp             Recognize DSP instructions.
  fpud            Recognize double precision FPU instructions.
  fpuda           Recognize double assist FPU instructions.
  fpus            Recognize single precision FPU instructions.
  hex             Use only hexadecimal number to print immediates.
  i386        Disassemble in 32bit mode
  i8086       Disassemble in 16bit mode
  intel       Display instruction in Intel syntax
  intel-mnemonic
              Display instruction in Intel mnemonic
  intel64     Display instruction in Intel64 ISA
  quarkse_em      Recognize FPU QuarkSE-EM instructions.
  spfp            Recognize FPX SP instructions.
  suffix      Always display instruction suffix in AT&T syntax
  x86-64      Disassemble in 64bit mode
# internal error, undefined modifier (%c)# internal error, undefined operand in `%s %s'$<undefined>%d unused bits in i386_cpu_flags.
%d unused bits in i386_operand_type.
%dsp16() takes a symbolic address, not a number%dsp8() takes a symbolic address, not a number%s: %d: missing `)' in bitfield: %s
%s: %d: unknown bitfield: %s
%s: Error: %s: Warning: %s: error: 'LSL' operator not allowed'ROR' operator not allowed(DP) offset out of range.(SP) offset out of range.(unknown)*unknown operands type: %d**unknown*, <invalid CRC operator>, 21-bit offset out of range64-bit address is disabled<function code %d><illegal instruction><illegal precision><internal disassembler error><internal error in opcode table: %s %s>
<invalid branch>[<invalid cmd action %d:%d:%d>[]<invalid cmd target %d:%d:%d>[]<invalid_instruction>:<unknown register %d>ABORT: unknown operandAddress 0x%s is out of bounds.
Assume all insns are Thumb insnsAttempt to find bit index of 0Bad immediate expressionBad register in postincrementBad register in preincrementBad register nameBiiiig Trouble in parse_imm16!Bit number for indexing general register is out of range 0-15Byte address required. - must be even.CpuMax != %d!
Disassemble "register" namesDisassemble in ESA architecture modeDisassemble in z/Architecture modeDon't know how to specify # dependency %s
Don't understand 0x%x 
Error processing section %u Error: read from memory failedExamine preceding label to determine an insn's typeFile has invalid ME-Config section.File has no ME-Config section.GPR odd is illegalHmmmm 0x%xIC note %d for opcode %s (IC:%s) conflicts with resource %s note %d
IC note %d in opcode %s (IC:%s) conflicts with resource %s note %d
IC:%s [%s] has no terminals or sub-classes
IC:%s has no terminals or sub-classes
Immediate is out of range -128 to 127Immediate is out of range -32768 to 32767Immediate is out of range -512 to 511Immediate is out of range -7 to 8Immediate is out of range -8 to 7Immediate is out of range 0 to 65535Invalid NFP option: %sInvalid size specifierLP_COUNT register cannot be used as destination registerLabel conflicts with `Rx'Label conflicts with register nameMissing '#' prefixMissing '.' prefixMissing 'pag:' prefixMissing 'pof:' prefixMissing 'seg:' prefixMissing 'sof:' prefixName well-known globalsNo relocation for small immediateNot a pc-relative address.Only $sp or $15 allowed for this opcodeOnly $tp or $13 allowed for this opcodeOperand is not a symbolOperand out of range. Must be between -32768 and 32767.Print unknown instructions according to length from first two bitsRegister list is not validRegister must be between r0 and r7Register must be between r8 and r15Register number is not validSR/SelID is out of rangeSelID is out of rangeSelect raw register namesSelect register names used by GCCSelect register names used in ARM's ISA documentationSelect register names used in the APCSSelect register names used in the ATPCSSelect special register names used in the ATPCSSmall operand was not an immediate numberSpecial purpose register number is out of rangeSyntax error: No trailing ')'The following WebAssembly-specific disassembler options are supported for use
with the -M switch:
The percent-operator's operand is not a symbolUIMM = 00000 is illegalUIMM values >15 are illegalUIMM values >7 are illegalUnknown error %d
Value is not aligned enoughValue of A operand must be 0 or 1W keyword invalid in FR operand slot.W register expectedWarning: disassembly unreliable - not enough bytes availableWarning: illegal as 2-op instrWarning: illegal as emulation instrWarning: reserved use of A/L and B/W bits detectedWarning: rsrc %s (%s) has no chks
Warning: rsrc %s (%s) has no chks or regs
Warning: unrecognised CALLA addressing modeaccepted values are from -1 to 6address register in load rangeaddress writeback expectedattempt to set y bit when using + or - modifierbad case %d (%s) in %s:%dbad instruction `%.50s'bad instruction `%.50s...'bit,base is out of rangebit,base out of range for symbolbranch operand unalignedbranch to odd offsetbranch value not in range and to odd offsetbranch value out of rangebyte relocation unsupportedcan't create i386-init.h, errno = %s
can't create i386-tbl.h, errno = %s
can't find %s for reading
can't find i386-opc.tbl for reading, errno = %s
can't find i386-reg.tbl for reading, errno = %s
can't find ia64-ic.tbl for reading
cannot use odd number destination registercannot use odd number source registercgen_parse_address returned a symbol. Literal required.class %s is defined but not used
displacement value is not aligneddisplacement value is not in range and is not aligneddisplacement value is out of rangedon't know how to specify %% dependency %s
dsp:16 immediate is out of rangedsp:20 immediate is out of rangedsp:24 immediate is out of rangedsp:8 immediate is out of rangeexpecting got relative address: got(symbol)expecting got relative address: gotoffhi16(symbol)expecting got relative address: gotofflo16(symbol)expecting gp relative address: gp(symbol)extend operator expectedextraneous registerfirst register of the range should be r13floating-point immediate expectedfloating-point value must be 0.0 or 1.0floating-point value must be 0.5 or 1.0floating-point value must be 0.5 or 2.0illegal L operand valueillegal bitmaskillegal id (%d)illegal immediate valueillegal use of parenthesesimm10 is out of rangeimm:6 immediate is out of rangeimmediate is out of range 0-7immediate is out of range 1-2immediate is out of range 1-8immediate is out of range 2-9immediate offsetimmediate out of rangeimmediate too big for element sizeimmediate valueimmediate value cannot be registerimmediate value is out of rangeimmediate value out of rangeimmediate zero expectedincompatible L operand valueindex register in load rangeindex register xzr is not allowedinternal disassembler errorinternal error, h8_disassemble_initinternal error: bad insn unitinternal error: bad major codeinternal error: bad sparc-opcode.h: "%s" == "%s"
internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx
internal error: bad vliw->next_slot valueinternal error: broken opcode descriptor for `%s %s'internal error: don't know how to handle parsing resultsinternal error: epiphany_cgen_cpu_open: no endianness specifiedinternal error: epiphany_cgen_cpu_open: unsupported argument `%d'internal error: epiphany_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: fr30_cgen_cpu_open: no endianness specifiedinternal error: fr30_cgen_cpu_open: unsupported argument `%d'internal error: fr30_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: frv_cgen_cpu_open: no endianness specifiedinternal error: frv_cgen_cpu_open: unsupported argument `%d'internal error: frv_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: immediate() called with invalid byte count %dinternal error: ip2k_cgen_cpu_open: no endianness specifiedinternal error: ip2k_cgen_cpu_open: unsupported argument `%d'internal error: ip2k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: iq2000_cgen_cpu_open: no endianness specifiedinternal error: iq2000_cgen_cpu_open: unsupported argument `%d'internal error: iq2000_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: lm32_cgen_cpu_open: no endianness specifiedinternal error: lm32_cgen_cpu_open: unsupported argument `%d'internal error: lm32_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32c_cgen_cpu_open: no endianness specifiedinternal error: m32c_cgen_cpu_open: unsupported argument `%d'internal error: m32c_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32r_cgen_cpu_open: no endianness specifiedinternal error: m32r_cgen_cpu_open: unsupported argument `%d'internal error: m32r_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mep_cgen_cpu_open: no endianness specifiedinternal error: mep_cgen_cpu_open: unsupported argument `%d'internal error: mep_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mt_cgen_cpu_open: no endianness specifiedinternal error: mt_cgen_cpu_open: unsupported argument `%d'internal error: mt_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: or1k_cgen_cpu_open: no endianness specifiedinternal error: or1k_cgen_cpu_open: unsupported argument `%d'internal error: or1k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: unknown hardware resourceinternal error: unknown operand, %sinternal error: unrecognized field %d while building insninternal error: unrecognized field %d while decoding insninternal error: unrecognized field %d while getting int operandinternal error: unrecognized field %d while getting vma operandinternal error: unrecognized field %d while parsinginternal error: unrecognized field %d while printing insninternal error: unrecognized field %d while setting int operandinternal error: unrecognized field %d while setting vma operandinternal error: xc16x_cgen_cpu_open: no endianness specifiedinternal error: xc16x_cgen_cpu_open: unsupported argument `%d'internal error: xc16x_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: xstormy16_cgen_cpu_open: no endianness specifiedinternal error: xstormy16_cgen_cpu_open: unsupported argument `%d'internal error: xstormy16_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal: non-debugged code (test-case missing): %s:%dinvalid %function() hereinvalid Ddd valueinvalid address type for operandinvalid addressing modeinvalid arithmetic immediateinvalid conditional optioninvalid constantinvalid counter accessinvalid extend/shift operatorinvalid immediate, must be 1, 2, or 4invalid mask fieldinvalid mfcr maskinvalid offsetinvalid operand.  type may have values 0,1,2 only.invalid position, should be 0, 16, 32, 48 or 64.invalid position, should be 0, 8, 16, or 24invalid position, should be 16, 32, 64 or 128.invalid position, should be one of: 0,4,8,...124.invalid post-increment amountinvalid registerinvalid register for stack adjustmentinvalid register listinvalid register nameinvalid register number, should be blinkinvalid register number, should be fpinvalid register number, should be pclinvalid register offsetinvalid register operand when updatinginvalid replicated MOV immediateinvalid shift amountinvalid shift operatorinvalid size value must be on range 1-64.invalid size, should be 1, 2, 4, or 8invalid size, value must be invalid sprg numberinvalid tbr numberinvalid value for CMEM ld/st immediateinvalid value for immediatejump hint unalignedjunk at end of linelast register of the range doesn't fitmissing `)'missing `]'missing extend operatormissing mnemonic in syntax stringmissing registermost recent format '%s'
appears more restrictive than '%s'
multiple note %s not handled
multipliernegative immediate value not allowednegative or unaligned offset expectedno insns mapped directly to terminal IC %s
no insns mapped directly to terminal IC %s [%s]no shift amount allowed for 8-bit constantsnot a valid r0l/r0h pairoffset(IP) is not a valid formopcode %s has no class (ops %d %d %d)
operand is not zerooperand out of range (%ld not between %ld and %ld)operand out of range (%ld not between %ld and %lu)operand out of range (%lu not between %lu and %lu)operand out of range (0x%lx not between 0 and 0x%lx)operand out of range (not between 1 and 255)out of memoryoverlapping field %s->%s
overwriting note %d with note %d (IC:%s)
p0-p7 expectedparse_addr16: invalid opindex.percent-operator operand is not a symbolposition value is out of rangereading from a write-only register.reg pair must be contiguousreg pair must start from even regregister R30 is a limm indicatorregister element indexregister must be BLINKregister must be GPregister must be ILINK1register must be ILINK2register must be PCLregister must be R0register must be R1register must be R2register must be R3register must be SPregister must be either r0-r3 or r12-r15register name used as immediate valueregister numberregister number must be evenregister out of rangeregister source in immediate moveregister unavailable for short instructionsrotate expected to be 0, 90, 180 or 270rotate expected to be 90 or 270rsrc %s (%s) has no regs
shift amountshift amount must be 0 or 12shift amount must be 0 or 16shift amount must be 0 or 8shift amount must be a multiple of 16shift is not permittedshift operator expectedsource and target register operands must be differentspecified register cannot be read fromspecified register cannot be written tostack pointer register expectedsyntax error (expected char `%c', found `%c')syntax error (expected char `%c', found end of instruction)unable to change directory to "%s", errno = %s
undefinedunexpected address writebackunknownunknown	0x%02lxunknown	0x%04lxunknown S/390 disassembler option: %sunknown bitfield: %s
unknown constraint `%c'unknown operand shift: %xunknown reg: %dunrecognised disassembler CPU option: %sunrecognised disassembler option: %sunrecognised register name set: %sunrecognized disassembler option: %sunrecognized form of instructionunrecognized instructionvalue must be a multiple of 16value must be in the range 0 to 240value must be in the range 0 to 28value must be in the range 0 to 31value must be in the range 1 to value must be power of 2value out of range 1 - 256vector5 is out of rangevector8 is out of rangewarning: ignoring unknown -M%s optionwidth value is out of rangewriting to a read-only register.z0-z15 expectedz0-z7 expectedProject-Id-Version: opcodes 2.30.90
Report-Msgid-Bugs-To: bug-binutils@gnu.org
POT-Creation-Date: 2018-06-24 19:41+0100
PO-Revision-Date: 2018-06-24 22:29+0200
Last-Translator: Roland Illig <roland.illig@gmx.de>
Language-Team: German <translation-team-de@lists.sourceforge.net>
Language: de
MIME-Version: 1.0
Content-Type: text/plain; charset=UTF-8
Content-Transfer-Encoding: 8bit
X-Bugs: Report translation errors to the Language-Team address.
X-Generator: Poedit 2.0.8
Plural-Forms: nplurals=2; plural=(n != 1);


  Für die obigen Optionen werden die folgenden Werte für »ARCH« unterstützt:
   
  Für die obigen Optionen werden die folgenden Werte für »ABI« unterstützt:
   
  aliases            Befehls-Aliase ausgeben.

  cp0-names=ARCH           Gib CP0-Registernamen entsprechend der angegebenen
                           Architektur aus.
                           Standard: abhängig von der Binärdatei, die
                           disassembliert wird.

  debug_dump         Temporärer Schalter für Debugspuren.

  fpr-names=ABI            Gib FPR-Namen entsprechend des angegebenen ABI aus.
                           Standard: numerisch.

  ginv                     Befehle für Global INValidate (GINV)
                           Adressraumerweiterung erkennen.

  gpr-names=ABI            Namen der Mehrzweckregister entsprechend des
                           angegebenen ABI ausgeben.
                           Standard: abhängig von der Binärdatei, die
                           disassembliert wird.

  hwr-names=ARCH           Namen der Hardwareregister entsprechend der
                           angegebenen Architektur ausgeben.
                           Standard: abhängig von der Binärdatei, die
                           verarbeitet wird.

  msa                      MSA-Befehle erkennen.

  no-aliases               Kanonische Form der Befehle verwenden.

  no-aliases         Befehls-Aliase nicht ausgeben.

  no-aliases    Ausschließlich kanonische Befehle beim Disassemblieren
                verwenden, anstelle von Pseudobefehlen.

  no-notes         Befehls-Hinweise nicht ausgeben.

  no-pc		    Programmzähler-Präfix nicht ausgeben.
  ctx4		    Disassemblieren mit 4-Kontext-Modus erzwingen.
  ctx8		    8-Kontext-Modus erzwingen, hat Vorrang.
  notes            Befehls-Hinweise ausgeben.

  numeric       Numerische Registernamen statt ABI-Namen ausgeben.

  reg-names=ABI            Gib GPR- und FPR-Namen entsprechend des
                           angegebenen ABI aus.

  reg-names=ARCH           Gib CP0-Register und HWR-Namen entsprechend der
                           angegebenen Architektur aus.

  virt                     ASE-Befehle für Virtualisierung erkennen.

  xpa                      Befehle für eXtended Physical Address (XPA)
                           Adressraumerweiterung erkennen.

Die folgenden AARCH64-spezifischen Disassembleroptionen werden zusammen
mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch
Kommata getrennt werden):

Die folgenden ARC-spezifischen Disassembleroptionen werden zusammen
mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch
Kommata getrennt werden):

Die folgenden ARM-spezifischen Disassembleroptionen werden in Kombination
mit dem Schalter »-M« unterstützt:

Die folgenden MIPS-spezifischen Disassembleroptionen werden zusammen
mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch
Kommata getrennt werden):

Die folgenden NFP-spezifischen Disassembleroptionen werden zusammen
mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch
Kommata getrennt werden):

Die folgenden PPC-spezifischen Disassembleroptionen werden in Kombination
mit dem Schalter »-M« unterstützt:

Die folgenden RISC-V-spezifischen Disassembleroptionen werden zusammen
mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch
Kommata getrennt werden):

Die folgenden S/390-spezifischen Disassembleroptionen werden zusammen
mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch
Kommata getrennt werden):

Die folgenden i386/x86-64-spezifischen Disassembleroptionen werden zusammen
mit dem Schalter »-M« unterstützt (mehrere Optionen sollten durch
Kommata getrennt werden):

Warnung: Da die Opcode-Klasse geraten ist, ist das Disassemblat
möglicherweise falsch. Verwenden Sie -M<Klasse[,Klasse]>, um die
korrekten Opcode-Klassen auszuwählen.
				  addr16      16-Bit-Adressgröße annehmen
  addr32      32-Bit-Adressgröße annehmen
  addr64      64-Bit-Adressgröße annehmen
  amd64       Maschinenbefehl in AMD64-ISA anzeigen
  att         Maschinenbefehl in AT&T-syntax anzeigen
  att-mnemonic
              Maschinenbefehl in AT&T-Mnemonic anzeigen
  data16      16-Bit-Datengröße annehmen
  data32      32-Bit-Datengröße annehmen
  dpfp            FPX-DP-Befehle erkennen.
  dsp             DSP-Befehle erkennen.
  fpud            Befehle für doppelt genaue FPU erkennen.
  fpuda           Befehle für hilfsweise doppelt genaue FPU erkennen.
  fpus            Befehle für einfach genaue FPU erkennen.
  hex             Direktwerte ausschließlich hexadezimal ausgeben.
  i386        Im 32-Bit-Modus disassemblieren
  i8086       Im 16-Bit-Modus disassemblieren
  intel       Maschinenbefehl in Intel-Syntax anzeigen
  intel-mnemonic
              Maschinenbefehl in Intel-Mnemonic anzeigen
  intel64     Maschinenbefehl in Intel64-ISA anzeigen
  quarkse_em      FPU-QuarkSE-EM-Befehle erkennen.
  spfp            FPX-SP-Befehle erkennen.
  suffix      Maschinenbefehl-Suffix immer in AT&T-Syntax anzeigen
  x86-64      Im 64-Bit-Modus disassemblieren
# Interner Fehler, unerkannter Modifikator (%c)# Interner Fehler, undefinierter Operand in „%s %s“$<undefiniert>%d ungenutzte Bits in i386_cpu_flags.
%d ungenutzte Bits in i386_operand_type.
%dsp16() hat als Parameter eine symbolische Adresse, keine Zahl%dsp8() hat als Parameter eine symbolische Adresse, keine Zahl%s: %d: Hier fehlt eine »)« im Bitfeld: %s
%s: %d: Unbekanntes Bitfeld: %s
%s: Fehler: %s: Warnung: %s: Fehler: LSL-Operator ist hier nicht erlaubtROR-Operator ist hier nicht erlaubt(DP) Offset außerhalb des gültigen Bereichs.(SP) Offset außerhalb des gültigen Bereichs.(unbekannt)Unbekannter Operandentyp: %d**unbekannt*, <ungültiger CRC-Operator>, 21-Bit-Offset außerhalb des gültigen Bereichs64-Bit-Adresse ist deaktiviert<Funktionscode %d><ungültiger Maschinenbefehl><ungültige Genauigkeit><interner Disassemblerfehler><interner Fehler in der Opcode-Tabelle: %s %s>
<ungültiger Zweig>[<Ungültige Befehlsaktion %d:%d:%d>[]<Ungültiges Befehlsziel %d:%d:%d>[]<ungültiger Maschinenbefehl><unbekanntes Register %d>ABBRUCH: Unbekannter OperandAdresse 0x%s ist außerhalb des gültigen Bereichs.
Annnehmen, dass alle Befehle Thumb-Befehle sindVersuch, ein gesetztes Bit von 0 zu bestimmenUngültiger DirektausdruckUngültiges Register beim Post-IncrementUngültiges Register beim Pre-IncrementFalscher RegisternameOh, oh. Hier ist richtig was kaputt in parse_imm16!Die Bitnummer, um das allgemeine Register zu indizieren, ist außerhalb des gültigen Bereichs 0-15Byteadresse benötigt -- muss gerade sein.CpuMax != %d
"register"-Namen disassemblierenIm ESA-Architektur-Modus disassemblierenIm z/-Architektur-Modus disassemblierenKeine Ahnung, wie ich die Abhängigkeit »# %s« angeben soll.
Ich verstehe »0x%x« nicht.
Fehler beim Verarbeiten von Abschnitt %u Fehler: Lesen aus dem Speicher fehlgeschlagenVorangehende Sprungmarke untersuchen, um die Befehlsart festzustellenDatei hat ungültigen ME-Config-Abschnitt.Datei hat keinen ME-Config-Abschnitt.GPR ungerade ist ungültigHmmmm 0x%xIC Bemerkung %d für Opcode »%s (IC:%s)« verträgt sich nicht mit Ressource %s Bemerkung %d.
IC Bemerkung %d in Opcode »%s (IC:%s)« verträgt sich nicht mit Ressource %s Bemerkung %d.
IC:%s [%s] hat weder Terminale noch Unterklassen
IC:%s hat weder Terminale noch Unterklassen
Direktwert liegt außerhalb des gültigen Bereichs -128 bis 127Direktwert liegt außerhalb des gültigen Bereichs -32768 bis 32767Direktwert liegt außerhalb des gültigen Bereichs -512 bis 511Direktwert liegt außerhalb des gültigen Bereichs -7 bis 8Direktwert liegt außerhalb des gültigen Bereichs -8 bis 7Direktwert liegt außerhalb des gültigen Bereichs 0 bis 65535Ungültige NFP-Option: %sUngültige GrößenangabeDas LP_COUNT-Register kann nicht als Zielregister verwendet werdenSprungmarke verträgt sich nicht mit »Rx«Sprungmarke verträgt sich nicht mit dem RegisternameDas »#«-Präfix felhtDas ».«-Präfix fehltDas »pag:«-Präfix fehltDas »pof:«-Präfix fehltDas »seg:«-Präfix fehltDas »sof:«-Präfix fehltWohlbekannte globale Namen benennenKeine Verlagerung für kleine DirektwerteDas ist keine PC-relative Adresse.Dieser Opcode kann nur $sp oder $15 als Parameter habenDieser Opcode kann nur $tp oder $13 als Parameter habenOperand muss ein Symbol seinOperand außerhalb des gültigen Bereichs -32768 bis 32767.Unbekannte Befehle anhand ihrer Länge aus den ersten beiden Bits ausgebenRegisterliste ist ungültigDas Register muss zwischen r0 und r7 liegenDas Register muss zwischen r8 und r15 liegenDie Registernummer ist nicht gültigSR/RelID l liegt außerhalb des gültigen BereichsSelID liegt außerhalb des gültigen BereichsRohe Registernamen auswählenVon GCC verwendete Registernamen auswählenVon ARMs ISA-Dokumentation verwendete Registernamen verwendenIn APCS verwendete Registernamen auswählenIn ATPCS verwendete Registernamen auswählenSpezielle Registernamen für ATPCS auswählenKleiner Operand war keine DirektzahlNummer des Spezialregisters ist außerhalb des gültigen BereichsSyntaxfehler: Kein abschließendes »)«Die folgenden WebAssembly-spezifischen Disassembleroptionen werden in
Kombination mit dem Schalter »-M« unterstützt:
Der Operand des Prozent-Operators ist kein SymbolUIMM = 0000 ist ungültigUIMM-Werte > 15 sind ungültigUIMM-Werte > 7 sind ungültigUnbekannter Fehler %d
Der Wert ist nicht ausreichend ausgerichtetWert des A-Operanden muss entweder 0 oder 1 seinSchlüsselwort »W« ist im Operandenplatz »FR« ungültig.W-Register erwartetWarnung: Disassemblat unzuverlässig – nicht genügend Bytes verfügbarWarnung: Ungültig als 2-Op-MaschinenbefehlWarnung: Ungültig als Emulations-MaschinenbefehlWarnung: Benutzung der reservierten A/L- und B/W-Bits erkanntWarnung: Die Ressource »%s (%s)« hat keine »chks«.
Warnung: Die Ressource »%s (%s)« hat keine »chks« oder Register.
Warnung: Unbekannter CALLA-AdressierungsmodusMögliche Werte liegen zwischen -1 und 6Adressregister im Ladebereich (load range)Adressen-Zurückschreiben erwartetVersuch, das y-Bit zusammen mit dem Modifikator »+« oder »-« zu setzeninternal error: case %d (%s) in %s:%dFalscher Befehl »%.50s«Falscher Befehl »%.50s...«Bit,Basis liegt außerhalb des gültigen BereichsBit,Basis liegt außerhalb des gültigen Bereichs für SymbolSprung-Operand ist nicht ausgerichtet (unaligned)Verzweigung auf ungeraden OffsetVerzweigungswert außerhalb des gültigen Bereichs und zu einem ungeraden Offset.Verzweigungswert außerhalb des gültigen Bereichs.Byte-Relokation nicht unterstütztKann i386-init.h nicht anlegen, errno = %s
Kann i386-tbl.h nicht anlegen, errno = %s
Kann »%s« nicht zum Lesen finden
Kann »i386-opc.tbl« nicht zum Lesen finden, errno = %s
Kann »i386-reg.tbl« nicht zum Lesen finden, errno = %s
Kann »ia64-ic.tbl« nicht zum Lesen finden
Nummer des Zielregisters muss gerade seinNummer des Quellregisters muss gerade seincgen_parse_address hat Symbol zurückgegeben, muss jedoch ein Literal sein.Die Klasse »%s« wurde definiert, aber nicht benutzt.
Der Abstandswert ist nicht ausgerichtet.Der Abstandswert ist außerhalb des gültigen Bereichs und nicht ausgerichtetDer Abstandswert ist außerhalb des fültigen Bereichs.Keine Ahnung, wie ich die Abhängigkeit »%% %s« angeben soll.
Direktwert dsp:16 liegt außerhalb des gültigen BereichsDirektwert dsp:20 liegt außerhalb des gültigen BereichsDirektwert dsp:24 liegt außerhalb des gültigen BereichsDirektwert dsp:6 liegt außerhalb des gültigen BereichsAdresse relativ zu got erwartet: got(Symbol)Adresse relativ zu got erwartet: gotoffhi16(Symbol)Adresse relativ zu got erwartet: gotofflo16(Symbol)Adresse relativ zu gp erwartet: gp(Symbol)Extend-Operator erwartetIrrelevantes RegisterDas erste Register im Bereich sollte r13 seinGleitkomma-Direktwert erwartetGleitkommazahl muss entweder 0.0 oder 1.0 seinGleitkommazahl muss entweder 0.5 oder 1.0 seinGleitkommazahl muss entweder 0.5 oder 2.0 seinUnerlaubter Wert für L-OperandenUngültige BitmaskeUngültige ID (%d)Unerlaubter DirektwertUnerlaubte Benutzung von Klammernimm10 liegt außerhalb des gültigen BereichsDirektwert imm:6 liegt außerhalb des gültigen BereichsDirektwert liegt außerhalb des gültigen Bereichs 0 bis 7Direktwert liegt außerhalb des gültigen Bereichs 1 bis 2Direktwert liegt außerhalb des gültigen Bereichs 1 bis 8Direktwert liegt außerhalb des gültigen Bereichs 2 bis 9Direkter OffsetDirektoperand außerhalb des gültigen BereichsDirektwert ist zu groß für ElementgrößeDirektwertEin Direktoperand kann kein Register seinDirektwert außerhalb des gültigen BereichsDirektoperand außerhalb des gültigen BereichsDirekte Null erwartetInkompatibler L-OperandenwertIndexregister im Ladebereich (load range)Indexregister xzr ist nicht erlaubtinternal disassembler errorinternal error, h8_disassemble_initinternal error: bad insn unitinternal error: bad major codeinternal error: bad sparc-opcode.h: "%s" == "%s"
internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx
internal error: bad vliw->next_slot valueinternal error: broken opcode descriptor for `%s %s'internal error: don't know how to handle parsing resultsinternal error: epiphany_cgen_cpu_open: no endianness specifiedinternal error: epiphany_cgen_cpu_open: unsupported argument `%d'internal error: epiphany_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: fr30_cgen_cpu_open: no endianness specifiedinternal error: fr30_cgen_cpu_open: unsupported argument `%d'internal error: fr30_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: frv_cgen_cpu_open: no endianness specifiedinternal error: frv_cgen_cpu_open: unsupported argument `%d'internal error: frv_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: immediate() called with invalid byte count %dinternal error: ip2k_cgen_cpu_open: no endianness specifiedinternal error: ip2k_cgen_cpu_open: unsupported argument `%d'internal error: ip2k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: iq2000_cgen_cpu_open: no endianness specifiedinternal error: iq2000_cgen_cpu_open: unsupported argument `%d'internal error: iq2000_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: lm32_cgen_cpu_open: no endianness specifiedinternal error: lm32_cgen_cpu_open: unsupported argument `%d'internal error: lm32_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32c_cgen_cpu_open: no endianness specifiedinternal error: m32c_cgen_cpu_open: unsupported argument `%d'internal error: m32c_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: m32r_cgen_cpu_open: no endianness specifiedinternal error: m32r_cgen_cpu_open: unsupported argument `%d'internal error: m32r_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mep_cgen_cpu_open: no endianness specifiedinternal error: mep_cgen_cpu_open: unsupported argument `%d'internal error: mep_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: mt_cgen_cpu_open: no endianness specifiedinternal error: mt_cgen_cpu_open: unsupported argument `%d'internal error: mt_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: or1k_cgen_cpu_open: no endianness specifiedinternal error: or1k_cgen_cpu_open: unsupported argument `%d'internal error: or1k_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: unknown hardware resourceinternal error: unknown operand, %sinternal error: unrecognized field %d while building insninternal error: unrecognized field %d while decoding insninternal error: unrecognized field %d while getting int operandinternal error: unrecognized field %d while getting vma operandinternal error: unrecognized field %d while parsinginternal error: unrecognized field %d while printing insninternal error: unrecognized field %d while setting int operandinternal error: unrecognized field %d while setting vma operandinternal error: xc16x_cgen_cpu_open: no endianness specifiedinternal error: xc16x_cgen_cpu_open: unsupported argument `%d'internal error: xc16x_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: xstormy16_cgen_cpu_open: no endianness specifiedinternal error: xstormy16_cgen_cpu_open: unsupported argument `%d'internal error: xstormy16_cgen_rebuild_tables: conflicting insn-chunk-bitsize values: `%d' vs. `%d'internal error: non-debugged code (test-case missing): %s:%d%function() ist hier ungültigUngültiger Ddd-WertUngültiger Adresstyp für OperandUngültiger AdressierungsmodusUngültiger Wert für DirektwertUngültige bedingte OptionUngültige KonstanteUngültiger Zugriff auf ZählerNicht erlaubter Extend/Shift-OperatorUngültiger Direktwert; muss 1, 2 oder 4 seinUngültiges MaskierungsfeldUngültige mfcr-MaskeUngültiger OffsetUngültiger Operand. Die Art kann nur 0, 1 oder 2 sein.Ungültige Position; muss 0, 16, 32, 48 oder 64 sein.Ungültige Position; muss 0, 8, 16 oder 24 seinUngültige Position; muss 16, 32, 64 oder 128 sein.Ungültige Position; muss 0, 4, 8, ..., 124 sein.Nicht erlaubte Anzahl im Post-InkrementUngültiges RegisterUngültiges Register für StackanpassungUngültige RegisterlisteFalscher RegisternameUngültige Registernummer, sollte blink seinUngültige Registernummer, sollte Gleitkomma seinUngültige Registernummer, sollte pcl seinUngültiger Register-OffsetUngültiger Registeroperand beim AktualisierenUngültiger replizierter Direktwert für MOVUngültige SchiebeanzahlUngültiger SchiebeoperatorUngültiger Wert für Größe; muss im Bereich 1-64 sein.Ungültige Größe; muss 1, 2, 4 oder 8 seinUngültige Größe, muss sein: Ungültige sprg-NummerUngültige tbr-NummerUngültiger Wert für Direktwert von CMEM ld/stUngültiger Wert für DirektwertSprunghinweis ist nicht ausgerichtet (unaligned)Müll am Ende der ZeileLetztes Register des Bereichs passt nichtFehlende »)«.Hier fehlt eine »]«.Extend-Operator fehltFehlender Mnemonic im SyntaxstringFehlendes RegisterDas letzte Format »%s« scheint strenger zu sein als »%s«.
Mehrfache Bemerkung »%s« nicht verarbeitet.
MultiplikatorNegativer Direktwert nicht erlaubtNegativer oder unausgerichteter Offset erwartetKein Befehl ist dem Terminal-IC »%s« direkt zugeordnet.
Kein Befehl ist dem Terminal-IC »%s [%s]« direkt zugeordnetSchieben ist für 8-Bit-Konstanten nicht möglichKein gültiges r0l/r0h-Paar»offset(IP)« ist keine gültige FormOpcode %s hat keine Klasse (Operanden %d %d %d)
Operand ist nicht nullOperand außerhalb des gültigen Bereichs (%ld ist nicht zwischen %ld und %ld)Operand außerhalb des gültigen Bereichs (%ld ist nicht zwischen %ld und %lu)Operand außerhalb des gültigen Bereichs (%lu ist nicht zwischen %lu und %lu)Operand außerhalb des gültigen Bereichs (0x%lx ist nicht zwischen 0 und 0x%lx).Operand außerhalb des gültigen Bereichs (1 bis 255)Zu wenig SpeicherÜberlappendes Feld »%s->%s«.
Überschreibe Bemerkung %d mit Bemerkung %d (IC:%s)
p0-p7 erwartetparse_addr16: Ungültiger Operatorindex.Der Prozent-Operator ist kein SymbolPositionswert außerhalb des gültigen BereichsVersuch, ein lesegeschütztes Register auszulesen.Registerpaar muss zusammenhängend seinRegisterpaar muss mit geradem Register anfangenRegister R30 ist ein limm-IndikatorRegister-ElementindexRegister muss BLINK seinRegister muss GP seinRegister muss ILINK1 seinRegister muss ILINK2 seinRegister muss PCL seinRegister muss R0 seinRegister muss R1 seinRegister muss R2 seinRegister muss R3 seinRegister muss SP seinRegister muss entweder r0-r3 oder r12-r15 seinRegistername fälschlicherweise als Direktwert benutztRegisternummerDie Registernummer muss gerade seinRegister außerhalb des gültigen BereichsRegister-Quelle in direktem »mov«Dieses Register steht in kurzen Maschinenbefehlen nicht zur VerfügungRotation muss 0, 90, 180 oder 270 seinRotation muss 90 oder 270 seinDie Ressource »%s (%s)« hat keine Register
SchiebeanzahlSchiebeanzahl muss 0 oder 12 seinSchiebeanzahl muss 0 oder 16 seinSchiebeanzahl muss 0 oder 8 seinSchiebeanzahl muss ein Vielfaches von 16 seinSchieben ist hier nicht erlaubtSchiebe-Operator erwartetDie Operanden für das Quell- und Zielregister müssen verschieden seinAus dem angegebenen Register kann nicht gelesen werdenIn das angegebene Register kann nicht geschrieben werdenStackpointer-Register erwartetSyntaxfehler (erwartetes Zeichen »%c«, gefunden »%c«)Syntaxfehler (Zeichen »%c« erwartet, Befehlsende bekommen)Kann nicht in das Verzeichnis »%s« wechseln, errno = %s
undefiniertUnerwartetes Adressen-Zurückschreibenunbekanntunbekannt	0x%02lxunbekannt	0x%04lxUnbekannte S/390-Disassembler-Option: %sUnbekanntes Bitfeld: %s
Unbekannte Einschränkung »%c«Unbekannte Operandenverschiebung: %xUnbekanntes Register: %dUnbekannte Disassembler-CPU-Option: %sUnbekannte Disassembler-Option: %sUnbekannte Registernamensmenge: %sUnbekannte Disassembler-Option: %sUnbekannte BefehlsformUnbekannter BefehlWert muss ein Vielfaches von 16 seinWert muss im Bereich von 0 bis 240 liegenWert muss im Bereich von 0 bis 28 liegenWert muss im Bereich von 0 bis 31 liegenÜBERSETZUNGSPROBLEM: Wert muss im Bereich von 1 bis $$$ liegenWert muss eine Zweierpotenz seinWert muss im Bereich 1-256 liegenvector5 liegt außerhalb des gültigen Bereichsvector8 liegt außerhalb des gültigen BereichsWarnung: Unbekannte Option »-M%s« wird ignoriertBreitenwert außerhalb des gültigen BereichsVersuch, ein schreibgeschütztes Register zu beschreiben.z0-z15 erwartetz0-z7 erwartet